不隨電源電壓變化的電流源的制作方法
【技術(shù)領(lǐng)域】
[0001]本實用新型涉及電流源,尤其涉及到不隨電源電壓變化的電流源。
【背景技術(shù)】
[0002]為了得到不隨電源電壓變化而變化的輸出電流,設(shè)計了不隨電源電壓變化的電流源。
【發(fā)明內(nèi)容】
[0003]本實用新型旨在提供一種不隨電源電壓變化的電流源。
[0004]不隨電源電壓變化的電流源,包括第一 PMOS管、第一電阻、第二電阻、第二 PMOS管、第一 NMOS管和第二 NMOS管:
[0005]所述第一 PMOS管的柵極接所述第二電阻的一端和所述第二 PMOS管的源極,漏極接所述第一電阻的一端和所述第二 PMOS管的柵極,源極接電源電壓VCC ;
[0006]所述第一電阻的一端接所述第一 PMOS管的漏極和所述第二 PMOS管的柵極,另一端接地;
[0007]所述第二電阻的一端接電源電壓VCC,另一端接所述第一 PMOS管的柵極和所述第二PMOS管的源極;
[0008]所述第二 PMOS管的柵極接所述第一電阻的一端和所述第一 PMOS管的漏極,漏極接所述第一 NMOS管的柵極和漏極和所述第二 NMOS管的柵極,源極第二電阻的一端和所述第一 PMOS管的柵極;
[0009]所述第一 NMOS管的柵極和漏極接在一起并接所述第二 PMOS管的漏極和所述第二
[0010]PMOS管的柵極,源極接地;
[0011]所述第二 NMOS管的柵極接所述第二 PMOS管的漏極和所述第一 NMOS管的柵極和漏極,漏極作為輸出電流端10UT,源極接地。
[0012]所述第一電阻和所述第二 PMOS管組成啟動電路;所述第二電阻上的電壓為所述第一 PMOS管的閾值電壓,所述第一 PMOS管的閾值電壓是不隨電源電壓VCC變化的,所述第二電阻上的電流也就不隨電源電壓VCC變化;所述第二電阻上的電流再通過所述第一 NMOS管鏡像給所述第二 NMOS管漏極即為輸出電流1UT ;輸出電流1UT可以通過調(diào)節(jié)所述第一NMOS管和所述第二 NMOS管的寬長比比例進(jìn)行調(diào)節(jié)。
【附圖說明】
[0013]圖1為本實用新型的不隨電源電壓變化的電流源的電路圖。
【具體實施方式】
[0014]以下結(jié)合附圖對本【實用新型內(nèi)容】進(jìn)一步說明。
[0015]不隨電源電壓變化的電流源,如圖1所示,包括第一 PMOS管101、第一電阻102、第二電阻 103、第二 PMOS 管 104、第一 NMOS 管 105 和第二 NMOS 管 106:
[0016]所述第一 PMOS管101的柵極接所述第二電阻103的一端和所述第二 PMOS管104的源極,漏極接所述第一電阻102的一端和所述第二 PMOS管104的柵極,源極接電源電壓VCC ;
[0017]所述第一電阻102的一端接所述第一 PMOS管101的漏極和所述第二 PMOS管104的柵極,另一端接地;
[0018]所述第二電阻103的一端接電源電壓VCC,另一端接所述第一 PMOS管101的柵極和所述第二 PMOS管104的源極;
[0019]所述第二 PMOS管104的柵極接所述第一電阻102的一端和所述第一 PMOS管101的漏極,漏極接所述第一 NMOS管105的柵極和漏極和所述第二 NMOS管106的柵極,源極第二電阻103的一端和所述第一 PMOS管101的柵極;
[0020]所述第一 NMOS管105的柵極和漏極接在一起并接所述第二 PMOS管104的漏極和所述第二 PMOS管106的柵極,源極接地;
[0021]所述第二 NMOS管106的柵極接所述第二 PMOS管104的漏極和所述第一 NMOS管105的柵極和漏極,漏極作為輸出電流端10UT,源極接地。
[0022]所述第一電阻102和所述第二 PMOS管104組成啟動電路;所述第二電阻103上的電壓為所述第一 PMOS管101的閾值電壓,所述第一 PMOS管101的閾值電壓是不隨電源電壓VCC變化的,所述第二電阻103上的電流也就不隨電源電壓VCC變化;所述第二電阻103上的電流再通過所述第一 NMOS管105鏡像給所述第二 NMOS管106漏極即為輸出電流1UT ;輸出電流1UT可以通過調(diào)節(jié)所述第一 NMOS管105和所述第二 NMOS管106的寬長比比例進(jìn)行調(diào)節(jié)。
【主權(quán)項】
1.不隨電源電壓變化的電流源,其特征在于:包括第一 PMOS管、第一電阻、第二電阻、第二 PMOS管、第一 NMOS管和第二 NMOS管; 所述第一 PMOS管的柵極接所述第二電阻的一端和所述第二 PMOS管的源極,漏極接所述第一電阻的一端和所述第二 PMOS管的柵極,源極接電源電壓VCC ; 所述第一電阻的一端接所述第一 PMOS管的漏極和所述第二 PMOS管的柵極,另一端接地; 所述第二電阻的一端接電源電壓VCC,另一端接所述第一 PMOS管的柵極和所述第二PMOS管的源極; 所述第二 PMOS管的柵極接所述第一電阻的一端和所述第一 PMOS管的漏極,漏極接所述第一 NMOS管的柵極和漏極和所述第二 NMOS管的柵極,源極第二電阻的一端和所述第一PMOS管的柵極; 所述第一 NMOS管的柵極和漏極接在一起并接所述第二 PMOS管的漏極和所述第二 PMOS管的柵極,源極接地; 所述第二 NMOS管的柵極接所述第二 PMOS管的漏極和所述第一 NMOS管的柵極和漏極,漏極作為輸出電流端10UT,源極接地。
【專利摘要】本實用新型公開了一種不隨電源電壓變化的電流源。不隨電源電壓變化的電流源包括第一PMOS管、第一電阻、第二電阻、第二PMOS管、第一NMOS管和第二NMOS管。利用本實用新型提供的不隨電源電壓變化的電流源能夠輸出不隨電源電壓變化的電流。
【IPC分類】G05F1/56
【公開號】CN204719583
【申請?zhí)枴緾N201520420342
【發(fā)明人】陶霞菲
【申請人】杭州寬??萍加邢薰?br>【公開日】2015年10月21日
【申請日】2015年6月15日