用于學(xué)習(xí)stm32芯片和物聯(lián)網(wǎng)網(wǎng)關(guān)的開發(fā)板的制作方法
【技術(shù)領(lǐng)域】
[0001]本實(shí)用新型涉及工業(yè)自動(dòng)化控制及物聯(lián)網(wǎng)領(lǐng)域,具體涉及用于學(xué)習(xí)STM32芯片和物聯(lián)網(wǎng)網(wǎng)關(guān)的開發(fā)板。
【背景技術(shù)】
[0002]現(xiàn)今,開發(fā)板多是為入門者學(xué)習(xí)使用設(shè)計(jì),起點(diǎn)較低,芯片所使用的外圍器件甚至是上個(gè)世紀(jì)就推出的產(chǎn)品,當(dāng)前電子技術(shù)飛速發(fā)展的今天,每年新推出的電子元器件達(dá)數(shù)萬(wàn)種,很明顯,傳統(tǒng)的開發(fā)板已無(wú)法使用現(xiàn)在的多功能發(fā)展需求,缺少一款適合工業(yè)級(jí)的產(chǎn)品原型開發(fā)且緊跟當(dāng)下技術(shù)潮流的用于學(xué)習(xí)STM32芯片和物聯(lián)網(wǎng)網(wǎng)關(guān)的開發(fā)板,基于此,設(shè)計(jì)一種用于學(xué)習(xí)STM32芯片和物聯(lián)網(wǎng)網(wǎng)關(guān)的開發(fā)板還是很有必要的。
【實(shí)用新型內(nèi)容】
[0003]有鑒于現(xiàn)有技術(shù)的上述缺陷,本實(shí)用新型所要解決的技術(shù)問題是提供一種用于學(xué)習(xí)STM32芯片和物聯(lián)網(wǎng)網(wǎng)關(guān)的開發(fā)板,結(jié)構(gòu)設(shè)計(jì)合理,搭載著最流行的外設(shè),適合工業(yè)級(jí)的產(chǎn)品原型開發(fā),能快速實(shí)現(xiàn)產(chǎn)品設(shè)計(jì)。
[0004]為實(shí)現(xiàn)上述目的,本實(shí)用新型提供了用于學(xué)習(xí)STM32芯片和物聯(lián)網(wǎng)網(wǎng)關(guān)的開發(fā)板,包括主板,主板的FSMC腳分別接靜態(tài)隨機(jī)存儲(chǔ)器SRAM、閃存NANDFlash和SPI接口觸摸顯示屏IXD,主板的SD1腳接SD卡,主板的SPIl腳、SPI2腳、SPI3腳分別接以太網(wǎng)模塊、音頻解碼模塊、射頻識(shí)別模塊,主板的I2C2腳接慣性測(cè)量單元,主板的Debug腳接JTAG接口和SW接口,主板的POWER腳接直流轉(zhuǎn)換器DC3V3,主板的GP1腳分別接LDEs、JoySTick、溫濕度模塊、繼電器和蜂鳴器,主板的USARTl腳、USART2腳、USART3腳分別接ZigBee模塊、485電平轉(zhuǎn)換拓展接口、IRDA收發(fā)器模塊TFDU4301,主板的I2C模擬腳接電可擦可編程只讀存儲(chǔ)器EEPR0M,主板的CAN/USB腳接CAN電平轉(zhuǎn)換模塊TJA1050和USB接口,主板的ADC腳接電位計(jì);所述的主板采用主板STM32F103ZET6。
[0005]作為優(yōu)選,所述的慣性測(cè)量單元包括姿態(tài)傳感器、儲(chǔ)存器,所述的姿態(tài)傳感器采用姿態(tài)傳感器MPU6050,儲(chǔ)存器采用儲(chǔ)存器24C02,姿態(tài)傳感器的8腳、13腳、10腳、20腳分別接第一電容、第二電容、第三電容、第四電容至地端,姿態(tài)傳感器的11腳、12腳分別接主板的I2C2_FSYNC腳、I2C2_INT腳,姿態(tài)傳感器的23腳、儲(chǔ)存器的6腳均接至主板的I2C2_SCL腳,姿態(tài)傳感器的24腳、儲(chǔ)存器的5腳均接至主板的12C2_SDA腳,儲(chǔ)存器的I腳、2腳、5腳、6腳、7腳分別接第一電阻、第二電阻、第三電阻、第四電阻、第五電容至直流電源端。
[0006]作為優(yōu)選,所述的ZigBee模塊包括第一模塊、第二模塊,第一模塊的11腳、10腳、9腳分別接第一發(fā)光二極管的負(fù)極、第二發(fā)光二極管的負(fù)極、第三發(fā)光二極管的負(fù)極,第二模塊的2腳接第四發(fā)光二極管的負(fù)極,第一發(fā)光二極管的正極、第二發(fā)光二極管的正極、第三發(fā)光二極管的正極、第四發(fā)光二極管的正極分別接第五電阻、第六電阻、第七電阻、第八電阻至直流電源端,第二模塊的I腳分別接第九電阻、第六電容至直流電源端、地端,第六電容兩端并接有按鍵。
[0007]作為優(yōu)選,所述的IRDA收發(fā)器模塊包括收發(fā)器,所述的收發(fā)器采用收發(fā)器DS1TFDU4301,收發(fā)器的I腳、6腳、8腳分別接第十電阻、第十一電阻、第七電容至直流電源端,收發(fā)器的6腳與8腳之間接有第八電容,收發(fā)器的5腳依次接第十二電阻、第十三電阻、紅外發(fā)射LED燈至IRDA_T腳。
[0008]作為優(yōu)選,所述的以太網(wǎng)模塊包括以太網(wǎng)芯片和RJ45帶變壓器,所述的以太網(wǎng)芯片采用以太網(wǎng)芯片W5500,以太網(wǎng)芯片的I腳、2腳分別接RJ45帶變壓器的2腳、I腳,以太網(wǎng)芯片的5腳、6腳分別接第十電容、第十一電容至RJ45帶變壓器的6腳、3腳,以太網(wǎng)芯片的I腳、2腳分別接第十五電阻、第十六電阻至第十二電容的一端,第十二電容的另一端接地,以太網(wǎng)芯片的5腳、6腳分別第十七電阻、第十八電阻至RJ45帶變壓器的5腳,RJ45帶變壓器的5腳接第十三電容至地端GND,RJ45帶變壓器的10腳、11腳分別接第十九電阻、第二十電阻至以太網(wǎng)芯片的25腳、27腳,RJ45帶變壓器的13腳與14腳相連,以太網(wǎng)芯片的24腳、26腳分別接第五發(fā)光二極管的負(fù)極、第六發(fā)光二極管的負(fù)極,第五發(fā)光二極管的正極、第六發(fā)光二極管的正極分別接第二十一電阻、第二十二電阻至直流電源端。
[0009]作為優(yōu)選,所述的音頻模塊包括音頻解碼芯片,音頻解碼芯片U6采用音頻解碼芯片VS1003,音頻解碼芯片的23腳、28腳、29腳、30腳分別接以太網(wǎng)芯片的32腳、33腳、35腳、34腳,音頻解碼芯片的42腳、39腳、46腳分別接第一耳機(jī)插座的2腳、3腳、4腳,音頻解碼芯片的44腳接第十六電容至第二耳機(jī)插座的2腳,音頻解碼芯片的48腳依次接第二十四電阻、第十七電容至第二耳機(jī)插座的3腳和4腳,音頻解碼芯片的I腳、2腳分別接第二十五電阻和第十八電容的串聯(lián)電路、第二十五電阻和第十八電容的串聯(lián)電路至話筒的兩端。
[0010]作為優(yōu)選,所述的觸摸顯示屏IXD模塊包括液晶顯示芯片,液晶顯示芯片U8采用薄膜晶體管液晶顯示器TFT-1XD液晶顯示芯片的6腳-21腳分別接主板的FSMC_D0腳-FSMC_D15腳,液晶顯示芯片的I腳、3腳、4腳分別接主板的FSMC_NE4腳、FSMC_NWE腳、FSMC_N0E 腳。
[0011]本實(shí)用新型的有益效果:采用主板加核心板的設(shè)計(jì)結(jié)構(gòu),開發(fā)板有豐富的外設(shè),根據(jù)使用者的實(shí)際需求,在開發(fā)板上搭建出原型機(jī)供開發(fā)者選用,這種開發(fā)板做原型機(jī)的開發(fā),功能實(shí)現(xiàn)之后,能快速得實(shí)現(xiàn)產(chǎn)品設(shè)計(jì)。
[0012]以下將結(jié)合附圖對(duì)本實(shí)用新型的構(gòu)思、具體結(jié)構(gòu)及產(chǎn)生的技術(shù)效果作進(jìn)一步說明,以充分地了解本實(shí)用新型的目的、特征和效果。
【附圖說明】
[0013]圖1為本實(shí)用新型的資源配置說明圖;
[0014]圖2為本實(shí)用新型ZigBee模塊的第一模塊電路圖;
[0015]圖3為本實(shí)用新型ZigBee模塊的第二模塊電路圖;
[0016]圖4為本實(shí)用新型ZigBee模塊的發(fā)光二極管的連接電路圖;
[0017]圖5為本實(shí)用新型ZigBee模塊的直電流源與按鍵的電路連接圖;
[0018]圖6為本實(shí)用新型IRDA收發(fā)器模塊的電路圖;
[0019]圖7為本實(shí)用新型以太網(wǎng)模塊的電路圖;
[0020]圖8為本實(shí)用新型以太網(wǎng)模塊的變壓器引腳的電路連接圖;
[0021]圖9為本實(shí)用新型音頻解碼模塊的電路圖;
[0022]圖10為本實(shí)用新型液晶顯示模塊的電路圖;
[0023]圖11為本實(shí)用新型太網(wǎng)模塊的變壓器的連接電路圖;
[0024]圖12為實(shí)用新型太網(wǎng)模塊的發(fā)光二極管的連接電路圖。
【具體實(shí)施方式】
[0025]如圖1-圖12所不,本【具體實(shí)施方式】米用以下技術(shù)方案:用于學(xué)習(xí)STM32芯片和物聯(lián)網(wǎng)網(wǎng)關(guān)的開發(fā)板,包括主板U1,主板Ul的FSMC腳分別接靜態(tài)隨機(jī)存儲(chǔ)器SRAM、閃存NANDFlash和SPI接口觸摸顯示屏IXD,主板Ul的SD1腳接SD卡,主板Ul的SPIl腳、SPI2腳、SPI3腳分別接以太網(wǎng)模塊、音頻解碼模塊、射頻識(shí)別模塊,主板Ul的I2C2腳接慣性測(cè)量單元,主板Ul的Debug腳接JTAG接口和SW接口,主板Ul的POWER腳接直流轉(zhuǎn)換器DC3V3,主板Ul的GP1腳分別接LDEs、JoySTick、溫濕度模塊、繼電器和蜂鳴器,主板Ul的USARTl腳、USART2腳、USART3腳分別接ZigBee模塊、485電平轉(zhuǎn)換拓展接口、IRDA收發(fā)器模塊TFDU4301,主板Ul的I2C模擬腳接電可擦可編程只讀存儲(chǔ)器EEPR0M,主板Ul的CAN/USB腳接CAN電平轉(zhuǎn)換模塊TJA1050和USB接口,主板Ul的ADC腳接電位計(jì);所述的主板Ul 采用主板 STM32F103ZET6。
[0026]值得注意的是,所述的慣性測(cè)量單元包括姿態(tài)傳感器、儲(chǔ)存器,所述的姿態(tài)傳感器采用姿態(tài)傳感器MPU6050,儲(chǔ)存器采用儲(chǔ)存器24C02,姿態(tài)傳感器的8腳和13腳均接直流電源端,姿態(tài)傳感器的8腳、13腳、10腳、20腳分別接第一電容、第二電容、第三電容、第四電容至地端,姿態(tài)傳感器的9腳、18腳接地端,姿態(tài)傳感器的11腳、12腳分別接主板Ul的I2C2_FSYNC腳、I2C2_INT腳,姿態(tài)傳感器的23腳、儲(chǔ)存器的6腳均接至主板Ul的I2C2_SCL腳,姿態(tài)傳感器的24腳、儲(chǔ)存器的5腳均接至主板的I2C2_SDA腳,儲(chǔ)存器的I腳、2腳、5腳、6腳、7腳分別接第一電阻、第二電阻、第三電阻、第四電阻、第五電容至直流電源端,儲(chǔ)存器的8腳接直流電源端,儲(chǔ)存器的3腳、4腳、7腳均接地端。
[0027]值得注意的是,所述的ZigBee模塊包括第一模塊J1、第二模塊J2,第一模塊Jl的11腳、10腳、9腳分別接第一發(fā)光二極管Dl的負(fù)極、第二發(fā)光二極管D2的負(fù)極、第三發(fā)光二極管D3的負(fù)極,第二模塊J2的2腳接第四發(fā)光二極管D4的負(fù)極,第一發(fā)光二極管Dl的正極、第二發(fā)光二極管D2的正極、第三發(fā)光二極管D3的正極、第四發(fā)光二極管D4的正極分別接第五電阻R5、第六電阻R6、第七電阻R7、第八電阻R8至直流電源端,第二模塊J2的9腳、11腳接直流電源端,第二模塊J2的10腳、12腳接地端,第二模塊J2的I腳分別接第九電阻R9、第六電容C6至直流電源端、地端,第六電容C6兩端并接有按鍵SW-PB。
[0028]值得注意的是,所述的IRDA收發(fā)器模塊包括收發(fā)器U4,所述的收發(fā)器U4采用收發(fā)器DS1TFDU4301,收發(fā)器U4的I腳、6腳、8腳分別接第十電阻R10、第i^一電阻R11、第七電容C7至直流電源端,收發(fā)器U4的6腳與8腳之間接有第八電容CS,收發(fā)器U4的8腳接地端,收發(fā)器U4的5腳依次接第十二電阻R12、第十三電阻R13、紅外發(fā)射LED燈DSl至IRDA_T腳,第十二電阻R12、第十三電阻R13中心的節(jié)點(diǎn)接直流電源端。
[0029]值得注意的是,所述的以太網(wǎng)模塊包括以太網(wǎng)芯片U5和RJ45帶變壓器Tl,以太網(wǎng)芯片U5的I腳、2腳分別接RJ45帶變壓器Tl的2腳、I腳,以太網(wǎng)芯片U5的5腳、6腳分別接第十電容C10、第i^一電容Cll至RJ45帶變壓器Tl的6腳、3腳,以太網(wǎng)芯片U5的I腳、2腳分別接第十五電阻R15、第十六電阻R16至第十二電容C12的一端,第十二電容C12的另一端接地,以太網(wǎng)芯片U5的5腳、6腳分別第十七電阻R17、第十八電阻R18至RJ45帶變壓器Tl的5腳,RJ45帶變壓器Tl的5腳接第十三電容C13至地端GND,RJ45帶變壓器Tl的10腳、11腳分別接第十九電阻R19、第二十電阻R20至以太網(wǎng)芯片U5的25腳、27腳,RJ45帶變壓器Tl的13腳與14腳相連,以太網(wǎng)芯片U5的24腳、26腳分別接第五發(fā)光二極管D5的負(fù)極、第六發(fā)光二極管D6的負(fù)極,第五發(fā)光二極管D5的正極、第六發(fā)光二極管D6的正極分別接第二十一電阻R21、第二十二電阻R22至直流電源端;所述的以太網(wǎng)芯片U5采用以太網(wǎng)芯片