溫度數(shù)據(jù)設(shè)備的制造方法
【專利摘要】溫度數(shù)據(jù)設(shè)備,包括輸電電源、通過數(shù)據(jù)信路與之相連的FPGA處理芯片、頻域生成裝置、信號(hào)發(fā)送口還有三個(gè)以上的并聯(lián)的輸入解碼裝置,信號(hào)發(fā)送口帶有接入端子排、脈沖繼電器、控制部件具有數(shù)據(jù)暫存單元。有效地避免了就容易循環(huán)的增加紊亂的數(shù)據(jù)信號(hào)的采集率,甚至于無法識(shí)別溫度數(shù)據(jù)信號(hào)的缺陷。
【專利說明】
溫度數(shù)據(jù)設(shè)備
技術(shù)領(lǐng)域
[0001]本發(fā)明屬于溫度采集技術(shù)領(lǐng)域,具體涉及一種溫度數(shù)據(jù)設(shè)備。
【背景技術(shù)】
[0002]在溫度數(shù)據(jù)采集過程期間,調(diào)頻的方法普遍使用,調(diào)頻的效果就要達(dá)到數(shù)據(jù)采集更多的數(shù)據(jù),但是溫度數(shù)據(jù)的采集的覆蓋面不小,因此覆蓋面過大必須設(shè)置盡可能大的量的溫度數(shù)據(jù)設(shè)備,同時(shí)溫度數(shù)據(jù)設(shè)備常常借用清零后的數(shù)據(jù)包作為發(fā)送調(diào)頻指令的使能電平,這樣就容易循環(huán)的增加紊亂的數(shù)據(jù)信號(hào)的采集率,甚至于無法識(shí)別溫度數(shù)據(jù)信號(hào)的問題。
【發(fā)明內(nèi)容】
[0003]本發(fā)明提供一種溫度數(shù)據(jù)設(shè)備,包括輸電電源、通過數(shù)據(jù)信路與之相連的FPGA處理芯片、頻域生成裝置、信號(hào)發(fā)送口還有三個(gè)以上的并聯(lián)的輸入解碼裝置,信號(hào)發(fā)送口帶有接入端子排、脈沖繼電器、控制部件具有數(shù)據(jù)暫存單元。有效地避免了就容易循環(huán)的增加紊亂的數(shù)據(jù)信號(hào)的采集率,甚至于無法識(shí)別溫度數(shù)據(jù)信號(hào)的缺陷。
[0004]為實(shí)現(xiàn)上述目的,本發(fā)明的技術(shù)方案為:
[0005]—種溫度數(shù)據(jù)設(shè)備,包括輸電電源1、通過數(shù)據(jù)信路3與之相連的FPGA處理芯片
2、頻域生成裝置3、信號(hào)發(fā)送口 4還有三個(gè)以上的并聯(lián)的輸入解碼裝置5,信號(hào)發(fā)送口 2帶有接入端子排6、脈沖繼電器7、控制部件8具有數(shù)據(jù)暫存單元9。
[0006]本發(fā)明與現(xiàn)有技術(shù)相比通過輸電電源1、通過數(shù)據(jù)信路3與之相連的FPGA處理芯片2、頻域生成裝置3、信號(hào)發(fā)送口 4還有三個(gè)以上的并聯(lián)的輸入解碼裝置5,信號(hào)發(fā)送口 2帶有接入端子排6、脈沖繼電器7、控制部件8具有數(shù)據(jù)暫存單元9,完全正確的實(shí)現(xiàn)采集溫度數(shù)據(jù)。
【附圖說明】
[0007]圖1為本發(fā)明的溫度數(shù)據(jù)設(shè)備的結(jié)構(gòu)示意圖。
[0008]圖2為本發(fā)明的信號(hào)發(fā)送口的結(jié)構(gòu)示意圖。
【具體實(shí)施方式】
[0009]下面通過具體實(shí)施例對(duì)本發(fā)明做進(jìn)一步說明:
[0010]如圖1和圖2所示,溫度數(shù)據(jù)設(shè)備,包括輸電電源1、通過數(shù)據(jù)信路3與之相連的FPGA處理芯片2、頻域生成裝置3、信號(hào)發(fā)送口 4還有三個(gè)以上的并聯(lián)的輸入解碼裝置5,信號(hào)發(fā)送口 2帶有接入端子排6、脈沖繼電器7、控制部件8具有數(shù)據(jù)暫存單元9。
[0011]本發(fā)明的工作原理為通過輸電電源1、通過數(shù)據(jù)信路3與之相連的FPGA處理芯片
2、頻域生成裝置3、信號(hào)發(fā)送口 4還有三個(gè)以上的并聯(lián)的輸入解碼裝置5,信號(hào)發(fā)送口 2帶有接入端子排6、脈沖繼電器7、控制部件8具有數(shù)據(jù)暫存單元9,完全正確的實(shí)現(xiàn)采集溫度數(shù)據(jù)。
[0012]以上所述,僅是本發(fā)明的較佳實(shí)施例而已,并非對(duì)本發(fā)明作任何形式上的限制,雖然本發(fā)明已以較佳實(shí)施例揭露如上,然而并非用以限定本發(fā)明,任何熟悉本專業(yè)的技術(shù)人員,在不脫離本發(fā)明技術(shù)方案范圍內(nèi),當(dāng)可利用上述揭示的技術(shù)內(nèi)容做出些許更動(dòng)或修飾為等同變化的等效實(shí)施例,但凡是未脫離本發(fā)明技術(shù)方案內(nèi)容,依據(jù)本發(fā)明的技術(shù)實(shí)質(zhì),在本發(fā)明的精神和原則之內(nèi),對(duì)以上實(shí)施例所作的任何簡(jiǎn)單的修改、等同替換與改進(jìn)等,均仍屬于本發(fā)明技術(shù)方案的保護(hù)范圍之內(nèi)。
【主權(quán)項(xiàng)】
1.溫度數(shù)據(jù)設(shè)備,其特征在于包括輸電電源(I)、通過數(shù)據(jù)信路(3)與之相連的FPGA處理芯片(2)、頻域生成裝置(3)、信號(hào)發(fā)送口(4)還有三個(gè)以上的并聯(lián)的輸入解碼裝置(5),信號(hào)發(fā)送口(2)帶有接入端子排¢)、脈沖繼電器(7)、控制部件(8)具有數(shù)據(jù)暫存單元(9) ο
【文檔編號(hào)】G05B19/042GK105988397SQ201510091823
【公開日】2016年10月5日
【申請(qǐng)日】2015年2月27日
【發(fā)明人】陶長(zhǎng)青
【申請(qǐng)人】南京靖之青溫室工程有限公司