負壓電荷泵反饋電路的制作方法
【技術(shù)領(lǐng)域】
[0001]本發(fā)明涉及一種半導(dǎo)體集成電路,特別是涉及一種負壓電荷栗反饋電路。
【背景技術(shù)】
[0002]如圖1所示,是現(xiàn)有負壓電荷栗反饋電路的示意圖;時鐘信號Clock連接到與門102的一個輸入端,與門102的輸出端連接到負壓電荷栗101的輸入端,負壓電荷栗101的輸出端輸出負壓Vneg,反饋電路連接在負壓電荷栗101的輸出端和與門102的另一個輸入端之間,反饋電路包括比較器103、電阻分壓電路104和正負電壓轉(zhuǎn)換電路105。圖1中的電阻分壓電路104由多個電阻串聯(lián)而成,通過數(shù)字信號Dac對開關(guān)的控制能夠調(diào)節(jié)電阻的連接關(guān)系從而控制電阻分壓電路104的分壓比例。由于電阻分壓電路104輸出的是負壓Vneg的分壓,故還需要通過正負電壓轉(zhuǎn)換電路105將分壓轉(zhuǎn)換為正壓。正負電壓轉(zhuǎn)換電路105輸出的正分壓值和基準電壓Vref進行比較輸出反饋電壓即時鐘使能信號Clock_en,時鐘使能信號Clock_en控制時鐘信號Clock是否提供給電荷栗101電路,從而調(diào)節(jié)電荷栗101的輸出電壓Vneg到預(yù)期值。
[0003]由圖1可知看出,現(xiàn)有反饋電路中的電阻分壓電路104由多個電阻串聯(lián),會占用較大的面積。
【發(fā)明內(nèi)容】
[0004]本發(fā)明所要解決的技術(shù)問題是提供一種負壓電荷栗反饋電路,能縮減電路面積。
[0005]為解決上述技術(shù)問題,本發(fā)明提供的負壓電荷栗反饋電路包括:
[0006]分壓電路,由多個M0S晶體管串聯(lián)形成,各所述M0S晶體管的漏極和柵極連接在一起,所述分壓電路連接在電荷栗輸出的負壓和第一基準電壓之間,所述分壓電路輸出所述負壓和所述第一基準電壓的分壓作為反饋電壓。
[0007]第一運算放大器,所述反饋電壓連接到所述第一運算放大器的第一輸入端,所述第一運算放大器的第二輸入端接地,所述第一運算放大器的輸出端輸出所述反饋電壓和地電位的差的放大信號并以該放大信號作為時鐘控制信號。
[0008]時鐘信號通過時鐘控制電路輸入到所述電荷栗的輸入端,所述時鐘控制信號輸入到所述時鐘控制電路,所述時鐘控制信號調(diào)節(jié)所述時鐘信號輸入到所述電荷栗的幅度,通過對所述時鐘信號的幅度的調(diào)節(jié)來調(diào)節(jié)所述負壓的大小。
[0009]進一步的改進是,所述分壓電路由多個NM0S晶體管串聯(lián)形成。
[0010]進一步的改進是,所述分壓電路的各所述NM0S管的尺寸相同。
[0011]進一步的改進是,所述分壓電路由多個PM0S晶體管串聯(lián)形成。
[0012]進一步的改進是,所述分壓電路的各所述PM0S管的尺寸相同。
[0013]進一步的改進是,所述分壓電路由多個PM0S晶體管和多個NM0S晶體管串聯(lián)形成。
[0014]進一步的改進是,所述第一基準電壓由基準電壓調(diào)節(jié)電路輸出,通過所述基準電壓調(diào)節(jié)電路調(diào)節(jié)所述第一基準電壓的大小。
[0015]進一步的改進是,所述基準電壓調(diào)節(jié)電路包括第二運算放大器和電阻串;所述第二運算放大器的輸出端作為所述基準電壓調(diào)節(jié)電路的輸出端并輸出所述第一基準電壓;所述電阻串連接在所述第一基準電壓和地之間;所述電阻串由第一電阻和可調(diào)電阻串聯(lián)而成;所述第二運算放大器的第一輸入端連接第二基準電壓,所述第二運算放大器的第二輸入端連接到所述第一電阻和所述可調(diào)電阻的連接節(jié)點,通過調(diào)節(jié)所述可調(diào)電阻的大小調(diào)節(jié)所述第一基準電壓的大小。
[0016]進一步的改進是,所述時鐘控制電路包括第一反相器、第二反相器和第三反相器。
[0017]所述第一反相器的輸入端連接所述時鐘信號,所述第一反相器的輸出端連接到所述電荷栗,所述第一反相器的控制端連接所述時鐘控制信號。
[0018]所述第二反相器的輸入端連接所述時鐘信號,所述第二反相器的輸出端連接所述第三反相器的輸入端,所述第三反相器的輸出端連接所述電荷栗,所述第三反相器的控制端連接所述時鐘控制信號。
[0019]進一步的改進是,所述第一運算放大器的輸出端連接到第一匪0S管的柵極,所述第一 NM0S管的源極接地,所述第一 NM0S管的漏極輸出所述時鐘控制信號。
[0020]進一步的改進是,第一電容連接在所述第一運算放大器的輸出端和所述負壓之間。
[0021 ]本發(fā)明具有如下有益技術(shù)效果:
[0022]1、本發(fā)明的分壓電路通過M0S晶體管串聯(lián)而成,相對于電阻串聯(lián)形成的分壓電路結(jié)構(gòu),本發(fā)明能減少分壓電路的面積。
[0023]2、本發(fā)明的分壓電路的通過調(diào)節(jié)M0S晶體管的尺寸的比值以及M0S晶體管的數(shù)量就能得到所需要的分壓;另外,本發(fā)明并不需要對分壓電路進行調(diào)整來實現(xiàn)對時鐘信號的控制,而是通過運算放大器輸出的放大信號對時鐘信號的幅度的調(diào)整來實現(xiàn)對時鐘信號的控制,進而實現(xiàn)對輸出的負壓的大小調(diào)整,所以本發(fā)明相對于現(xiàn)有反饋電路中需要通過對分壓電路的電阻的大小調(diào)節(jié)來進行控制,本發(fā)明的分壓電路能一直保持較小的電流,所以本發(fā)明能減少分壓電路的電流,從而能降低電荷栗的電流負載,進而能減少電荷栗的面積。
[0024]3、本發(fā)明通過基準電壓調(diào)節(jié)電路能夠調(diào)節(jié)第一基準電壓的大小,而輸出的負壓確和第一基準電壓的大小成比例,所以本發(fā)明能夠通過對第一基準電壓的大小的調(diào)整來調(diào)節(jié)輸出的負壓的大小,所以本發(fā)明能實現(xiàn)輸出可調(diào)。
【附圖說明】
[0025]下面結(jié)合附圖和【具體實施方式】對本發(fā)明作進一步詳細的說明:
[0026]圖1是現(xiàn)有負壓電荷栗反饋電路的示意圖;
[0027]圖2是本發(fā)明實施例負壓電荷栗反饋電路的示意圖。
【具體實施方式】
[0028]如圖2所示,是本發(fā)明實施例負壓VNEG電荷栗202反饋電路的示意圖,本發(fā)明實施例負壓VNEG電荷栗202反饋電路包括:
[0029]分壓電路201,由多個M0S晶體管串聯(lián)形成,各所述M0S晶體管的漏極和柵極連接在一起,所述分壓電路201連接在電荷栗202輸出的負壓VNEG和第一基準電壓Vrefo之間,所述分壓電路201輸出所述負壓VNEG和所述第一基準電壓Vrefo的分壓作為反饋電壓FDBK。
[0030]第一運算放大器205,所述反饋電壓Π)ΒΚ連接到所述第一運算放大器205的第一輸入端,所述第一運算放大器205的第二輸入端接地,所述第一運算放大器205的輸出端輸出所述反饋電壓FDBK和地電位的差的放大信號并以該放大信號作為時鐘控制信號。
[0031]時鐘信號Clock通過時鐘控制電路203輸入到所述電荷栗202的輸入端,所述時鐘控制信號輸入到所述時鐘控制電路203,所述時鐘控制信號調(diào)節(jié)所述時鐘信號Clock輸入到所述電荷栗202的幅度,通過對所述時鐘信號Clock的幅度的調(diào)節(jié)來調(diào)節(jié)所述負壓VNEG的大小。
[0032]本發(fā)明實施例中,所述分壓電路201由多個匪0S晶體管串聯(lián)形成,所述分壓電路201的各所述NM0S管的尺寸相同。在其他實施例中,也能為,所述分壓電路201由多個NM0S晶體管串聯(lián)形成,所述分壓電路201的各所述NM0S管的尺寸不相同;或者,所述分壓電路201由多個PM0S晶體管串聯(lián)形成,所述分壓電路201的各所述PM0S管的尺寸相同或;所述分壓電路201由多個PM0S晶體管和多個NM0S晶體管組合串聯(lián)形成。
[0033]在本發(fā)明實施例中,所述第一基準電壓Vrefo由基準電壓調(diào)節(jié)電路204輸出,通過所述基準電壓調(diào)節(jié)電路204調(diào)節(jié)所述第一基準電壓Vrefo的大小。
[0034]所述基準電壓調(diào)節(jié)電路204包括第二運算放大器206和電阻串;所述第二運算放大器206的輸出端作為所述基準電壓調(diào)節(jié)電路204的輸出端并輸出所述第一基準電壓Vrefo;所述電阻串連接在所述第一基準電壓Vref ο和地之間;所述電阻串由第一電阻R1和可調(diào)電阻Rd串聯(lián)而成,可調(diào)電阻Rd能通過控制信號CTRL進行控制;所述第二運算放大器206的第一輸入端連接第二基準電壓Vref,所述第二運算放大器206的第二輸入端連接到所述第一電阻R1和所述可調(diào)電阻Rd的連接節(jié)點,通過調(diào)節(jié)所述可調(diào)電阻Rd的大小調(diào)節(jié)所述第一基準電壓Vref ο的大小。
[0035]在本發(fā)明實施例中,所述時鐘控制電路203包括第一反相器207a、第二反相器207b和第三