一種上電時(shí)序控制電路和顯示器的制造方法
【技術(shù)領(lǐng)域】
[0001]本發(fā)明涉及電路領(lǐng)域,具體地,涉及一種上電時(shí)序控制電路和顯示器。
【背景技術(shù)】
[0002]顯示器是信息裝備的重要裝置,在海陸空三軍的作戰(zhàn)指揮,武器控制及信息處理系統(tǒng)中,無論是大型固定設(shè)施、運(yùn)動(dòng)裝置還是便攜式儀器,都必須配置顯示器以便為使用者提供各種信息。在現(xiàn)代戰(zhàn)爭中,武器系統(tǒng)的核心是計(jì)算機(jī)應(yīng)用系統(tǒng),顯示器是他的輸出裝置。在軍事指揮控制系統(tǒng)中,顯示器用于顯示我軍態(tài)勢,導(dǎo)彈、火炮、魚雷、飛行器的各種參數(shù),系統(tǒng)的各種工作狀態(tài)等等,為指揮員決策提供依據(jù)。對(duì)現(xiàn)代戰(zhàn)爭而言,信息顯示設(shè)備的優(yōu)劣直接影響軍用系統(tǒng)的效能。并關(guān)系戰(zhàn)爭的勝負(fù)。因此,顯示設(shè)備在現(xiàn)代戰(zhàn)爭中有著極其重要的地位。
[0003]而平板液晶顯示器(AMLCD)具有輕、薄、抗振和節(jié)能的優(yōu)點(diǎn)在軍事應(yīng)用場合具有巨大的潛力。但由于信號(hào)傳輸頻率越來越高,LCD液晶屏對(duì)上電時(shí)序有嚴(yán)格要求,如果上電時(shí)序不符合要求則不能正常顯示,常常會(huì)出現(xiàn)亂碼、鎖存、影像殘留的異?,F(xiàn)象。
【發(fā)明內(nèi)容】
[0004]本發(fā)明的目的是克服現(xiàn)有技術(shù)中的顯示器中的上電時(shí)序不符合要求的問題,提供一種上電時(shí)序電路,該上電時(shí)序電路達(dá)到了液晶屏的時(shí)序要求。
[0005]為了實(shí)現(xiàn)上述目的,本發(fā)明提供了一種上電時(shí)序控制電路,該電路包括:電源、控制器、第一電源芯片、第二電源芯片、延遲電路、緩沖器以及比較器,其中,所述電源輸出電源電壓;所述第一電源芯片的輸入端被配置成連接于所述電源,以將所述電源電壓轉(zhuǎn)化為輸入電壓,所述第一電源芯片的輸出端被配置成通過第一分壓電阻連接于所述比較器的第一輸入端,以將所述輸入電壓通過分壓得到第一電壓并將所述第一電壓發(fā)送給所述比較器;所述第二電源芯片的輸入端被配置成連接于所述電源,以將所述電源電壓轉(zhuǎn)化為輸入電壓,所述第二電源芯片的輸出端被配置成通過第二分壓電阻和所述延遲電路連接于所述比較器的第二輸入端,以將所述輸入電壓通過分壓得到第二電壓并將所述第二電壓延遲發(fā)送給所述比較器,所述第二電壓大于所述第一電壓;所述控制器的輸入端被配置成連接于所述第一電源芯片的輸出端,以接受所述電源電壓并將所述電源電壓延遲,所述控制器的輸出端被配置成連接于所述第二電源芯片的使能端,以將延遲后的所述電源電壓發(fā)送給所述第二電源芯片;所述緩沖器的使能端連接于所述比較器的輸出端。
[0006]優(yōu)選地,所述延遲電路包括:電阻和電容,其中,所述電阻的一端連接于所述第二電源芯片的輸入端,另一端連接于所述比較器的第二輸入端,所述電容的一端連接于所述比較器的第二輸入端,另一端接地。
[0007]優(yōu)選地,所述分壓電阻的一端連接于所述比較器的第二輸入端,另一端接地。
[0008]優(yōu)選地,該電路還包括:斷電保護(hù)電路,所述斷電保護(hù)電路的兩端分別連接于所述電阻的兩端。
[0009]優(yōu)選地,所述電阻為1000 Ω,所述電容為47uf。
[0010]優(yōu)選地,所述第一電源芯片的型號(hào)為LMl117MPX。
[0011]優(yōu)選地,所述第二電源芯片的型號(hào)為L6932D1.2。
[0012]優(yōu)選地,所述緩沖器的型號(hào)為DS90LV804。
[0013]本發(fā)明還提供一種顯示器,該顯示器包括:根據(jù)上述的上電時(shí)序控制電路。
[0014]通過上述實(shí)施方式,本發(fā)明的上電時(shí)序電路的電路簡單,能夠解決液晶屏因上電時(shí)序不一致導(dǎo)致影像殘留、鎖存、以及亂碼等問題,改善畫面顯示質(zhì)量,為用戶提高了清晰的顯示效果,本發(fā)明通過控制器的設(shè)置,可以讓第二電源芯片比第一電源芯片延時(shí)輸出電壓信號(hào),保證通過延遲電路后產(chǎn)生的第二電壓計(jì)算延遲時(shí)間時(shí),所述第一電壓已經(jīng)產(chǎn)生。
[0015]本發(fā)明的其他特征和優(yōu)點(diǎn)將在隨后的【具體實(shí)施方式】部分予以詳細(xì)說明。
【附圖說明】
[0016]附圖是用來提供對(duì)本發(fā)明的進(jìn)一步理解,并且構(gòu)成說明書的一部分,與下面的【具體實(shí)施方式】一起用于解釋本發(fā)明,但并不構(gòu)成對(duì)本發(fā)明的限制。在附圖中:
[0017]圖1是說明本發(fā)明的電源、第二電源芯片以及控制器的電路圖;
[0018]圖2是說明本發(fā)明的延遲電路、緩沖器、斷電保護(hù)電路以及比較器的電路圖;以及
[0019]圖3是說明本發(fā)明的第一電源芯片的電路圖。
【具體實(shí)施方式】
[0020]以下結(jié)合附圖對(duì)本發(fā)明的【具體實(shí)施方式】進(jìn)行詳細(xì)說明。應(yīng)當(dāng)理解的是,此處所描述的【具體實(shí)施方式】僅用于說明和解釋本發(fā)明,并不用于限制本發(fā)明。
[0021]本發(fā)明提供一種上電時(shí)序控制電路,具體連接方式如圖1和圖2所示,該電路包括:電源、控制器、第一電源芯片、第二電源芯片、延遲電路、緩沖器以及比較器,其中,所述電源輸出電源電壓;
[0022]所述第一電源芯片的輸入端被配置成連接于所述電源,以將所述電源電壓轉(zhuǎn)化為輸入電壓,所述第一電源芯片的輸出端被配置成通過第一分壓電阻連接于所述比較器的第一輸入端,以將所述輸入電壓通過分壓得到第一電壓并將所述第一電壓發(fā)送給所述比較器;
[0023]所述第二電源芯片的輸入端被配置成連接于所述電源,以將所述電源電壓轉(zhuǎn)化為輸入電壓,所述第二電源芯片的輸出端被配置成通過第二分壓電阻和所述延遲電路連接于所述比較器的第二輸入端,以將所述輸入電壓通過分壓得到第二電壓并將所述第二電壓延遲發(fā)送給所述比較器,所述第二電壓大于所述第一電壓;
[0024]所述控制器的輸入端被配置成連接于所述第一電源芯片的輸出端,以接受所述電源電壓并將所述電源電壓延遲,所述控制器的輸出端被配置成連接于所述第二電源芯片的使能端,以將延遲后的所述電源電壓發(fā)送給所述第二電源芯片;
[0025]所述緩沖器的使能端連接于所述比較器的輸出端。
[0026]通過上述實(shí)施方式,本發(fā)明的上電時(shí)序電路的電路簡單,能夠解決液晶屏因上電時(shí)序不一致導(dǎo)致影像殘留、鎖存、以及亂碼等問題,改善畫面顯示質(zhì)量,為用戶提高了清晰的顯示效果,本發(fā)明通過控制器的設(shè)置,可以讓第二電源芯片比第一電源芯片延時(shí)輸出電壓信號(hào),保證通過延遲電路后產(chǎn)生的第二電壓計(jì)算延遲時(shí)間時(shí),所述第一電壓已經(jīng)產(chǎn)生。
[0027]以下結(jié)合附圖1、附圖2和圖3對(duì)本發(fā)明進(jìn)行進(jìn)一步的說明。
[0028]在本發(fā)明中,從電源上電開始要延遲50ms內(nèi)才能進(jìn)行LVDS信號(hào)的傳輸。根據(jù)圖2可知。此時(shí)AMIXD+3.3V經(jīng)過RC分壓延遲后與反向輸入端的3.3V通過電阻分壓后的電壓進(jìn)行比較。進(jìn)行高低電平的輸出。
[0029]此發(fā)明中正向輸入端分壓高于反向輸入端電壓所