一種可降低測試誤差的邏輯筆的制作方法
【專利摘要】一種可降低測試誤差的邏輯筆,其邏輯電路包括非門U1和非門U2,測試輸入端通過電阻R1后分別接電阻R2的一端和電阻R4的一端,電阻R2的另一端接非門U1的輸入端和電阻R3的一端,電阻R3的另一端接VCC,電阻R4的另一端接非門U2的輸入端和電阻R5的一端,電阻R5的另一端接地,非門U1的輸出端通過電阻R6接LED顯示管D2的陽極,LED顯示管D2的陰極接地,非門U2的輸出端通過電阻R7接LED顯示管D1的陰極,LED顯示管D1的陽極接VCC,本發(fā)明能夠降低檢測端的吸入/供出電流,將測試誤差降低,且結(jié)構(gòu)簡單,邏輯清晰。
【專利說明】一種可降低測試誤差的邏輯筆
【技術(shù)領(lǐng)域】
[0001 ] 本發(fā)明涉及一種可降低測試誤差的邏輯筆。
【背景技術(shù)】
[0002]邏輯筆是采用不同顏色的指示燈為表示數(shù)字電平的高低的儀器。它是測量數(shù)字電路較簡便的工具,使用邏輯筆可快速測量出數(shù)字電路中有故障的芯片?,F(xiàn)有的邏輯筆電路相對復(fù)雜,且探頭端的吸入/供出電流偏大,有可能影響到測試點的邏輯電平。
【發(fā)明內(nèi)容】
[0003]為了克服上述現(xiàn)有技術(shù)的不足,本發(fā)明的目的在于提供一種可降低測試誤差的邏輯筆。
[0004]為了實現(xiàn)上述目的,本發(fā)明采用的技術(shù)方案是:
[0005]一種可降低測試誤差的邏輯筆,其邏輯電路包括非門Ul和非門U2,測試輸入端通過電阻Rl后分別接電阻R2的一端和電阻R4的一端,電阻R2的另一端接非門Ul的輸入端和電阻R3的一端,電阻R3的另一端接VCC,電阻R4的另一端接非門U2的輸入端和電阻R5的一端,電阻R5的另一端接地,非門Ul的輸出端通過電阻R6接LED顯示管D2的陽極,LED顯示管D2的陰極接地,非門U2的輸出端通過電阻R7接LED顯示管Dl的陰極,LED顯示管Dl的陽極接VCC。
[0006]與現(xiàn)有技術(shù)相比,本發(fā)明能夠降低檢測端的吸入/供出電流,將測試誤差降低,且結(jié)構(gòu)簡單,邏輯清晰。
【專利附圖】
【附圖說明】
[0007]附圖為本發(fā)明的電路原理圖。
【具體實施方式】
[0008]下面結(jié)合附圖和實施例對本發(fā)明進行更詳盡的說明。
[0009]如圖所示,本發(fā)明為一種可降低測試誤差的邏輯筆,其邏輯電路包括非門Ul和非門U2,測試輸入端通過電阻Rl后分別接電阻R2的一端和電阻R4的一端,電阻R2的另一端接非門Ul的輸入端和電阻R3的一端,電阻R3的另一端接VCC,電阻R4的另一端接非門U2的輸入端和電阻R5的一端,電阻R5的另一端接地,非門Ul的輸出端通過電阻R6接LED顯示管D2的陽極,LED顯示管D2的陰極接地,非門U2的輸出端通過電阻R7接LED顯示管Dl的陰極,LED顯示管Dl的陽極接VCC。
[0010]在本發(fā)明結(jié)構(gòu)中,電阻R2和電阻R3對非門Ul做偏置,電阻R4和電阻R5對非門U2做偏置,而非門Ul和非門U2均有很高的輸入阻抗,所以電阻R2、R3、R4和R5的阻值均應(yīng)該在100K以上,也即電阻R2、R3、R4和R5也具有高阻抗,因此測試端的吸入/供出電流就非常小,提聞了測試精度。
【權(quán)利要求】
1.一種可降低測試誤差的邏輯筆,其特征在于,其邏輯電路包括非門Ul和非門U2,測試輸入端通過電阻Rl后分別接電阻R2的一端和電阻R4的一端,電阻R2的另一端接非門Ul的輸入端和電阻R3的一端,電阻R3的另一端接VCC,電阻R4的另一端接非門U2的輸入端和電阻R5的一端,電阻R5的另一端接地,非門Ul的輸出端通過電阻R6接LED顯示管D2的陽極,LED顯示管D2的陰極接地,非門U2的輸出端通過電阻R7接LED顯示管Dl的陰極,LED顯示管Dl的陽極接VCC。
【文檔編號】G01R31/3177GK103852715SQ201210513091
【公開日】2014年6月11日 申請日期:2012年11月30日 優(yōu)先權(quán)日:2012年11月30日
【發(fā)明者】田邊 申請人:西安交大京盛科技發(fā)展有限公司