一種陣列基板布線結(jié)構(gòu)、液晶顯示面板及液晶顯示器的制造方法
【專利摘要】本發(fā)明提供一種陣列基板布線結(jié)構(gòu)中的每一布線單元包括九條數(shù)據(jù)線、四條柵極線及晶體管矩陣,第一、四、六、七及九數(shù)據(jù)線為第一極性,第二、三、五及八數(shù)據(jù)線為第二極性,第一行晶體管位于第一及二條柵極線之間,第二行晶體管位于第三及四條柵極線之間,第一及四條柵極線與第一極性的數(shù)據(jù)線控制第一、七、十一及十三列的晶體管,與第二極性的數(shù)據(jù)線控制第二、四、八及十四列的晶體管,第二及三條柵極線與第一極性的數(shù)據(jù)線控制第六、十、十二及十六列的晶體管,與第二極性的數(shù)據(jù)線控制第三、五、九及十五列的晶體管,所有柵極線中的奇數(shù)柵極線依次開啟后偶數(shù)柵極線再依次開啟,以使得相應(yīng)的每一個(gè)像素的極性與任意相鄰的像素的極性相反。
【專利說明】
_種陣列基板布線結(jié)構(gòu)、液晶顯不面板及液晶顯不器
技術(shù)領(lǐng)域
[0001]本發(fā)明涉及顯示領(lǐng)域,尤其涉及一種陣列基板布線結(jié)構(gòu)、顯示顯示面板及液晶顯示器。
【背景技術(shù)】
[0002]為降低液晶面板生產(chǎn)的制作成本,一種HSD結(jié)構(gòu)的液晶面板應(yīng)運(yùn)而生。該種面板將柵線的數(shù)量加倍,而數(shù)據(jù)線的數(shù)量減半,從而減少驅(qū)動(dòng)數(shù)據(jù)線的芯片的數(shù)量,達(dá)到降低成本的目的。將這種HSD技術(shù)用于LTPS中,由于LTPS本身擁有分路器設(shè)計(jì),將扇出處的一根走線分為多根數(shù)據(jù)線,通過時(shí)序來控像素?cái)?shù)據(jù)線。這樣會(huì)更進(jìn)一步減少集成芯片的引腳輸出端,縮小集成芯片的尺寸,節(jié)省成本。但是這樣會(huì)導(dǎo)致任何一根扇出線控制下的多根數(shù)據(jù)線的極性完全相同,液晶在極性反轉(zhuǎn)的過程中實(shí)現(xiàn)的是幀反轉(zhuǎn)模式,這樣會(huì)導(dǎo)致面板出現(xiàn)嚴(yán)重的閃爍現(xiàn)象,影響顯示面板的性能。
【發(fā)明內(nèi)容】
[0003]本發(fā)明提供一種陣列基板布線結(jié)構(gòu),以避免使液晶面板出現(xiàn)閃爍現(xiàn)象,從而提高液晶顯不面板的性能。
[0004]本發(fā)明還提供了一種液晶顯示面板及液晶顯示器。
[0005]本發(fā)明提供一種陣列基板布線結(jié)構(gòu),應(yīng)用于液晶顯示面板中,所述陣列基板布線結(jié)構(gòu)包括若干布線單元,所述若干布線單元從左到右從上到下依次排布設(shè)置,其中,每一布線單元包括從左到右排布的第一至第九條數(shù)據(jù)線、依次從上到下排布的第一至第四條柵極線,及第一組以2X16矩陣形式排布的薄膜晶體管,所述第一、第四、第六、第七及第九數(shù)據(jù)線為第一極性,所述第二、第三、第五及第八數(shù)據(jù)線為第二極性,所述第一極性與第二極性相反,所述第一行薄膜晶體管位于所述第一及第二條柵極線之間,所述第二及第三條柵極線并排設(shè)置,所述第二行薄膜晶體管位于所述第三及第四條柵極線之間,所述第一及第四條柵極線與第一極性的數(shù)據(jù)線控制第一、第七、第十一及第十三列的薄膜晶體管,所述第一及第四條柵極線與第二極性的數(shù)據(jù)線控制第二、第四、第八及第十四列的薄膜晶體管,所述第二及第三條柵極線與第一極性的數(shù)據(jù)線控制第六、第十、第十二及第十六列的薄膜晶體管,所述第二及第三條柵極線與第二極性的數(shù)據(jù)線控制第三、第五、第九及第十五列的薄膜晶體管,且所有布線單元形成的所述布線結(jié)構(gòu)中,所有柵極線中的奇數(shù)柵極線從上至下依次開啟后偶數(shù)柵極線再從上至下依次開啟,以使得所述陣列基板布線結(jié)構(gòu)對(duì)應(yīng)的像素矩陣中的每一個(gè)像素的極性與任意相鄰的像素的極性相反。
[0006]其中,所述第一、第四、第六、第七及第九數(shù)據(jù)線輸出正電壓信號(hào)時(shí),所述第二、第三、第五及第八數(shù)據(jù)線輸出負(fù)電壓信號(hào);當(dāng)所述第一、第四、第六、第七及第九數(shù)據(jù)線輸出負(fù)電壓信號(hào)時(shí),所述第二、第三、第五及第八數(shù)據(jù)線輸出正電壓信號(hào)。
[0007]其中,所述布線單元還包括第五至第八條柵極線及第二組以2X 16矩陣形式排布的薄膜晶體管,所述第二組薄膜晶體管設(shè)置于所述第一組薄膜晶體管的下方形成了 4X16矩陣形式排布的薄膜晶體管,所述第五至第八條柵極線依次排列在所述第四條柵極線的下方,所述第五條柵極線與所述第四條柵極線并排設(shè)置,所述第三行薄膜晶體管位于所述第五與第六條柵極線之間,所述第七條柵極線與所述第六條柵極線并排設(shè)置,所述第四行薄膜晶體管位于所述第七條柵極線與所述第八條柵極線之間,所述第四及第八條柵極線與第一極性的數(shù)據(jù)線控制第一、第七、第十一及第十三列的薄膜晶體管,所述第四及第八條柵極線與第二極性的數(shù)據(jù)線控制第二、第四、第八及第十四列的薄膜晶體管,所述第五及第六條柵極線與第一極性的數(shù)據(jù)線控制第六、第十、第十二及第十六列的薄膜晶體管,所述第五及第六條柵極線與第二極性的數(shù)據(jù)線控制第三、第五、第九及第十五列的薄膜晶體管,且所有布線單元中形成的所述布線結(jié)構(gòu)中,所有柵極線中的奇數(shù)柵極線從上至下依次開啟后偶數(shù)柵極線再從上至下依次開啟,以使得所述陣列基板布線結(jié)構(gòu)對(duì)應(yīng)的像素矩陣中的每一個(gè)像素的極性與任意相鄰的像素的極性相反。
[0008]本發(fā)明提供一種液晶顯示面板,包括:
[0009]若干布線單元,所述若干布線單元從左到右從上到下依次排布設(shè)置,其中,每一布線單元包括從左到右排布的第一至第九條數(shù)據(jù)線、依次從上到下排布的第一至第四條柵極線,及第一組以2 X 16矩陣形式排布的薄膜晶體管;
[0010]像素陣列,所述像素陣列包括若干像素單元,每一像素單元包括第一組以2X 16矩陣形式進(jìn)行排布的像素,所述像素單元從左到右從上到下依次排布,且對(duì)應(yīng)相應(yīng)的薄膜晶體管矩陣;
[0011]其中,所述第一、第四、第六、第七及第九數(shù)據(jù)線為第一極性,所述第二、第三、第五及第八數(shù)據(jù)線為第二極性,所述第一極性與第二極性相反,所述第一行薄膜晶體管位于所述第一及第二條柵極線之間,所述第二及第三條柵極線并排設(shè)置,所述第二行薄膜晶體管位于所述第三及第四條柵極線之間,所述第一及第四條柵極線與第一極性的數(shù)據(jù)線控制第一、第七、第十一及第十三列的薄膜晶體管,所述第一及第四條柵極線與第二極性的數(shù)據(jù)線控制第二、第四、第八及第十四列的薄膜晶體管,所述第二及第三條柵極線與第一極性的數(shù)據(jù)線控制第六、第十、第十二及第十六列的薄膜晶體管,所述第二及第三條柵極線與第二極性的數(shù)據(jù)線控制第三、第五、第九及第十五列的薄膜晶體管,且所有布線單元中形成的所述布線結(jié)構(gòu)中,所有柵極線中的奇數(shù)柵極線從上至下依次開啟后偶數(shù)柵極線再從上至下依次開啟,以使得所述像素矩陣中的每一個(gè)像素的極性與任意相鄰的像素的極性相反。
[0012]其中,所述第一、第四、第六、第七及第九數(shù)據(jù)線輸出正電壓信號(hào)時(shí),所述第二、第三、第五及第八數(shù)據(jù)線輸出負(fù)電壓信號(hào);當(dāng)所述第一、第四、第六、第七及第九數(shù)據(jù)線輸出負(fù)電壓信號(hào)時(shí),所述第二、第三、第五及第八數(shù)據(jù)線輸出正電壓信號(hào)。
[0013]其中,所述布線單元還包括第五至第八條柵極線及第二組以2X 16矩陣形式排布的薄膜晶體管,所述像素單元還包括第二組以2X16矩陣形式進(jìn)行排布的像素,所述第二組薄膜晶體管設(shè)置于所述第一組薄膜晶體管的下方形成了 4X16矩陣形式排布的薄膜晶體管,所述第二組像素設(shè)置于第一組像素下方形成4 X 16矩陣形式排布的像素,所述第五至第八條柵極線依次排列在所述第四條柵極線的下方,所述第五條柵極線與所述第四條柵極線并排設(shè)置,所述第三行薄膜晶體管位于所述第五與第六條柵極線之間,所述第七條柵極線與所述第六條柵極線并排設(shè)置,所述第四行薄膜晶體管位于所述第七條柵極線與所述第八條柵極線之間,所述第四及第八條柵極線與第一極性的數(shù)據(jù)線控制第一、第七、第十一及第十三列的薄膜晶體管,所述第四及第八條柵極線與第二極性的數(shù)據(jù)線控制第二、第四、第八及第十四列的薄膜晶體管,所述第五及第六條柵極線與第一極性的數(shù)據(jù)線控制第六、第十、第十二及第十六列的薄膜晶體管,所述第五及第六條柵極線與第二極性的數(shù)據(jù)線控制第三、第五、第九及第十五列的薄膜晶體管,且所有布線單元中形成的所述布線結(jié)構(gòu)中,所有柵極線中的奇數(shù)柵極線從上至下依次開啟后偶數(shù)柵極線再從上至下依次開啟,以使得所述像素矩陣中的每一個(gè)像素的極性與任意相鄰的像素的極性相反。
[0014]本發(fā)明提供一種液晶顯示器,包括液晶顯示面板、背光模塊及驅(qū)動(dòng)控制電路,所述背光模塊用于提供所述液晶顯示面板所需的光線,所述液晶顯示面板包括若干布線單元,所述若干布線單元從左到右從上到下依次排布設(shè)置,其中,每一布線單元包括從左到右排布的第一至第九條數(shù)據(jù)線、依次從上到下排布的第一至第四條柵極線,及第一組以2X16矩陣形式排布的薄膜晶體管;
[0015]像素陣列,所述像素陣列包括若干像素單元,每一像素單元包括第一組以2X 16矩陣形式進(jìn)行排布的像素,所述像素單元從左到右從上到下依次排布,且對(duì)應(yīng)相應(yīng)的薄膜晶體管矩陣;
[0016]其中,所述第一、第四、第六、第七及第九數(shù)據(jù)線為第一極性,所述第二、第三、第五及第八數(shù)據(jù)線為第二極性,所述第一極性與第二極性相反,所述第一行薄膜晶體管位于所述第一及第二條柵極線之間,所述第二及第三條柵極線并排設(shè)置,所述第二行薄膜晶體管位于所述第三及第四條柵極線之間,所述第一及第四條柵極線與第一極性的數(shù)據(jù)線控制第一、第七、第十一及第十三列的薄膜晶體管,所述第一及第四條柵極線與第二極性的數(shù)據(jù)線控制第二、第四、第八及第十四列的薄膜晶體管,所述第二及第三條柵極線與第一極性的數(shù)據(jù)線控制第六、第十、第十二及第十六列的薄膜晶體管,所述第二及第三條柵極線與第二極性的數(shù)據(jù)線控制第三、第五、第九及第十五列的薄膜晶體管,且所有布線單元中形成的所述布線結(jié)構(gòu)中,所有柵極線中的奇數(shù)柵極線從上至下依次開啟后偶數(shù)柵極線再從上至下依次開啟,以使得所述像素矩陣中的每一個(gè)像素的極性與任意相鄰的像素的極性相反。
[0017]其中,所述第一、第四、第六、第七及第九數(shù)據(jù)線輸出正電壓信號(hào)時(shí),所述第二、第三、第五及第八數(shù)據(jù)線輸出負(fù)電壓信號(hào);當(dāng)所述第一、第四、第六、第七及第九數(shù)據(jù)線輸出負(fù)電壓信號(hào)時(shí),所述第二、第三、第五及第八數(shù)據(jù)線輸出正電壓信號(hào)。
[0018]其中,所述布線單元還包括第五至第八條柵極線及第二組以2X 16矩陣形式排布的薄膜晶體管,所述像素單元還包括第二組以2X16矩陣形式進(jìn)行排布的像素,所述第二組薄膜晶體管設(shè)置于所述第一組薄膜晶體管的下方形成了 4X16矩陣形式排布的薄膜晶體管,所述第二組像素設(shè)置于第一組像素下方形成4 X 16矩陣形式排布的像素,所述第五至第八條柵極線依次排列在所述第四條柵極線的下方,所述第五條柵極線與所述第四條柵極線并排設(shè)置,所述第三行薄膜晶體管位于所述第五與第六條柵極線之間,所述第七條柵極線與所述第六條柵極線并排設(shè)置,所述第四行薄膜晶體管位于所述第七條柵極線與所述第八條柵極線之間,所述第四及第八條柵極線與第一極性的數(shù)據(jù)線控制第一、第七、第十一及第十三列的薄膜晶體管,所述第四及第八條柵極線與第二極性的數(shù)據(jù)線控制第二、第四、第八及第十四列的薄膜晶體管,所述第五及第六條柵極線與第一極性的數(shù)據(jù)線控制第六、第十、第十二及第十六列的薄膜晶體管,所述第五及第六條柵極線與第二極性的數(shù)據(jù)線控制第三、第五、第九及第十五列的薄膜晶體管,且所有布線單元中形成的所述布線結(jié)構(gòu)中,所有柵極線中的奇數(shù)柵極線從上至下依次開啟后偶數(shù)柵極線再從上至下依次開啟,以使得所述像素矩陣中的每一個(gè)像素的極性與任意相鄰的像素的極性相反。
[0019]其中,所述驅(qū)動(dòng)控制電路包括:
[0020]柵極驅(qū)動(dòng)器,設(shè)置于所述液晶顯示面板的一側(cè),且耦接在所述液晶顯示面板的所有所述柵極線,用以序列提供掃描信號(hào);
[0021]源極驅(qū)動(dòng)器,耦接所述液晶顯示面板的所有數(shù)據(jù)線,用以提供多個(gè)顯示數(shù)據(jù);以及
[0022]時(shí)序控制器,耦接并控制所述柵極驅(qū)動(dòng)器及源極驅(qū)動(dòng)器。
[0023]本發(fā)明的所述陣列基板布線結(jié)構(gòu)包括若干布線單元,所述若干布線單元從左到右從上到下依次排布設(shè)置,其中,每一布線單元包括從左到右排布的第一至第九條數(shù)據(jù)線、依次從上到下排布的第一至第四條柵極線,及第一組以2X16矩陣形式排布的薄膜晶體管,所述第一、第四、第六、第七及第九數(shù)據(jù)線為第一極性,所述第二、第三、第五及第八數(shù)據(jù)線為第二極性,所述第一極性與第二極性相反,所述第一行薄膜晶體管位于所述第一及第二條柵極線之間,所述第二及第三條柵極線并排設(shè)置,所述第二行薄膜晶體管位于所述第三及第四條柵極線之間,所述第一及第四條柵極線與第一極性的數(shù)據(jù)線控制第一、第七、第十一及第十三列的薄膜晶體管,所述第一及第四條柵極線與第二極性的數(shù)據(jù)線控制第二、第四、第八及第十四列的薄膜晶體管,所述第二及第三條柵極線與第一極性的數(shù)據(jù)線控制第六、第十、第十二及第十六列的薄膜晶體管,所述第二及第三條柵極線與第二極性的數(shù)據(jù)線控制第三、第五、第九及第十五列的薄膜晶體管,且所有布線單元形成的所述布線結(jié)構(gòu)中,所有柵極線中的奇數(shù)柵極線從上至下依次開啟后偶數(shù)柵極線再從上至下依次開啟,以使得所述陣列基板布線結(jié)構(gòu)對(duì)應(yīng)的像素矩陣中的每一個(gè)像素的極性與任意相鄰的像素的極性相反。因此,本發(fā)明實(shí)現(xiàn)了點(diǎn)反轉(zhuǎn),避免了所述液晶顯示面板出現(xiàn)閃爍現(xiàn)象,提高了液晶顯示面板的顯不畫面的品質(zhì)。
【附圖說明】
[0024]為了更清楚地說明本發(fā)明實(shí)施例或現(xiàn)有技術(shù)中的技術(shù)方案,下面將對(duì)實(shí)施例或現(xiàn)有技術(shù)描述中所需要使用的附圖作簡單地介紹,顯而易見地,下面描述中的附圖僅僅是本發(fā)明的一些實(shí)施例,對(duì)于本領(lǐng)域普通技術(shù)人員來講,在不付出創(chuàng)造性勞動(dòng)的前提下,還可以根據(jù)這些附圖獲得其他的附圖。
[0025]圖1為本發(fā)明第一方案實(shí)施例提供的陣列基板布線結(jié)構(gòu)的示意圖。
[0026]圖2為圖1中的布線單元的示意圖。
[0027]圖3為本發(fā)明陣列基板布線結(jié)構(gòu)的驅(qū)動(dòng)時(shí)序圖。
[0028]圖4為在第一幀時(shí)布線單元對(duì)應(yīng)的像素單元的極性效果圖。
[0029]圖5為在第二幀時(shí)布線單元對(duì)應(yīng)的像素單元的極性效果圖。
[0030]圖6為本發(fā)明布線單元對(duì)應(yīng)的像素單元的極性效果圖。
[0031 ]圖7為布線單元中的數(shù)據(jù)線極性切換后的布線單元的示意圖。
[0032]圖8為圖7的布線單元對(duì)應(yīng)的像素單元的極性效果圖。
[0033]圖9為本發(fā)明第二方案實(shí)施例提供的液晶顯示面板的示意圖。
[0034]圖10為本發(fā)明第三方案實(shí)施例提供的液晶顯示器的框圖。
【具體實(shí)施方式】
[0035]下面將結(jié)合本發(fā)明實(shí)施例中的附圖,對(duì)本發(fā)明實(shí)施例中的技術(shù)方案進(jìn)行清楚、完整地描述,顯然,所描述的實(shí)施例僅僅是本發(fā)明一部分實(shí)施例,而不是全部的實(shí)施例?;诒景l(fā)明中的實(shí)施例,本領(lǐng)域普通技術(shù)人員在沒有做出創(chuàng)造性勞動(dòng)前提下所獲得的所有其他實(shí)施例,都屬于本發(fā)明保護(hù)的范圍。
[0036]請參閱圖1及圖2,本發(fā)明第一方案實(shí)施例提供了一種陣列基板布線結(jié)構(gòu)100。所述陣列基板布線結(jié)構(gòu)100應(yīng)用于液晶顯示面板中。所述陣列基板布線結(jié)構(gòu)100包括若干布線單元200,所述若干布線單元200從左到右從上到下依次排布設(shè)置。其中,每一布線單元200包括依次從左到右排布的第一至第九條數(shù)據(jù)線D1-D9、依次從上到下排布的第一至第四條柵極線G1-G4,及第一組以2X16矩陣形式排布的薄膜晶體管30。所述第一、第四、第六、第七及第九數(shù)據(jù)線01、04、06、07、09為第一極性。所述第二、第三、第五及第八數(shù)據(jù)線02、03、05、08為第二極性,所述第一極性與第二極性相反,所述第一行薄膜晶體管30位于所述第一及第二條柵極線Gl及G2之間,所述第二及第三條柵極線G2及G3并排設(shè)置,所述第二行薄膜晶體管30位于所述第三及第四條柵極線G3及G4之間。所述第一及第四條柵極線Gl及G4與第一極性的數(shù)據(jù)線控制第一、第七、第十一及第十三列的薄膜晶體管30,所述第一及第四條柵極線Gl及G4與第二極性的數(shù)據(jù)線控制第二、第四、第八及第十四列的薄膜晶體管30,所述第二及第三條柵極線G2及G3與第一極性的數(shù)據(jù)線控制第六、第十、第十二及第十六列的薄膜晶體管30,所述第二及第三條柵極線G2及G3與第二極性的數(shù)據(jù)線控制第三、第五、第九及第十五列的薄膜晶體管30,且所有布線單元形成的所述布線結(jié)構(gòu)100中,所有柵極線中的奇數(shù)柵極線從上至下依次開啟后偶數(shù)柵極線再從上至下依次開啟,以使得所述陣列基板布線結(jié)構(gòu)100對(duì)應(yīng)的像素矩陣中的每一個(gè)像素的極性與任意相鄰的像素的極性相反。
[0037]需要說明的是,所述柵極線用于控制所述薄膜晶體管30的啟閉。所述數(shù)據(jù)線用于在相應(yīng)的薄膜晶體管30開啟后對(duì)薄膜晶體管30進(jìn)行充電。當(dāng)對(duì)薄膜晶體管30進(jìn)行充電數(shù)據(jù)線輸出正電壓信號(hào)時(shí),所述薄膜晶體管30對(duì)應(yīng)的像素的極性為正。當(dāng)對(duì)薄膜晶體管30進(jìn)行充電數(shù)據(jù)線輸出負(fù)電壓信號(hào)時(shí),所述薄膜晶體管30對(duì)應(yīng)的像素的極性為負(fù)。
[0038]請參閱圖3,所有柵極線中的奇數(shù)柵極線從上到下開啟在第一幀,之后偶數(shù)柵極線從上到下開啟在第二幀。其中,在第一幀,具有所述陣列基板布線結(jié)構(gòu)的顯示面板的效果圖如圖4。在第二幀,具有所述陣列基板布線結(jié)構(gòu)的顯示面板的效果圖如圖5。疊加后,具有所述陣列基板布線結(jié)構(gòu)的顯示面板的效果圖如圖6。因此,本發(fā)明實(shí)現(xiàn)了點(diǎn)反轉(zhuǎn),避免了液晶顯示面板出現(xiàn)閃爍的現(xiàn)象。
[0039]在本實(shí)施例中,所述第一、第四、第六、第七及第九數(shù)據(jù)線01、04、06、07、09為第一極性。所述第二、第三、第五及第八數(shù)據(jù)線D2、D3、D5、D8為第二極性,所述第一極性與第二極性相反,所述第一行薄膜晶體管30位于所述第一及第二條柵極線Gl及G2之間,所述第二及第三條柵極線G2及G3并排設(shè)置,所述第二行薄膜晶體管30位于所述第三及第四條柵極線G3及G4之間。所述第一及第四條柵極線Gl及G4與第一極性的數(shù)據(jù)線控制第一、第七、第十一及第十三列的薄膜晶體管30,所述第一及第四條柵極線Gl及G4與第二極性的數(shù)據(jù)線控制第二、第四、第八及第十四列的薄膜晶體管30,所述第二及第三條柵極線G2及G3與第一極性的數(shù)據(jù)線控制第六、第十、第十二及第十六列的薄膜晶體管30,所述第二及第三條柵極線G2及G3與第二極性的數(shù)據(jù)線控制第三、第五、第九及第十五列的薄膜晶體管30,且所有布線單元形成的所述布線結(jié)構(gòu)100中,所有柵極線中的奇數(shù)柵極線從上至下依次開啟后偶數(shù)柵極線再從上至下依次開啟,以使得所述陣列基板布線結(jié)構(gòu)100對(duì)應(yīng)的像素矩陣中的每一個(gè)像素的極性與任意相鄰的像素的極性相反。因此,本發(fā)明實(shí)現(xiàn)了點(diǎn)反轉(zhuǎn),提高了液晶顯示面板的顯不畫面的品質(zhì)。
[0040]在本實(shí)施例中,所述第一、第四、第六、第七及第九數(shù)據(jù)線01、04、06、07、09輸出正電壓信號(hào),所述第二、第三、第五及第八數(shù)據(jù)線D2、D3、D5、D8輸出負(fù)電壓信號(hào)。當(dāng)所述第一、第四、第六、第七及第九數(shù)據(jù)線D1、D4、D6、D7、D9輸出負(fù)電壓信號(hào)時(shí),所述第二、第三、第五及第八數(shù)據(jù)線D2、D3、D5、D8輸出正電壓信號(hào)。所述像素矩陣中的每一個(gè)像素的極性與任意相鄰的像素的極性仍然相反,因此,所有數(shù)據(jù)線的極性切換不會(huì)出現(xiàn)閃爍現(xiàn)象,不會(huì)影響液晶顯不面板的顯不畫面的品質(zhì)O
[0041]進(jìn)一步地,所述布線單元200還包括第五至第八條柵極線G5-G8及第二組以2 X 16矩陣形式排布的薄膜晶體管。所述第二組薄膜晶體管設(shè)置于所述第一組薄膜晶體管30的下方形成了 4X16矩陣形式排布的薄膜晶體管。所述第五至第八條柵極線G5-G8依次排列在所述第四條柵極線G4的下方。所述第五條柵極線G5與所述第四條柵極線G4并排設(shè)置,所述第三行薄膜晶體管位于所述第五與第六條柵極線G5及G6之間,所述第七條柵極線G7與所述第六條柵極線G6并排設(shè)置,所述第四行薄膜晶體管位于所述第七條柵極線G7與所述第八條柵極線G8之間,所述第四及第八條柵極線G4及G8與第一極性的數(shù)據(jù)線控制第一、第七、第十一及第十三列的薄膜晶體管,所述第四及第八條柵極線G4及G8與第二極性的數(shù)據(jù)線控制第二、第四、第八及第十四列的薄膜晶體管,所述第五及第六條柵極線G5及G6與第一極性的數(shù)據(jù)線控制第六、第十、第十二及第十六列的薄膜晶體管,所述第五及第六條柵極線G5及G6與第二極性的數(shù)據(jù)線控制第三、第五、第九及第十五列的薄膜晶體管,且所有布線單元中形成的所述布線結(jié)構(gòu)中,所有柵極線中的奇數(shù)柵極線從上至下依次開啟后偶數(shù)柵極線再從上至下依次開啟,以使得所述陣列基板布線結(jié)構(gòu)對(duì)應(yīng)的像素矩陣中的每一個(gè)像素的極性與任意相鄰的像素的極性相反。
[0042]在本實(shí)施例中,布線單元200在液晶顯示面板的源極驅(qū)動(dòng)器及柵極驅(qū)動(dòng)器的驅(qū)動(dòng)下,使得所述薄膜晶體管矩陣對(duì)應(yīng)的像素矩陣中的每一個(gè)像素的極性與任意相鄰的像素的極性相反。因此,本發(fā)明實(shí)現(xiàn)了點(diǎn)反轉(zhuǎn),避免了液晶顯示面板出現(xiàn)閃爍的現(xiàn)象,提高了液晶顯不面板的顯不畫面的品質(zhì)O
[0043]在本實(shí)施例中,所述第一、第四、第六、第七及第九數(shù)據(jù)線D1、D4、D6、D7及D9輸出正電壓信號(hào),所述第二、第三、第五及第八數(shù)據(jù)線D2、D3、D5及D8輸出負(fù)電壓信號(hào)。當(dāng)所述第一、第四、第六、第七及第九數(shù)據(jù)線Dl、D4、D6、D7及09輸出負(fù)電壓信號(hào)時(shí),所述第二、第三、第五及第八數(shù)據(jù)線D2、D3、D5及D8輸出正電壓信號(hào)。所述像素矩陣中的每一個(gè)像素的極性與任意相鄰的像素的極性仍然相反,本發(fā)明仍然可以實(shí)現(xiàn)點(diǎn)反轉(zhuǎn)(如圖7及圖8)。反轉(zhuǎn)的原理與本實(shí)施例中的反轉(zhuǎn)原理相同。
[0044]請參閱圖9,本發(fā)明第二方案提供一種液晶顯示面板400ο所述液晶顯示面板400包括若干布線單元及像素陣列,所述若干布線單元從左到右從上到下依次排布設(shè)置,其中,每一布線單元200包括依次從左到右排布的第一至第九條數(shù)據(jù)線D1-D9、依次從上到下排布的第一至第四條柵極線G1-G4,及第一組以2X16矩陣形式排布的薄膜晶體管30。
[0045]所述像素陣列包括若干像素單元,每一像素單元包括第一組以2X 16矩陣形式進(jìn)行排布的像素50。所述像素單元從左到右從上到下依次排布,且對(duì)應(yīng)相應(yīng)的薄膜晶體管矩陣。
[0046]所述第一、第四、第六、第七及第九數(shù)據(jù)線Dl、D4、D6、D7、D9為第一極性。所述第二、第三、第五及第八數(shù)據(jù)線D2、D3、D5、D8為第二極性,所述第一極性與第二極性相反,所述第一行薄膜晶體管30位于所述第一及第二條柵極線Gl及G2之間,所述第二及第三條柵極線G2及G3并排設(shè)置,所述第二行薄膜晶體管30位于所述第三及第四條柵極線G3及G4之間。所述第一及第四條柵極線Gl及G4與第一極性的數(shù)據(jù)線控制第一、第七、第十一及第十三列的薄膜晶體管30,所述第一及第四條柵極線Gl及G4與第二極性的數(shù)據(jù)線控制第二、第四、第八及第十四列的薄膜晶體管30,所述第二及第三條柵極線G2及G3與第一極性的數(shù)據(jù)線控制第六、第十、第十二及第十六列的薄膜晶體管30,所述第二及第三條柵極線G2及G3與第二極性的數(shù)據(jù)線控制第三、第五、第九及第十五列的薄膜晶體管30,且所有布線單元形成的所述布線結(jié)構(gòu)100中,所有柵極線中的奇數(shù)柵極線從上至下依次開啟后偶數(shù)柵極線再從上至下依次開啟,以使得所述陣列基板布線結(jié)構(gòu)100對(duì)應(yīng)的像素矩陣中的每一個(gè)像素的極性與任意相鄰的像素的極性相反。
[0047]需要說明的是,所述柵極線用于控制所述薄膜晶體管30的啟閉。所述數(shù)據(jù)線用于在相應(yīng)的薄膜晶體管30開啟后對(duì)薄膜晶體管30進(jìn)行充電。當(dāng)對(duì)薄膜晶體管30進(jìn)行充電數(shù)據(jù)線輸出正電壓信號(hào)時(shí),所述薄膜晶體管30對(duì)應(yīng)的像素的極性為正。當(dāng)對(duì)薄膜晶體管30進(jìn)行充電數(shù)據(jù)線輸出負(fù)電壓信號(hào)時(shí),所述薄膜晶體管30對(duì)應(yīng)的像素的極性為負(fù)。其中,在第一幀,具有所述陣列基板布線結(jié)構(gòu)的顯示面板的效果圖如圖4。在第二幀,具有所述陣列基板布線結(jié)構(gòu)的顯示面板的效果圖如圖5。疊加后,具有所述陣列基板布線結(jié)構(gòu)的顯示面板的效果圖如圖6。因此,本發(fā)明實(shí)現(xiàn)了點(diǎn)反轉(zhuǎn),避免了液晶顯示面板出現(xiàn)閃爍的現(xiàn)象。
[0048]在本實(shí)施例中,所述第一、第四、第六、第七及第九數(shù)據(jù)線01、04、06、07、09為第一極性。所述第二、第三、第五及第八數(shù)據(jù)線D2、D3、D5、D8為第二極性,所述第一極性與第二極性相反,所述第一行薄膜晶體管30位于所述第一及第二條柵極線Gl及G2之間,所述第二及第三條柵極線G2及G3并排設(shè)置,所述第二行薄膜晶體管30位于所述第三及第四條柵極線G3及G4之間。所述第一及第四條柵極線Gl及G4與第一極性的數(shù)據(jù)線控制第一、第七、第十一及第十三列的薄膜晶體管30,所述第一及第四條柵極線Gl及G4與第二極性的數(shù)據(jù)線控制第二、第四、第八及第十四列的薄膜晶體管30,所述第二及第三條柵極線G2及G3與第一極性的數(shù)據(jù)線控制第六、第十、第十二及第十六列的薄膜晶體管30,所述第二及第三條柵極線G2及G3與第二極性的數(shù)據(jù)線控制第三、第五、第九及第十五列的薄膜晶體管30,且所有布線單元形成的所述布線結(jié)構(gòu)100中,所有柵極線中的奇數(shù)柵極線從上至下依次開啟后偶數(shù)柵極線再從上至下依次開啟,以使得所述陣列基板布線結(jié)構(gòu)100對(duì)應(yīng)的像素矩陣中的每一個(gè)像素的極性與任意相鄰的像素的極性相反。因此,本發(fā)明實(shí)現(xiàn)了點(diǎn)反轉(zhuǎn),避免了所述液晶顯示面板400出現(xiàn)閃爍的現(xiàn)象,提高了所述液晶顯示面板400的顯示畫面的品質(zhì)。
[0049]在本實(shí)施例中,所述第一、第四、第六、第七及第九數(shù)據(jù)線01、04、06、07、09輸出正電壓信號(hào),所述第二、第三、第五及第八數(shù)據(jù)線D2、D3、D5、D8輸出負(fù)電壓信號(hào)。當(dāng)所述第一、第四、第六、第七及第九數(shù)據(jù)線D1、D4、D6、D7、D9輸出負(fù)電壓信號(hào)時(shí),所述第二、第三、第五及第八數(shù)據(jù)線D2、D3、D5、D8輸出正電壓信號(hào)。所述像素矩陣中的每一個(gè)像素的極性與任意相鄰的像素的極性仍然相反,因此,所有數(shù)據(jù)線的極性切換不會(huì)出現(xiàn)閃爍現(xiàn)象,不會(huì)影響液晶顯不面板400的顯不畫面的品質(zhì)。
[0050]進(jìn)一步地,所述布線單元200還包括第五至第八條柵極線G5-G8及第二組以2 X 16矩陣形式排布的薄膜晶體管。所述第二組薄膜晶體管設(shè)置于所述第一組薄膜晶體管30的下方形成了 4X16矩陣形式排布的薄膜晶體管。所述第五至第八條柵極線G5-G8依次排列在所述第四條柵極線G4的下方。所述第五條柵極線G5與所述第四條柵極線G4并排設(shè)置,所述第三行薄膜晶體管位于所述第五與第六條柵極線G5及G6之間,所述第七條柵極線G7與所述第六條柵極線G6并排設(shè)置,所述第四行薄膜晶體管位于所述第七條柵極線G7與所述第八條柵極線G8之間,所述第四及第八條柵極線G4及G8與第一極性的數(shù)據(jù)線控制第一、第七、第十一及第十三列的薄膜晶體管,所述第四及第八條柵極線G4及G8與第二極性的數(shù)據(jù)線控制第二、第四、第八及第十四列的薄膜晶體管,所述第五及第六條柵極線G5及G6與第一極性的數(shù)據(jù)線控制第六、第十、第十二及第十六列的薄膜晶體管,所述第五及第六條柵極線G5及G6與第二極性的數(shù)據(jù)線控制第三、第五、第九及第十五列的薄膜晶體管,且所有布線單元中形成的所述布線結(jié)構(gòu)中,所有柵極線中的奇數(shù)柵極線從上至下依次開啟后偶數(shù)柵極線再從上至下依次開啟,以使得所述陣列基板布線結(jié)構(gòu)對(duì)應(yīng)的像素矩陣中的每一個(gè)像素的極性與任意相鄰的像素的極性相反。
[0051]在本實(shí)施例中,布線單元200在所述液晶顯示面板400的源極驅(qū)動(dòng)器及柵極驅(qū)動(dòng)器的驅(qū)動(dòng)下,使得所述薄膜晶體管矩陣對(duì)應(yīng)的像素矩陣中的每一個(gè)像素的極性與任意相鄰的像素的極性相反。因此,本發(fā)明實(shí)現(xiàn)了點(diǎn)反轉(zhuǎn),避免所述液晶顯示面板400出現(xiàn)閃爍的現(xiàn)象,提尚了所述液晶顯不面板400的顯不畫面的品質(zhì)。
[0052]請參閱圖10,本發(fā)明第三方案提供一種液晶顯示器500。所述液晶顯示器包括液晶顯示面板400、背光模塊510及驅(qū)動(dòng)控制電路520。所述背光模塊510用于提供所述液晶顯示面板400所需的光線。所述液晶顯示面板為上述第二方案提供的液晶顯示面板400。由于所述液晶顯示面板400已在上述第二方案實(shí)施例中進(jìn)行了詳細(xì)的描述,故在此不再贅述。所述驅(qū)動(dòng)控制電路520用于控制所述像素陣列。
[0053]進(jìn)一步地,所述驅(qū)動(dòng)控制電路520還包括柵極驅(qū)動(dòng)器、源極驅(qū)動(dòng)器及時(shí)序控制器。所述柵極驅(qū)動(dòng)器設(shè)置于所述液晶顯示面板的一側(cè),且耦接在所述液晶顯示面板的所有所述柵極線,用以序列提供掃描信號(hào)。所述源極驅(qū)動(dòng)器耦接所述液晶顯示面板的所有數(shù)據(jù)線,用以提供多個(gè)顯示數(shù)據(jù)。所述時(shí)序控制器耦接并控制所述柵極驅(qū)動(dòng)器及源極驅(qū)動(dòng)器。
[0054]在本實(shí)施例中,所述液晶顯示器500包括若干布線單元200及像素矩陣。在每一布線單元200中,所述第一、第四、第六、第七及第九數(shù)據(jù)線D1、D4、D6、D7、D9為第一極性。所述第二、第三、第五及第八數(shù)據(jù)線D2、D3、D5、D8為第二極性,所述第一極性與第二極性相反,所述第一行薄膜晶體管30位于所述第一及第二條柵極線Gl及G2之間,所述第二及第三條柵極線G2及G3并排設(shè)置,所述第二行薄膜晶體管30位于所述第三及第四條柵極線G3及G4之間。所述第一及第四條柵極線Gl及G4與第一極性的數(shù)據(jù)線控制第一、第七、第十一及第十三列的薄膜晶體管30,所述第一及第四條柵極線Gl及G4與第二極性的數(shù)據(jù)線控制第二、第四、第八及第十四列的薄膜晶體管30,所述第二及第三條柵極線G2及G3與第一極性的數(shù)據(jù)線控制第六、第十、第十二及第十六列的薄膜晶體管30,所述第二及第三條柵極線G2及G3與第二極性的數(shù)據(jù)線控制第三、第五、第九及第十五列的薄膜晶體管30,且所有布線單元形成的所述布線結(jié)構(gòu)100中,所有柵極線中的奇數(shù)柵極線從上至下依次開啟后偶數(shù)柵極線再從上至下依次開啟,以使得所述陣列基板布線結(jié)構(gòu)100對(duì)應(yīng)的像素矩陣中的每一個(gè)像素的極性與任意相鄰的像素的極性相反。因此,本發(fā)明實(shí)現(xiàn)了點(diǎn)反轉(zhuǎn),提高了所述液晶顯示器500的顯示畫面的品質(zhì)。
[0055]以上所揭露的僅為本發(fā)明一種較佳實(shí)施例而已,當(dāng)然不能以此來限定本發(fā)明之權(quán)利范圍,本領(lǐng)域普通技術(shù)人員可以理解實(shí)現(xiàn)上述實(shí)施例的全部或部分流程,并依本發(fā)明權(quán)利要求所作的等同變化,仍屬于發(fā)明所涵蓋的范圍。
【主權(quán)項(xiàng)】
1.一種陣列基板布線結(jié)構(gòu),應(yīng)用于液晶顯示面板中,其特征在于:所述陣列基板布線結(jié)構(gòu)包括若干布線單元,所述若干布線單元從左到右從上到下依次排布設(shè)置,其中,每一布線單元包括從左到右排布的第一至第九條數(shù)據(jù)線、依次從上到下排布的第一至第四條柵極線,及第一組以2X16矩陣形式排布的薄膜晶體管,所述第一、第四、第六、第七及第九數(shù)據(jù)線為第一極性,所述第二、第三、第五及第八數(shù)據(jù)線為第二極性,所述第一極性與第二極性相反,所述第一行薄膜晶體管位于所述第一及第二條柵極線之間,所述第二及第三條柵極線并排設(shè)置,所述第二行薄膜晶體管位于所述第三及第四條柵極線之間,所述第一及第四條柵極線與第一極性的數(shù)據(jù)線控制第一、第七、第十一及第十三列的薄膜晶體管,所述第一及第四條柵極線與第二極性的數(shù)據(jù)線控制第二、第四、第八及第十四列的薄膜晶體管,所述第二及第三條柵極線與第一極性的數(shù)據(jù)線控制第六、第十、第十二及第十六列的薄膜晶體管,所述第二及第三條柵極線與第二極性的數(shù)據(jù)線控制第三、第五、第九及第十五列的薄膜晶體管,且所有布線單元形成的所述布線結(jié)構(gòu)中,所有柵極線中的奇數(shù)柵極線從上至下依次開啟后偶數(shù)柵極線再從上至下依次開啟,以使得所述陣列基板布線結(jié)構(gòu)對(duì)應(yīng)的像素矩陣中的每一個(gè)像素的極性與任意相鄰的像素的極性相反。2.如權(quán)利要求1所述的陣列基板布線結(jié)構(gòu),其特征在于,所述第一、第四、第六、第七及第九數(shù)據(jù)線輸出正電壓信號(hào)時(shí),所述第二、第三、第五及第八數(shù)據(jù)線輸出負(fù)電壓信號(hào);當(dāng)所述第一、第四、第六、第七及第九數(shù)據(jù)線輸出負(fù)電壓信號(hào)時(shí),所述第二、第三、第五及第八數(shù)據(jù)線輸出正電壓信號(hào)。3.如權(quán)利要求2所述的陣列基板布線結(jié)構(gòu),其特征在于,所述布線單元還包括第五至第八條柵極線及第二組以2X16矩陣形式排布的薄膜晶體管,所述第二組薄膜晶體管設(shè)置于所述第一組薄膜晶體管的下方形成了 4X16矩陣形式排布的薄膜晶體管,所述第五至第八條柵極線依次排列在所述第四條柵極線的下方,所述第五條柵極線與所述第四條柵極線并排設(shè)置,所述第三行薄膜晶體管位于所述第五與第六條柵極線之間,所述第七條柵極線與所述第六條柵極線并排設(shè)置,所述第四行薄膜晶體管位于所述第七條柵極線與所述第八條柵極線之間,所述第四及第八條柵極線與第一極性的數(shù)據(jù)線控制第一、第七、第十一及第十三列的薄膜晶體管,所述第四及第八條柵極線與第二極性的數(shù)據(jù)線控制第二、第四、第八及第十四列的薄膜晶體管,所述第五及第六條柵極線與第一極性的數(shù)據(jù)線控制第六、第十、第十二及第十六列的薄膜晶體管,所述第五及第六條柵極線與第二極性的數(shù)據(jù)線控制第三、第五、第九及第十五列的薄膜晶體管,且所有布線單元中形成的所述布線結(jié)構(gòu)中,所有柵極線中的奇數(shù)柵極線從上至下依次開啟后偶數(shù)柵極線再從上至下依次開啟,以使得所述陣列基板布線結(jié)構(gòu)對(duì)應(yīng)的像素矩陣中的每一個(gè)像素的極性與任意相鄰的像素的極性相反。4.一種液晶顯示面板,包括: 若干布線單元,所述若干布線單元從左到右從上到下依次排布設(shè)置,其中,每一布線單元包括從左到右排布的第一至第九條數(shù)據(jù)線、依次從上到下排布的第一至第四條柵極線,及第一組以2 X 16矩陣形式排布的薄膜晶體管; 像素陣列,所述像素陣列包括若干像素單元,每一像素單元包括第一組以2 X 16矩陣形式進(jìn)行排布的像素,所述像素單元從左到右從上到下依次排布,且對(duì)應(yīng)相應(yīng)的薄膜晶體管矩陣; 其中,所述第一、第四、第六、第七及第九數(shù)據(jù)線為第一極性,所述第二、第三、第五及第八數(shù)據(jù)線為第二極性,所述第一極性與第二極性相反,所述第一行薄膜晶體管位于所述第一及第二條柵極線之間,所述第二及第三條柵極線并排設(shè)置,所述第二行薄膜晶體管位于所述第三及第四條柵極線之間,所述第一及第四條柵極線與第一極性的數(shù)據(jù)線控制第一、第七、第十一及第十三列的薄膜晶體管,所述第一及第四條柵極線與第二極性的數(shù)據(jù)線控制第二、第四、第八及第十四列的薄膜晶體管,所述第二及第三條柵極線與第一極性的數(shù)據(jù)線控制第六、第十、第十二及第十六列的薄膜晶體管,所述第二及第三條柵極線與第二極性的數(shù)據(jù)線控制第三、第五、第九及第十五列的薄膜晶體管,且所有布線單元中形成的所述布線結(jié)構(gòu)中,所有柵極線中的奇數(shù)柵極線從上至下依次開啟后偶數(shù)柵極線再從上至下依次開啟,以使得所述像素矩陣中的每一個(gè)像素的極性與任意相鄰的像素的極性相反。5.如權(quán)利要求4所述的液晶顯示面板,其特征在于,所述第一、第四、第六、第七及第九數(shù)據(jù)線輸出正電壓信號(hào)時(shí),所述第二、第三、第五及第八數(shù)據(jù)線輸出負(fù)電壓信號(hào);當(dāng)所述第一、第四、第六、第七及第九數(shù)據(jù)線輸出負(fù)電壓信號(hào)時(shí),所述第二、第三、第五及第八數(shù)據(jù)線輸出正電壓信號(hào)。6.如權(quán)利要求5所述的液晶顯示面板,其特征在于,所述布線單元還包括第五至第八條柵極線及第二組以2 X 16矩陣形式排布的薄膜晶體管,所述像素單元還包括第二組以2 X 16矩陣形式進(jìn)行排布的像素,所述第二組薄膜晶體管設(shè)置于所述第一組薄膜晶體管的下方形成了 4X16矩陣形式排布的薄膜晶體管,所述第二組像素設(shè)置于第一組像素下方形成4X16矩陣形式排布的像素,所述第五至第八條柵極線依次排列在所述第四條柵極線的下方,所述第五條柵極線與所述第四條柵極線并排設(shè)置,所述第三行薄膜晶體管位于所述第五與第六條柵極線之間,所述第七條柵極線與所述第六條柵極線并排設(shè)置,所述第四行薄膜晶體管位于所述第七條柵極線與所述第八條柵極線之間,所述第四及第八條柵極線與第一極性的數(shù)據(jù)線控制第一、第七、第十一及第十三列的薄膜晶體管,所述第四及第八條柵極線與第二極性的數(shù)據(jù)線控制第二、第四、第八及第十四列的薄膜晶體管,所述第五及第六條柵極線與第一極性的數(shù)據(jù)線控制第六、第十、第十二及第十六列的薄膜晶體管,所述第五及第六條柵極線與第二極性的數(shù)據(jù)線控制第三、第五、第九及第十五列的薄膜晶體管,且所有布線單元中形成的所述布線結(jié)構(gòu)中,所有柵極線中的奇數(shù)柵極線從上至下依次開啟后偶數(shù)柵極線再從上至下依次開啟,以使得所述像素矩陣中的每一個(gè)像素的極性與任意相鄰的像素的極性相反。7.一種液晶顯示器,包括液晶顯示面板、背光模塊及驅(qū)動(dòng)控制電路,所述背光模塊用于提供所述液晶顯示面板所需的光線,所述液晶顯示面板包括若干布線單元,所述若干布線單元從左到右從上到下依次排布設(shè)置,其中,每一布線單元包括從左到右排布的第一至第九條數(shù)據(jù)線、依次從上到下排布的第一至第四條柵極線,及第一組以2X16矩陣形式排布的薄膜晶體管; 像素陣列,所述像素陣列包括若干像素單元,每一像素單元包括第一組以2 X 16矩陣形式進(jìn)行排布的像素,所述像素單元從左到右從上到下依次排布,且對(duì)應(yīng)相應(yīng)的薄膜晶體管矩陣; 其中,所述第一、第四、第六、第七及第九數(shù)據(jù)線為第一極性,所述第二、第三、第五及第八數(shù)據(jù)線為第二極性,所述第一極性與第二極性相反,所述第一行薄膜晶體管位于所述第一及第二條柵極線之間,所述第二及第三條柵極線并排設(shè)置,所述第二行薄膜晶體管位于所述第三及第四條柵極線之間,所述第一及第四條柵極線與第一極性的數(shù)據(jù)線控制第一、第七、第十一及第十三列的薄膜晶體管,所述第一及第四條柵極線與第二極性的數(shù)據(jù)線控制第二、第四、第八及第十四列的薄膜晶體管,所述第二及第三條柵極線與第一極性的數(shù)據(jù)線控制第六、第十、第十二及第十六列的薄膜晶體管,所述第二及第三條柵極線與第二極性的數(shù)據(jù)線控制第三、第五、第九及第十五列的薄膜晶體管,且所有布線單元中形成的所述布線結(jié)構(gòu)中,所有柵極線中的奇數(shù)柵極線從上至下依次開啟后偶數(shù)柵極線再從上至下依次開啟,以使得所述像素矩陣中的每一個(gè)像素的極性與任意相鄰的像素的極性相反。8.如權(quán)利要求7所述的液晶顯示器,其特征在于,所述第一、第四、第六、第七及第九數(shù)據(jù)線輸出正電壓信號(hào)時(shí),所述第二、第三、第五及第八數(shù)據(jù)線輸出負(fù)電壓信號(hào);當(dāng)所述第一、第四、第六、第七及第九數(shù)據(jù)線輸出負(fù)電壓信號(hào)時(shí),所述第二、第三、第五及第八數(shù)據(jù)線輸出正電壓信號(hào)。9.如權(quán)利要求8所述的液晶顯示器,其特征在于,所述布線單元還包括第五至第八條柵極線及第二組以2X16矩陣形式排布的薄膜晶體管,所述像素單元還包括第二組以2X16矩陣形式進(jìn)行排布的像素,所述第二組薄膜晶體管設(shè)置于所述第一組薄膜晶體管的下方形成了4 X 16矩陣形式排布的薄膜晶體管,所述第二組像素設(shè)置于第一組像素下方形成4 X 16矩陣形式排布的像素,所述第五至第八條柵極線依次排列在所述第四條柵極線的下方,所述第五條柵極線與所述第四條柵極線并排設(shè)置,所述第三行薄膜晶體管位于所述第五與第六條柵極線之間,所述第七條柵極線與所述第六條柵極線并排設(shè)置,所述第四行薄膜晶體管位于所述第七條柵極線與所述第八條柵極線之間,所述第四及第八條柵極線與第一極性的數(shù)據(jù)線控制第一、第七、第十一及第十三列的薄膜晶體管,所述第四及第八條柵極線與第二極性的數(shù)據(jù)線控制第二、第四、第八及第十四列的薄膜晶體管,所述第五及第六條柵極線與第一極性的數(shù)據(jù)線控制第六、第十、第十二及第十六列的薄膜晶體管,所述第五及第六條柵極線與第二極性的數(shù)據(jù)線控制第三、第五、第九及第十五列的薄膜晶體管,且所有布線單元中形成的所述布線結(jié)構(gòu)中,所有柵極線中的奇數(shù)柵極線從上至下依次開啟后偶數(shù)柵極線再從上至下依次開啟,以使得所述像素矩陣中的每一個(gè)像素的極性與任意相鄰的像素的極性相反。10.如權(quán)利要求9所述的液晶顯示器,其特征在于,所述驅(qū)動(dòng)控制電路包括: 柵極驅(qū)動(dòng)器,設(shè)置于所述液晶顯示面板的一側(cè),且耦接在所述液晶顯示面板的所有所述柵極線,用以序列提供掃描信號(hào); 源極驅(qū)動(dòng)器,耦接所述液晶顯示面板的所有數(shù)據(jù)線,用以提供多個(gè)顯示數(shù)據(jù);以及 時(shí)序控制器,耦接并控制所述柵極驅(qū)動(dòng)器及源極驅(qū)動(dòng)器。
【文檔編號(hào)】G02F1/1368GK106094383SQ201610767835
【公開日】2016年11月9日
【申請日】2016年8月30日
【發(fā)明人】王聰
【申請人】武漢華星光電技術(shù)有限公司