亚洲狠狠干,亚洲国产福利精品一区二区,国产八区,激情文学亚洲色图

陣列柵極驅(qū)動(dòng)電路及其驅(qū)動(dòng)方法

文檔序號(hào):10577545閱讀:473來(lái)源:國(guó)知局
陣列柵極驅(qū)動(dòng)電路及其驅(qū)動(dòng)方法
【專(zhuān)利摘要】本發(fā)明實(shí)施例涉及一種改進(jìn)的陣列柵極驅(qū)動(dòng)單元。該陣列柵極驅(qū)動(dòng)單元包括輸入模塊、復(fù)位模塊、控制模塊、上拉模塊以及下拉模塊,進(jìn)一步包括輸出選通模塊,用于接收控制信號(hào)以選擇性地輸出陣列柵極驅(qū)動(dòng)信號(hào),輸出下拉模塊,用于接收上一個(gè)陣列柵極驅(qū)動(dòng)單元的陣列柵極驅(qū)動(dòng)信號(hào),級(jí)聯(lián)節(jié)點(diǎn)用于保持時(shí)序。本發(fā)明還涉及具有上述陣列柵極驅(qū)動(dòng)單元的電路、包括該陣列柵極驅(qū)動(dòng)單元和電路的顯示裝置及其驅(qū)動(dòng)方法。本發(fā)明可避免陣列柵極驅(qū)動(dòng)電路在點(diǎn)反轉(zhuǎn)驅(qū)動(dòng)模式下預(yù)充電時(shí)發(fā)生奇數(shù)行和偶數(shù)行充電差異。
【專(zhuān)利說(shuō)明】
陣列柵極驅(qū)動(dòng)電路及其驅(qū)動(dòng)方法
技術(shù)領(lǐng)域
[0001]本發(fā)明涉及顯示領(lǐng)域,尤其涉及陣列柵極驅(qū)動(dòng)單元、陣列柵極驅(qū)動(dòng)電路、具有上述陣列柵極驅(qū)動(dòng)單元和驅(qū)動(dòng)電路的顯示裝置以及陣列柵極驅(qū)動(dòng)方法。
【背景技術(shù)】
[0002]陣列柵極驅(qū)動(dòng)(Gate driver On Array,G0A)技術(shù)是一種將柵極驅(qū)動(dòng)電路(GateDriver IC)集成在陣列基板上的技術(shù)?,F(xiàn)有的GOA電路一般采用點(diǎn)反轉(zhuǎn)驅(qū)動(dòng)模式或列反轉(zhuǎn)驅(qū)動(dòng)模式。由于點(diǎn)反轉(zhuǎn)驅(qū)動(dòng)模式比列反轉(zhuǎn)驅(qū)動(dòng)模式更好的性能,一般優(yōu)選點(diǎn)反轉(zhuǎn)驅(qū)動(dòng)模式。在對(duì)顯示器件進(jìn)行像素寫(xiě)入前,需要對(duì)其進(jìn)行預(yù)充電。但是現(xiàn)有的GOA電路大多針對(duì)列反轉(zhuǎn)驅(qū)動(dòng)模式設(shè)計(jì)。如果GOA單元在預(yù)充電時(shí)仍采用與列反轉(zhuǎn)驅(qū)動(dòng)模式對(duì)應(yīng)的預(yù)充電模式,則會(huì)造成奇數(shù)行和偶數(shù)行顯示器件充電差異,導(dǎo)致亮度不一致,出現(xiàn)橫紋,增加源極驅(qū)動(dòng)IC的功耗,并降低產(chǎn)品品質(zhì)。

【發(fā)明內(nèi)容】

[0003]為了克服現(xiàn)有技術(shù)中的陣列柵極驅(qū)動(dòng)電路在點(diǎn)反轉(zhuǎn)驅(qū)動(dòng)模式下預(yù)充電時(shí)存在奇數(shù)行和偶數(shù)行充電差異的缺點(diǎn),本發(fā)明提供一種改進(jìn)的陣列柵極驅(qū)動(dòng)單元、陣列柵極驅(qū)動(dòng)電路、具有上述改進(jìn)的陣列柵極驅(qū)動(dòng)單元和電路的顯示裝置以及陣列柵極驅(qū)動(dòng)方法。
[0004]根據(jù)本發(fā)明的一方面,提供一種陣列柵極驅(qū)動(dòng)單元,其包括:
[0005]輸入模塊,用于接收輸入信號(hào)以將上拉控制節(jié)點(diǎn)的電壓拉高,輸入模塊分別與輸入信號(hào)端和上拉控制節(jié)點(diǎn)連接;
[0006]復(fù)位模塊,用于在復(fù)位信號(hào)的作用下將上拉控制節(jié)點(diǎn)的電壓復(fù)位,復(fù)位模塊分別與復(fù)位信號(hào)端、低電位信號(hào)端和上拉控制節(jié)點(diǎn)連接;
[0007]控制模塊,用于在反向時(shí)鐘信號(hào)的作用下控制下拉控制節(jié)點(diǎn)PD的電壓,控制模塊分別與反向時(shí)鐘信號(hào)輸入端、下拉控制節(jié)點(diǎn)和低電位信號(hào)端連接;
[0008]上拉模塊,用于在正向時(shí)鐘信號(hào)的作用下將上拉節(jié)點(diǎn)的電壓進(jìn)一步拉高并輸出陣列柵極驅(qū)動(dòng)信號(hào),上拉模塊分別與正向時(shí)鐘信號(hào)輸入端、上拉控制節(jié)點(diǎn)和輸出信號(hào)端連接,上拉模塊包括第三開(kāi)關(guān)元件和儲(chǔ)能元件,該第三開(kāi)關(guān)元件的第一極連接正向時(shí)鐘信號(hào)輸入端,第二極連接輸出信號(hào)端,控制極連接上拉控制節(jié)點(diǎn),該儲(chǔ)能元件用于保持輸入信號(hào)產(chǎn)生的電壓差,該儲(chǔ)能元件的第一極連接上拉控制節(jié)點(diǎn),第二極連接輸出信號(hào)端;
[0009]下拉模塊,用于在下拉控制節(jié)點(diǎn)的電壓的控制下將低電位信號(hào)輸出到輸出信號(hào)端,下拉模塊分別與上拉控制節(jié)點(diǎn)、下拉控制節(jié)點(diǎn)、低電位信號(hào)端和輸出信號(hào)端連接;
[0010]在上拉模塊的第三開(kāi)關(guān)元件與輸出信號(hào)端之間串聯(lián)輸出選通模塊,用于接收控制信號(hào)以選擇性地輸出陣列柵極驅(qū)動(dòng)信號(hào),輸出選通模塊的第一輸入端連接第三開(kāi)關(guān)元件的第二極,輸出選通模塊的第二輸入端連接控制信號(hào)輸入端,輸出選通模塊的輸出端連接輸出信號(hào)端;
[0011]陣列柵極驅(qū)動(dòng)單元還包括輸出下拉模塊,用于接收上一個(gè)陣列柵極驅(qū)動(dòng)單元的陣列柵極驅(qū)動(dòng)信號(hào),輸出下拉模塊的第一輸入端連接低電位信號(hào)端,輸出下拉模塊的第二輸入端連接幀開(kāi)啟信號(hào)STV輸入端,輸出下拉模塊的輸出端連接輸出信號(hào)端;
[0012]第三開(kāi)關(guān)元件的第二極與輸出選通模塊的第一輸入端分別與級(jí)聯(lián)節(jié)點(diǎn)連接。
[0013]其中,輸入模塊包括第一開(kāi)關(guān)元件,該第一開(kāi)關(guān)元件的第一極和控制極分別連接輸入信號(hào)端,第二極連接上拉控制節(jié)點(diǎn)。
[0014]其中,復(fù)位模塊包括第二開(kāi)關(guān)元件,該第二開(kāi)關(guān)元件的第一極連接上拉控制節(jié)點(diǎn),第二極連接低電位信號(hào)端,控制極連接復(fù)位信號(hào)端。
[0015]其中,控制模塊包括第五開(kāi)關(guān)元件,第六開(kāi)關(guān)元件,第八開(kāi)關(guān)元件和第九開(kāi)關(guān)元件(,其中第五開(kāi)關(guān)元件的第一極連接反向時(shí)鐘信號(hào)輸入端,第二極連接下拉控制節(jié)點(diǎn),控制極連接第九開(kāi)關(guān)元件的第二極和第八開(kāi)關(guān)元件的第一極;第六開(kāi)關(guān)元件的第一極連接下拉控制節(jié)點(diǎn),第二極連接低電位信號(hào)端,控制極連接上拉控制節(jié)點(diǎn);第八開(kāi)關(guān)元件的第一極連接第九開(kāi)關(guān)元件的第二極和第五開(kāi)關(guān)元件的控制極,第二極連接低電位信號(hào)端,控制極連接所上拉控制節(jié)點(diǎn);第九開(kāi)關(guān)元件的第一極和控制極均連接反向時(shí)鐘信號(hào)輸入端,第二極連接第五開(kāi)關(guān)元件的控制極和第八開(kāi)關(guān)元件的第一極。
[0016]其中,該儲(chǔ)能元件為電容器。
[0017]其中,下拉模塊包括第十開(kāi)關(guān)元件和第十一開(kāi)關(guān)元件,其中第十開(kāi)關(guān)元件的第一極連接上拉控制節(jié)點(diǎn),第二極連接低電位信號(hào)端,控制極連接下拉控制節(jié)點(diǎn);第十一開(kāi)關(guān)元件的第一極連接輸出信號(hào)端,第二極連接低電位信號(hào)端,控制極連接下拉控制節(jié)點(diǎn)。
[0018]其中,輸出選通模塊包括第十四開(kāi)關(guān)元件,第十四開(kāi)關(guān)元件的第一極連接第三開(kāi)關(guān)元件的第二極,第十四開(kāi)關(guān)元件的第二極連接輸出信號(hào)端,第十四開(kāi)關(guān)元件的控制極連接控制信號(hào)端。
[0019]其中,輸出下拉模塊包括第十五開(kāi)關(guān)元件(,該第十五開(kāi)關(guān)元件的第一極連接輸出信號(hào)端,該第十五開(kāi)關(guān)元件的第二極連接低電位信號(hào)端,該第十五開(kāi)關(guān)元件的控制極連接幀開(kāi)啟信號(hào)輸入端。
[0020]其中,陣列柵極驅(qū)動(dòng)單元進(jìn)一步包括降噪模塊,用于在反向時(shí)鐘信號(hào)的作用下分別對(duì)上拉控制節(jié)點(diǎn)的電壓和陣列柵極驅(qū)動(dòng)信號(hào)降噪,降噪模塊分別與反向時(shí)鐘信號(hào)輸入端,輸入信號(hào)端,低電位信號(hào)端和輸出信號(hào)端連接。
[0021]其中,降噪模塊包括第十二開(kāi)關(guān)元件和第十三開(kāi)關(guān)元件,其中第十二開(kāi)關(guān)元件的第一極連接輸出信號(hào)端,第二極連接低電位信號(hào)端,控制極連接反向時(shí)鐘信號(hào)輸入端,第十三開(kāi)關(guān)元件的第一極連接輸入信號(hào)端,第二極連接上拉控制節(jié)點(diǎn)(,控制極連接反向時(shí)鐘信號(hào)輸入端。
[0022]其中,上述開(kāi)關(guān)元件中的至少一個(gè)開(kāi)關(guān)元件為晶體管,開(kāi)關(guān)元件的第一極為源極,第二極為漏極,控制極為柵極。
[0023]根據(jù)本發(fā)明的另一方面,提供一種陣列柵極驅(qū)動(dòng)電路,包括至少兩個(gè)如上所述的陣列柵極驅(qū)動(dòng)單元,其中所述至少兩個(gè)陣列柵極驅(qū)動(dòng)單元被分為至少一個(gè)陣列柵極驅(qū)動(dòng)級(jí),每個(gè)陣列柵極驅(qū)動(dòng)級(jí)包括M個(gè)所述陣列柵極驅(qū)動(dòng)單元,初始陣列柵極驅(qū)動(dòng)單元的幀開(kāi)啟信號(hào)輸入端連接初始幀開(kāi)啟信號(hào),除了初始陣列柵極驅(qū)動(dòng)單元之外的每個(gè)陣列柵極驅(qū)動(dòng)單元的幀開(kāi)啟信號(hào)輸入端連接上一陣列柵極驅(qū)動(dòng)單元的輸出信號(hào)端;初始陣列柵極驅(qū)動(dòng)級(jí)的每個(gè)陣列柵極驅(qū)動(dòng)單元的級(jí)聯(lián)節(jié)點(diǎn)連接下一陣列柵極驅(qū)動(dòng)級(jí)相應(yīng)第j個(gè)陣列柵極驅(qū)動(dòng)單元的輸入信號(hào)端,除了初始陣列柵極驅(qū)動(dòng)級(jí)之外的其它陣列柵極驅(qū)動(dòng)級(jí)的每個(gè)陣列柵極驅(qū)動(dòng)單元的級(jí)聯(lián)節(jié)點(diǎn)連接上一陣列柵極驅(qū)動(dòng)級(jí)中相應(yīng)第j個(gè)陣列柵極驅(qū)動(dòng)單元的復(fù)位信號(hào)端并連接下一陣列柵極驅(qū)動(dòng)級(jí)相應(yīng)第j個(gè)陣列柵極驅(qū)動(dòng)單元的輸入信號(hào)端,初始陣列柵極驅(qū)動(dòng)級(jí)中的每個(gè)陣列柵極驅(qū)動(dòng)單元的輸入信號(hào)端連接輸入信號(hào);對(duì)于第奇數(shù)個(gè)陣列柵極驅(qū)動(dòng)級(jí),其中第j個(gè)陣列柵極驅(qū)動(dòng)單元的正向時(shí)鐘信號(hào)輸入端連接第j正向時(shí)鐘信號(hào),反向時(shí)鐘信號(hào)輸入端連接第j反向時(shí)鐘信號(hào);對(duì)于第偶數(shù)個(gè)陣列柵極驅(qū)動(dòng)級(jí),其中第j個(gè)陣列柵極驅(qū)動(dòng)單元的正向時(shí)鐘信號(hào)輸入端連接第j反向時(shí)鐘信號(hào),反向時(shí)鐘信號(hào)輸入端連接第j正向時(shí)鐘信號(hào);第21-l個(gè)陣列柵極驅(qū)動(dòng)單元的控制信號(hào)端連接第一控制信號(hào),第2i個(gè)陣列柵極驅(qū)動(dòng)單元的控制信號(hào)端連接第二控制信號(hào);每個(gè)陣列柵極驅(qū)動(dòng)單元的低電位信號(hào)端連接低電位信號(hào)(VSS);其中M、1、j均為自然數(shù),且j<M,M彡2。
[0024]根據(jù)本發(fā)明的另一方面,提供一種陣列柵極驅(qū)動(dòng)電路,包括至少兩個(gè)如上所述的陣列柵極驅(qū)動(dòng)單元,其中所述至少兩個(gè)陣列柵極驅(qū)動(dòng)單元被分為至少一個(gè)陣列柵極驅(qū)動(dòng)級(jí),每個(gè)陣列柵極驅(qū)動(dòng)級(jí)包括M個(gè)陣列柵極驅(qū)動(dòng)單元,初始陣列柵極驅(qū)動(dòng)單元的幀開(kāi)啟信號(hào)輸入端連接初始幀開(kāi)啟信號(hào),除了初始陣列柵極驅(qū)動(dòng)單元之外的每個(gè)陣列柵極驅(qū)動(dòng)單元的幀開(kāi)啟信號(hào)輸入端連接上一陣列柵極驅(qū)動(dòng)單元的輸出信號(hào)端;初始陣列柵極驅(qū)動(dòng)級(jí)的每個(gè)陣列柵極驅(qū)動(dòng)單元的級(jí)聯(lián)節(jié)點(diǎn)連接下一陣列柵極驅(qū)動(dòng)級(jí)相應(yīng)第j個(gè)陣列柵極驅(qū)動(dòng)單元的輸入信號(hào)端,除了初始陣列柵極驅(qū)動(dòng)級(jí)之外的其它陣列柵極驅(qū)動(dòng)級(jí)的每個(gè)陣列柵極驅(qū)動(dòng)單元的級(jí)聯(lián)節(jié)點(diǎn)連接上一陣列柵極驅(qū)動(dòng)級(jí)中相應(yīng)第j個(gè)陣列柵極驅(qū)動(dòng)單元的復(fù)位信號(hào)端并連接下一陣列柵極驅(qū)動(dòng)級(jí)相應(yīng)第j個(gè)陣列柵極驅(qū)動(dòng)單元的輸入信號(hào)端,初始陣列柵極驅(qū)動(dòng)級(jí)中的每個(gè)陣列柵極驅(qū)動(dòng)單元的輸入信號(hào)端連接輸入信號(hào);對(duì)于第奇數(shù)個(gè)陣列柵極驅(qū)動(dòng)級(jí),其中第j個(gè)陣列柵極驅(qū)動(dòng)單元的正向時(shí)鐘信號(hào)輸入端連接第j正向時(shí)鐘信號(hào),反向時(shí)鐘信號(hào)輸入端連接第j反向時(shí)鐘信號(hào);對(duì)于第偶數(shù)個(gè)陣列柵極驅(qū)動(dòng)級(jí),其中第j個(gè)陣列柵極驅(qū)動(dòng)單元的正向時(shí)鐘信號(hào)輸入端連接第j反向時(shí)鐘信號(hào),反向時(shí)鐘信號(hào)輸入端連接第j正向時(shí)鐘信號(hào);第21-l和2i個(gè)陣列柵極驅(qū)動(dòng)單元的控制信號(hào)端連接第一控制信號(hào),第2i + l和2i+2個(gè)陣列柵極驅(qū)動(dòng)單元的控制信號(hào)端連接第二控制信號(hào);每個(gè)陣列柵極驅(qū)動(dòng)單元的低電位信號(hào)端連接低電位信號(hào);其中M、1、j均為自然數(shù),且j <M,M多2。
[0025]根據(jù)本發(fā)明的另一方面,提供一種陣列柵極驅(qū)動(dòng)電路,包括至少兩個(gè)如上所述的陣列柵極驅(qū)動(dòng)單元,其中所述至少兩個(gè)陣列柵極驅(qū)動(dòng)單元被分為至少一個(gè)陣列柵極驅(qū)動(dòng)級(jí),每個(gè)陣列柵極驅(qū)動(dòng)級(jí)包括M個(gè)陣列柵極驅(qū)動(dòng)單元,初始陣列柵極驅(qū)動(dòng)單元的幀開(kāi)啟信號(hào)輸入端連接初始幀開(kāi)啟信號(hào),除了初始陣列柵極驅(qū)動(dòng)單元之外的每個(gè)陣列柵極驅(qū)動(dòng)單元的幀開(kāi)啟信號(hào)輸入端連接上一陣列柵極驅(qū)動(dòng)單元的輸出信號(hào)端;初始陣列柵極驅(qū)動(dòng)級(jí)的每個(gè)陣列柵極驅(qū)動(dòng)單元的級(jí)聯(lián)節(jié)點(diǎn)連接下一陣列柵極驅(qū)動(dòng)級(jí)相應(yīng)第j個(gè)陣列柵極驅(qū)動(dòng)單元的輸入信號(hào)端,除了初始陣列柵極驅(qū)動(dòng)級(jí)之外的其它陣列柵極驅(qū)動(dòng)級(jí)的每個(gè)陣列柵極驅(qū)動(dòng)單元的級(jí)聯(lián)節(jié)點(diǎn)連接上一陣列柵極驅(qū)動(dòng)級(jí)中相應(yīng)第j個(gè)陣列柵極驅(qū)動(dòng)單元的復(fù)位信號(hào)端并連接下一陣列柵極驅(qū)動(dòng)級(jí)相應(yīng)第j個(gè)陣列柵極驅(qū)動(dòng)單元的輸入信號(hào)端,初始陣列柵極驅(qū)動(dòng)級(jí)中的每個(gè)陣列柵極驅(qū)動(dòng)單元的輸入信號(hào)端連接輸入信號(hào);對(duì)于第奇數(shù)個(gè)陣列柵極驅(qū)動(dòng)級(jí),其中第j個(gè)陣列柵極驅(qū)動(dòng)單元的正向時(shí)鐘信號(hào)輸入端連接第j正向時(shí)鐘信號(hào),反向時(shí)鐘信號(hào)輸入端連接第j反向時(shí)鐘信號(hào);對(duì)于第偶數(shù)個(gè)陣列柵極驅(qū)動(dòng)級(jí),其中第j個(gè)陣列柵極驅(qū)動(dòng)單元的正向時(shí)鐘信號(hào)輸入端連接第j反向時(shí)鐘信號(hào),反向時(shí)鐘信號(hào)輸入端連接第j正向時(shí)鐘信號(hào);第31-2、31-l、3i + l和3i+2個(gè)陣列柵極驅(qū)動(dòng)單元的控制信號(hào)端連接第一控制信號(hào),第3i和第3i+3個(gè)陣列柵極驅(qū)動(dòng)單元的控制信號(hào)端連接第二控制信號(hào);每個(gè)陣列柵極驅(qū)動(dòng)單元的低電位信號(hào)端連接低電位信號(hào);其中M、1、j均為自然數(shù),且j<M,M多2。
[0026]其中,陣列柵極驅(qū)動(dòng)電路的正向時(shí)鐘信號(hào)與反向時(shí)鐘信號(hào)為直流信號(hào)。
[0027]其中,陣列柵極驅(qū)動(dòng)電路的所正向時(shí)鐘信號(hào)與反向時(shí)鐘信號(hào)為交流信號(hào)。
[0028]根據(jù)本發(fā)明的另一方面,提供一種顯示裝置,包括上述陣列柵極驅(qū)動(dòng)單元。
[0029]根據(jù)本發(fā)明的另一方面,提供一種顯示裝置,包括上述陣列柵極驅(qū)動(dòng)電路。
[0030]根據(jù)本發(fā)明的另一方面,提供一種陣列柵極驅(qū)動(dòng)方法,包括如下步驟:
[0031]輸入階段:在輸入信號(hào)的作用下,拉高上拉控制節(jié)點(diǎn)的電壓;
[0032]預(yù)充電階段:將上拉控制節(jié)點(diǎn)的電壓進(jìn)一步拉高并輸出陣列柵極驅(qū)動(dòng)信號(hào);
[0033]第一復(fù)位階段:在控制信號(hào)的作用下停止輸出陣列柵極驅(qū)動(dòng)信號(hào),同時(shí)在上一個(gè)陣列柵極驅(qū)動(dòng)單元的輸出信號(hào)的作用下下拉陣列柵極驅(qū)動(dòng)信號(hào);
[0034]像素寫(xiě)入階段:在上一個(gè)陣列柵極驅(qū)動(dòng)單元的輸出信號(hào)的作用下停止下拉陣列柵極驅(qū)動(dòng)信號(hào),同時(shí)在控制信號(hào)的作用下輸出陣列柵極驅(qū)動(dòng)信號(hào);
[0035]第二復(fù)位階段:在復(fù)位信號(hào)的作用下,復(fù)位上拉控制節(jié)點(diǎn)的電壓和陣列柵極驅(qū)動(dòng)信號(hào);
[0036]其中在像素寫(xiě)入階段,如果當(dāng)前對(duì)奇數(shù)行顯示器件進(jìn)行像素寫(xiě)入,則對(duì)之后的奇數(shù)行顯示器件進(jìn)行預(yù)充電,如果當(dāng)前對(duì)偶數(shù)行顯示器件進(jìn)行像素寫(xiě)入,則對(duì)之后的偶數(shù)行顯示器件進(jìn)行預(yù)充電。
[0037]與現(xiàn)有技術(shù)相比,本發(fā)明提供的陣列柵極驅(qū)動(dòng)單元、陣列柵極驅(qū)動(dòng)電路、包括上述陣列柵極驅(qū)動(dòng)單元和電路的顯示裝置以及陣列柵極驅(qū)動(dòng)方法,增加了控制信號(hào)端以輸入控制信號(hào)T、STV輸入端和級(jí)聯(lián)節(jié)點(diǎn)Pl,通過(guò)串聯(lián)輸出選通模塊接收控制信號(hào)(T)以選擇性地輸出陣列柵極驅(qū)動(dòng)信號(hào),以及通過(guò)輸出下拉模塊接收上一個(gè)陣列柵極驅(qū)動(dòng)單元的陣列柵極驅(qū)動(dòng)信號(hào),來(lái)避免陣列柵極驅(qū)動(dòng)電路在點(diǎn)反轉(zhuǎn)驅(qū)動(dòng)模式下逐行預(yù)充電時(shí)發(fā)生奇數(shù)行和偶數(shù)行充電差異導(dǎo)致的亮度不一致和橫紋現(xiàn)象,減小源極驅(qū)動(dòng)IC的功耗,并提高產(chǎn)品品質(zhì)。
【附圖說(shuō)明】
[0038]當(dāng)結(jié)合附圖閱讀時(shí),可從下述優(yōu)選實(shí)施例的描述中獲得本
【發(fā)明內(nèi)容】
的完整理解,在附圖中:
[0039]圖1示出現(xiàn)有技術(shù)中的GOA單元的示意圖。
[0040]圖2示出現(xiàn)有技術(shù)中的GOA電路的驅(qū)動(dòng)時(shí)序圖。
[0041]圖3示出根據(jù)本發(fā)明的改進(jìn)GOA單元的示意圖。
[0042]圖4示出根據(jù)本發(fā)明的改進(jìn)GOA單元的驅(qū)動(dòng)時(shí)序圖。
[0043 ]圖5示出采用本發(fā)明的改進(jìn)GOA單元的GOA電路的示意圖。
[0044]圖6示出根據(jù)本發(fā)明的改進(jìn)GOA電路的驅(qū)動(dòng)時(shí)序圖。
【具體實(shí)施方式】
[0045]下面將結(jié)合本發(fā)明的附圖,對(duì)本發(fā)明實(shí)施例中的技術(shù)方案進(jìn)行清楚、完整地描述。應(yīng)理解的是,本發(fā)明具體實(shí)施例僅是示意性的,而不作為對(duì)本發(fā)明保護(hù)范圍的任何限制。
[0046]在下文中,除非特別說(shuō)明,術(shù)語(yǔ)“親接”意為元件“直接”或通過(guò)一個(gè)或多個(gè)其它元件“間接”親接到另一個(gè)或多個(gè)元件。在實(shí)施例中,所采用的開(kāi)關(guān)管以N型場(chǎng)效應(yīng)(MOS)管示例,同樣可以采用P型場(chǎng)效應(yīng)管,以及P型或N型雙極性(BJT)晶體管實(shí)現(xiàn)開(kāi)關(guān)管的功能。由于晶體管的源極和漏極(發(fā)射極和集電極)是對(duì)稱(chēng)的,并且P型晶體管和N型晶體管的源極和漏極(發(fā)射極和集電極)之間的導(dǎo)通電流方向相反,因此在本發(fā)明的實(shí)施例中,規(guī)定晶體管的受控中間端為柵極,信號(hào)輸入端為源極,信號(hào)輸出端為漏極。進(jìn)一步,可以采用具有選通信號(hào)輸入的任何受控開(kāi)關(guān)器件來(lái)實(shí)現(xiàn)開(kāi)關(guān)管的功能,將用于接收控制信號(hào)(例如用于開(kāi)啟和關(guān)斷受控開(kāi)關(guān)器件)的開(kāi)關(guān)器件的受控中間端稱(chēng)為控制極,信號(hào)輸入端稱(chēng)為第一極,信號(hào)輸出端稱(chēng)為第二極。
[0047]液晶顯示面板主要由柵極、源極以及矩陣組成。其中柵極驅(qū)動(dòng)電路輸出柵極掃描信號(hào),逐行打開(kāi)面板中的TFT柵極以使源極和漏極導(dǎo)通,將像素寫(xiě)入相應(yīng)電荷來(lái)實(shí)現(xiàn)顯示的目的。柵極驅(qū)動(dòng)電路用于產(chǎn)生柵極掃描電壓。
[0048]GOA技術(shù)是一種將柵極驅(qū)動(dòng)電路集成在陣列基板上的技術(shù)。每個(gè)GOA單元作為用于控制顯示器件(例如,薄膜晶體管TFT)相應(yīng)行的移位寄存器,對(duì)應(yīng)于一行TFT的柵極,其依次打開(kāi)TFT的柵極,完成像素寫(xiě)入。GOA電路由相互級(jí)聯(lián)的多個(gè)GOA單元構(gòu)成。
[0049]圖1示出現(xiàn)有技術(shù)中的一種GOA單元。GOA電路通過(guò)將作為控制顯示器件(例如TFT)相應(yīng)行的移位寄存器的多個(gè)GOA單元相互級(jí)聯(lián)而組成。該GOA單元典型地包括11個(gè)開(kāi)關(guān)元件M1-M13,和I個(gè)電容器Cl。其中,正向時(shí)鐘信號(hào)輸入端(CLK端)和反向時(shí)鐘信號(hào)輸入端(CLKB端)分別連接CLK正向時(shí)鐘信號(hào)和CLKB反向時(shí)鐘信號(hào),輸入信號(hào)端(INPUT端)連接輸入信號(hào)(STV信號(hào)),復(fù)位信號(hào)端(RESET端)連接復(fù)位信號(hào)、低電位信號(hào)端(VSS端)連接低電位信號(hào),以及輸出信號(hào)端(OUTPUT端)用于輸出GOA柵極驅(qū)動(dòng)信號(hào)。
[0050]GOA單元基于功能可劃分為如下模塊:輸入模塊、復(fù)位模塊、控制模塊、上拉模塊、下拉模塊以及可選的降噪模塊。
[0051 ]輸入模塊與INPUT端和上拉控制節(jié)點(diǎn)PU連接,用于接收輸入信號(hào)INPUT以將上拉控制節(jié)點(diǎn)HJ的電壓拉高。輸入模塊包括開(kāi)關(guān)元件Ml,M1的第一極和控制極分別連接INPUT端,第二極連接上拉控制節(jié)點(diǎn)PU。
[0052]復(fù)位模塊與RESET端、VSS端和上拉控制節(jié)點(diǎn)PU連接,用于在復(fù)位信號(hào)RESET的作用下將上拉控制節(jié)點(diǎn)PU的電壓復(fù)位。復(fù)位模塊包括M2,M2的第一極連接上拉控制節(jié)點(diǎn)PU,第二極連接VSS端,控制極連接RESET端。
[0053]控制模塊與CLKB端、下拉控制節(jié)點(diǎn)H)和VSS端連接,用于在反向時(shí)鐘信號(hào)CLKB的作用下控制下拉控制節(jié)點(diǎn)PD的電壓??刂颇K包括開(kāi)關(guān)元件M5,M6,M8和M9。其中M5的第一極連接CLKB端,第二極連接下拉控制節(jié)點(diǎn)H),控制極連接M9的第二極和M8的第一極;M6的第一極連接下拉控制節(jié)點(diǎn)H),第二極連接VSS端,控制極連接上拉控制節(jié)點(diǎn)PU; M8的第一極連接M9的第二極和M5的控制極,第二極連接VSS端,控制極連接上拉控制節(jié)點(diǎn)PU;M9的第一極和控制極均連接CLKB端,第二極連接M5的控制極和M8的第一極。
[0054]上拉模塊與CLK端、上拉控制節(jié)點(diǎn)PU和OUTPUT端連接,用于在正向時(shí)鐘信號(hào)CLK的作用下將上拉節(jié)點(diǎn)的電壓進(jìn)一步拉高并輸出陣列柵極驅(qū)動(dòng)信號(hào)OUTPUT。上拉模塊包括開(kāi)關(guān)元件M3和電容器Cl,M3的第一極連接CLK端,第二極連接OUTPUT端,控制極連接上拉控制節(jié)點(diǎn)PU;C1作為儲(chǔ)能元件,用于保持輸入信號(hào)產(chǎn)生的電壓差,其第一極連接上拉控制節(jié)點(diǎn)PU,第二極連接OUTPUT端。
[0055]下拉模塊與上拉控制節(jié)點(diǎn)PU、下拉控制節(jié)點(diǎn)ro、vss端和OUTPUT端連接,用于在下拉控制節(jié)點(diǎn)PD的電壓的控制下將低電位信號(hào)VSS輸出到OUTPUT端。下拉模塊包括開(kāi)關(guān)元件MlO和Mll,其中MlO的第一極連接上拉控制節(jié)點(diǎn)PU,第二極連接VSS端,控制極連接下拉控制節(jié)點(diǎn)ro ;M11的第一極連接OUTPUT端,第二極連接VSS端,控制極連接下拉控制節(jié)點(diǎn)H)。
[0056]降噪模塊與CLKB端,INPUT端,VSS端和OUTPUT端連接,用于在反向時(shí)鐘信號(hào)CLKB的作用下分別對(duì)上拉控制節(jié)點(diǎn)PU的電壓和陣列柵極驅(qū)動(dòng)信號(hào)降噪。降噪模塊包括開(kāi)關(guān)元件M12和M13,其中M12的第一極連接OUTPUT端,第二極連接VSS端,控制極連接CLKB端,M13的第一極連接INPUT端,第二極連接上拉控制節(jié)點(diǎn)HJ,控制極連接CLKB端。
[0057]其中,G0A單元的正向時(shí)鐘信號(hào)CLK和反向時(shí)鐘信號(hào)CLKB具有相同的時(shí)鐘周期和振幅,但是相位相反。CLK和CLKB的占空比可以選擇為50%或其它數(shù)值。
[0058]在將現(xiàn)有技術(shù)中的GOA單元級(jí)聯(lián)為GOA電路時(shí),第一個(gè)GOA單元GOAl的INPUT端輸入STVl信號(hào)(初始幀開(kāi)啟信號(hào));從第二個(gè)GOA單元G0A2開(kāi)始,每個(gè)GOA單元的INPUT端連接上一個(gè)GOA單元的OUTPUT端,RESET端連接下一個(gè)GOA單元的OUTPUT端。
[0059]圖2示出現(xiàn)有技術(shù)中的GOA電路的驅(qū)動(dòng)時(shí)序圖。其中STVl信號(hào)和STV2信號(hào)分別代表GOAl和G0A2的初始幀開(kāi)啟信號(hào),即奇數(shù)行和偶數(shù)行的初始幀開(kāi)啟信號(hào)。
[0060]為保證上拉節(jié)點(diǎn)PU的電位有足夠上升時(shí)間,使PU上拉時(shí)間超出完成一行顯示器件的柵極充電所需的時(shí)間,需要將高電平保持一定時(shí)間。在圖2中,顯示器件的柵極充電所需時(shí)間為1H,STV1和STV2的高電平持續(xù)時(shí)間為2H(>1H)。
[0061]相鄰行之間的預(yù)充電和數(shù)據(jù)寫(xiě)入(導(dǎo)通或關(guān)斷顯示器件)的時(shí)間存在交疊,其目的在于滿(mǎn)足高分辨率的要求。CLKl和CLK3分別為奇數(shù)行的GOA單元的正向時(shí)鐘信號(hào)和反向時(shí)鐘信號(hào),CLK2和CLK4分別為偶數(shù)行的GOA單元的正向時(shí)鐘信號(hào)和反向時(shí)鐘信號(hào)。OUT [ n_2 ]、OUT [η]和OUT [n+2 ]代表奇數(shù)行(第1、3、5行)的GOA單元的OUTPUT端輸出的陣列柵極驅(qū)動(dòng)信號(hào),0UT[n_l]、0UT[n+l]代表偶數(shù)行(第2、4行)的GOA單元的OUTPUT端輸出的陣列柵極驅(qū)動(dòng)信號(hào)。
[0062]GOA電路一般采用列反轉(zhuǎn)驅(qū)動(dòng)和點(diǎn)反轉(zhuǎn)驅(qū)動(dòng)模式。
[0063]在列反轉(zhuǎn)驅(qū)動(dòng)模式中,對(duì)于不同行顯示器件中位于相同列中的顯示器件,在同一時(shí)刻下的源極驅(qū)動(dòng)電壓極性相同,即在一個(gè)驅(qū)動(dòng)周期中,對(duì)當(dāng)前行顯示器件進(jìn)行像素寫(xiě)入時(shí),可以同時(shí)對(duì)隨后的第二行、第三行等多行顯示器件的該列顯示器件依次逐行預(yù)充電。但是,列反轉(zhuǎn)驅(qū)動(dòng)存在存在殘影的缺點(diǎn)。
[0064]點(diǎn)反轉(zhuǎn)驅(qū)動(dòng)模式采用隔行預(yù)充電,可以克服列反轉(zhuǎn)驅(qū)動(dòng)模式的缺點(diǎn)。點(diǎn)反轉(zhuǎn)驅(qū)動(dòng)可分為單點(diǎn)(Idot)反轉(zhuǎn),雙點(diǎn)(2dot)反轉(zhuǎn),和2+ldot反轉(zhuǎn)等多種方式。單點(diǎn)反轉(zhuǎn)中同列顯示器件的極性為正反相間(+-+_)排列,2dot反轉(zhuǎn)的同列顯示器件的極性為(++-++-),而2+I dot 反轉(zhuǎn)則為(++-++_) ο
[0065]在單點(diǎn)反轉(zhuǎn)驅(qū)動(dòng)模式中,不同行顯示器件中位于相同列中的顯示器件在同一時(shí)刻下的源極驅(qū)動(dòng)電壓極性交替相反,即奇數(shù)行的該列顯示器件具有相同的極性,而偶數(shù)行的該列顯示器件具有與奇數(shù)行相反的極性。
[0066]由于點(diǎn)反轉(zhuǎn)驅(qū)動(dòng)模式采用隔行預(yù)充電,其級(jí)聯(lián)方式也需要相應(yīng)調(diào)整。在級(jí)聯(lián)時(shí),第一個(gè)GOA單元GOAl的INPUT端輸入初始幀開(kāi)啟信號(hào)STVl,第二個(gè)GOA單元G0A2的INPUT端輸入初始幀開(kāi)啟信號(hào)STV2。其中,奇數(shù)行的GOA單元的OUTPUT端連接下一奇數(shù)行GOA單元的INPUT端,偶數(shù)行的GOA單元的OUTPUT端連接下一偶數(shù)行GOA單元的INPUT端。第一個(gè)GOA單元GOAl的RESET端連接復(fù)位信號(hào)RESET,其后每個(gè)GOA單元的RESET端連接上一個(gè)GOA單元的OUTPUT端。
[0067]如果GOA單元在預(yù)充電時(shí)仍采用與列反轉(zhuǎn)驅(qū)動(dòng)模式對(duì)應(yīng)的預(yù)充電模式,在同一時(shí)刻下同一列中的顯示器件當(dāng)奇數(shù)行處于預(yù)充電狀態(tài)時(shí),偶數(shù)行由于極性相反無(wú)法預(yù)充電并且在下一時(shí)刻對(duì)偶數(shù)行充電時(shí)還需要將陣列柵極驅(qū)動(dòng)電路由高電位復(fù)位,反轉(zhuǎn)極性并變化到反向高電位,將造成奇數(shù)行和偶數(shù)行顯示器件充電差異導(dǎo)致的亮度不一致。并且由于將驅(qū)動(dòng)電壓極性反轉(zhuǎn)耗時(shí)更長(zhǎng),增加了源極驅(qū)動(dòng)IC的功耗,降低產(chǎn)品品質(zhì)。
[0068]對(duì)此,本發(fā)明提出改進(jìn)的GOA單元結(jié)構(gòu)并在多個(gè)GOA單元級(jí)聯(lián)時(shí)引入GOA級(jí)的概念。對(duì)于多個(gè)GOA單元,將其分為具有相等數(shù)量GOA單元的多個(gè)組,每個(gè)組稱(chēng)為一個(gè)GOA級(jí)。每個(gè)GOA級(jí)內(nèi)具有M個(gè)GOA單元,M為自然數(shù),M多2 J的選取對(duì)應(yīng)于M行預(yù)充電模式,意為在一個(gè)柵極驅(qū)動(dòng)周期中,對(duì)當(dāng)前行顯示器件進(jìn)行像素寫(xiě)入時(shí),可依次對(duì)隨后的M-1行顯示器件進(jìn)行預(yù)充電。
[0069]圖3示出根據(jù)本發(fā)明的改進(jìn)GOA單元的示意圖。
[0070]本發(fā)明的改進(jìn)GOA單元包括13個(gè)開(kāi)關(guān)元件M1-M15、I個(gè)電容器Cl。與圖1中現(xiàn)有技術(shù)中的GOA單元類(lèi)似,本發(fā)明的GOA單元同樣具有正向時(shí)鐘信號(hào)輸入端(CLK端)和反向時(shí)鐘信號(hào)輸入端(CLKB端),輸入信號(hào)端(INPUT端),復(fù)位信號(hào)端(RESET端)、低電位信號(hào)端(VSS端),以及輸出信號(hào)端(OUTPUT端)。在功能上,本發(fā)明的GOA單元也包括輸入模塊、復(fù)位模塊、控制模塊、上拉模塊、下拉模塊以及可選的降噪模塊。對(duì)于圖3中與圖1中示出的GOA單元具有相同或?qū)?yīng)參考標(biāo)記的部件和信號(hào),在此將不再重復(fù)說(shuō)明。
[0071]下面將詳細(xì)描述本發(fā)明的改進(jìn)GOA單元相比現(xiàn)有技術(shù)的GOA單元的區(qū)別。
[0072]基于功能,本發(fā)明的GOA單元進(jìn)一步包括輸出選通模塊和輸出下拉模塊。
[0073]輸出選通模塊在上拉模塊中加入,其串聯(lián)在上拉模塊的開(kāi)關(guān)元件M3與OUTPUT端之間,用于從控制信號(hào)輸入端(T端)接收控制信號(hào)T以選擇性地輸出陣列柵極驅(qū)動(dòng)信號(hào)。
[0074]輸出選通模塊的第一輸入端連接M3的第二極,輸出選通模塊的第二輸入端連接T端,輸出選通模塊的輸出端連接OUTPUT端。輸出選通模塊包括開(kāi)關(guān)元件M14,M14的第一極連接M3的第二極,M14的第二極連接OUTPUT端,M14的控制極連接T端。
[0075]輸出下拉模塊連接在VSS端和OUTPUT端之間,用于接收上一個(gè)GOA單元的陣列柵極驅(qū)動(dòng)信號(hào),輸出下拉模塊的第一輸入端連接VSS端,輸出下拉模塊的第二輸入端連接幀開(kāi)啟信號(hào)輸入端(STV端),輸出下拉模塊的輸出端連接OUTPUT端。輸出下拉模塊包括開(kāi)關(guān)元件M15,M15的第一極連接OUTPUT端,M15的第二極連接VSS端,M15的控制極連接STV端。
[0076]除了輸出選通模塊和輸出下拉模塊,本發(fā)明的改進(jìn)GOA單元增加了位于M3的第二極與輸出選通模塊的第一輸入端之間的級(jí)聯(lián)節(jié)點(diǎn)Pl。由于本發(fā)明在上拉模塊中增加了由控制信號(hào)T控制的輸出選通模塊,因此OUTPUT端輸出的陣列柵極驅(qū)動(dòng)信號(hào)的時(shí)序會(huì)發(fā)生變化。級(jí)聯(lián)節(jié)點(diǎn)Pl實(shí)際上相當(dāng)于現(xiàn)有技術(shù)GOA單元中的原OUTPUT端,用于與其它GOA單元進(jìn)行時(shí)序同步。
[0077]現(xiàn)在根據(jù)圖4示出的與圖3的柵極陣列驅(qū)動(dòng)GOA單元對(duì)應(yīng)的驅(qū)動(dòng)時(shí)序圖,描述具有改進(jìn)GOA單元在級(jí)聯(lián)時(shí)的驅(qū)動(dòng)方法。
[0078]對(duì)于GOAl單元,向STV端(M15的控制極)輸入初始幀開(kāi)啟信號(hào)STVl,向T端(M14的控制極)輸入第一控制信號(hào)Tl,CLK端和CLKB端分別輸入兩個(gè)反向的時(shí)鐘信號(hào)CLKl和CLK2。而對(duì)于奇數(shù)GOA單元,輸入第一控制信號(hào)Tl,其正向和反向時(shí)鐘信號(hào)分別為CLKl和CLK2;而對(duì)于偶數(shù)GOA單元輸入第二控制信號(hào)T2,其正向和反向時(shí)鐘信號(hào)分別為CLK2和CLKl。
[0079]在時(shí)間段TO(輸入階段),當(dāng)INPUT端輸入高電平信號(hào)時(shí),開(kāi)關(guān)元件Ml和M13導(dǎo)通,上拉控制節(jié)點(diǎn)PU電位升高,對(duì)電容器Cl充電,開(kāi)關(guān)元件M6和M8導(dǎo)通,使下拉控制節(jié)點(diǎn)H)電位變低,此時(shí)OUTPUT端輸出低電平。
[0080]在時(shí)間段Tl(預(yù)充電階段),當(dāng)INPUT端輸入低電平信號(hào)時(shí),開(kāi)關(guān)元件Ml關(guān)斷,由于電容器Cl的自舉作用,將上拉控制節(jié)點(diǎn)PU電壓進(jìn)一步拉高,開(kāi)關(guān)元件M3導(dǎo)通,此時(shí)第一控制信號(hào)Tl為高電平,使得開(kāi)關(guān)元件M14導(dǎo)通,OUTPUT端輸出高電平,即輸出陣列柵極驅(qū)動(dòng)信號(hào),使得薄膜晶體管TFT柵極打開(kāi)。同時(shí)該GOA單元的級(jí)聯(lián)節(jié)點(diǎn)Pl為高電平,使得下一 GOA單元的INPUT也為高電平,下一 GOA單元開(kāi)始進(jìn)入輸入階段。
[0081]在時(shí)間段T2(第一復(fù)位階段),當(dāng)?shù)谝豢刂菩盘?hào)Tl變?yōu)榈碗娖綍r(shí),開(kāi)關(guān)元件M14關(guān)斷,初始幀開(kāi)啟信號(hào)STVl為高電平,開(kāi)關(guān)元件Μ15導(dǎo)通,OUTPUT端輸出VSS低電平,即停止輸出陣列柵極驅(qū)動(dòng)信號(hào),使得薄膜晶體管TFT柵極關(guān)閉。同時(shí),下一 GOA單元由于正向時(shí)鐘信號(hào)始終為低電平,其OUTPUT端保持低電平并且其級(jí)聯(lián)節(jié)點(diǎn)Pl為低電平。
[0082]在時(shí)間段T3(像素寫(xiě)入階段),當(dāng)?shù)谝豢刂菩盘?hào)Tl變?yōu)楦唠娖綍r(shí),開(kāi)關(guān)元件M14導(dǎo)通,初始幀開(kāi)啟信號(hào)STVl為低電平,開(kāi)關(guān)元件Μ15關(guān)斷,此時(shí)正向時(shí)鐘信號(hào)CLKl仍為高電平,因此OUTPUT端輸出高電平,即輸出陣列柵極驅(qū)動(dòng)信號(hào),使得薄膜晶體管TFT柵極再次打開(kāi)。同時(shí)由于該GOA單元的OUTPUT為高電平,下一GOA單元的M15導(dǎo)通,下一 GOA單元的OUTPUT被下拉為VSS低電平。
[0083]在時(shí)間段T4(第二復(fù)位階段),由于下一GOA單元的正向時(shí)鐘信號(hào)變?yōu)楦唠娖绞沟孟乱籊OA單元的級(jí)聯(lián)節(jié)點(diǎn)PI為高電平,下一GOA單元向GOA單元的RESET輸出高電平,當(dāng)前GOA單元的上拉控制節(jié)點(diǎn)PU的電壓和陣列柵極驅(qū)動(dòng)信號(hào)被復(fù)位為VSS低電平。
[0084]圖5示出由多個(gè)本發(fā)明的改進(jìn)GOA單元級(jí)聯(lián)形成的GOA電路的實(shí)施例。在圖5所示的實(shí)施例中,采用單點(diǎn)反轉(zhuǎn)驅(qū)動(dòng)模式,3行預(yù)充電并使用交流CLKB信號(hào)。圖5僅示例性示出前6個(gè)GOA單元G0A1-G0A6,分成兩個(gè)GOA級(jí),第一個(gè)GOA級(jí)包括G0A1-G0A3,第二個(gè)GOA級(jí)包括G0A4-G0A6o
[0085]當(dāng)將本發(fā)明的改進(jìn)GOA單元進(jìn)行級(jí)聯(lián)時(shí),初始GOA單元GOAl的STV端連接初始幀開(kāi)啟信號(hào)STVl。除了GOAl之外的每個(gè)GOA單元的STV端連接上一GOA單元的OUTPUT端。與現(xiàn)有GOA單元不同的是,改進(jìn)的GOA單元不再使用INPUT端,而是使用STV端接收上一GOA單元的OUTPUT端輸出的陣列柵極驅(qū)動(dòng)信號(hào)。例如參見(jiàn)圖5,GOAl的STV端連接STVl,G0A2-G0A6的STV端分別連接GOAl -G0A5的OUTPUT端。
[0086]初始GOA級(jí)的每個(gè)GOA單元的級(jí)聯(lián)節(jié)點(diǎn)Pl連接下一GOA級(jí)中相應(yīng)第j(j為自然數(shù),j彡M)個(gè)GOA單元的INPUT端。除了初始GOA級(jí)之外的其它GOA級(jí)的每個(gè)GOA單元的級(jí)聯(lián)節(jié)點(diǎn)PI連接上一 GOA級(jí)中相應(yīng)第j個(gè)GOA單元的RESET端并連接下一 GOA級(jí)相應(yīng)第j個(gè)GOA單元的INPUT端。初始GOA級(jí)中的每個(gè)GOA單元的INPUT端連接輸入信號(hào)INPUT。例如參見(jiàn)圖5,第一60八級(jí)中的6(^1-6(^3的級(jí)聯(lián)節(jié)點(diǎn)?1分別連接第二6(^級(jí)中的6(^4-6(^6的1即1]1'端,第二6(^級(jí)中的G0A4-G0A6的級(jí)聯(lián)節(jié)點(diǎn)PI分別連接第一GOA級(jí)中的GOA1-G0A3的RESET端,以及第一GOA級(jí)中的G0A1-G0A3的INPUT端連接INPUT信號(hào)。
[0087]對(duì)于第奇數(shù)個(gè)GOA級(jí),其中第j個(gè)GOA單元的CLK端連接第j正向時(shí)鐘信號(hào)CLKj,CLKB端連接第j反向時(shí)鐘信號(hào)CLKBj;對(duì)于第偶數(shù)個(gè)GOA級(jí),其中第j個(gè)GOA單元的CLK端連接第j反向時(shí)鐘信號(hào)CLKBj,CLKB端連接第j正向時(shí)鐘信號(hào)CLKj。例如參見(jiàn)圖5,CLKl和CLK4分別為GOAl單元的正向時(shí)鐘信號(hào)CLK和反向時(shí)鐘信號(hào)CLKB,CLK2和CLK5分別為G0A2單元的正向時(shí)鐘信號(hào)CLK和反向時(shí)鐘信號(hào)CLKB,CLK3和CLK6分別為G0A3單元的正向時(shí)鐘信號(hào)CLK和反向時(shí)鐘信號(hào)CLKB,CLK4和CLKl分別為G0A4單元的正向時(shí)鐘信號(hào)CLK和反向時(shí)鐘信號(hào)CLKB,CLK5和CLK2分別為G0A5單元的正向時(shí)鐘信號(hào)CLK和反向時(shí)鐘信號(hào)CLKB,CLK6和CLK3分別為G0A6單元的正向時(shí)鐘信號(hào)CLK和反向時(shí)鐘信號(hào)CLKB。
[0088]其中,每個(gè)GOA單元的正向時(shí)鐘信號(hào)CLK和反向時(shí)鐘信號(hào)CLKB具有相同的時(shí)間周期和振幅,但是相位相反。在本實(shí)施例中,CLK2與CLKl之間的相位差可以是1/6個(gè)時(shí)間周期,CLK3與CLKl之間的相位差可以是I/3個(gè)時(shí)間周期。如果對(duì)于M行預(yù)充電,在同一GOA級(jí)中的相鄰GOA單元的正向時(shí)鐘信號(hào)CLK之間的相位差可以是I /2M個(gè)時(shí)間周期。根據(jù)需要,也可以選擇其它的相位差。CLK和CLKB的占空比可以選擇為50%或其它數(shù)值。
[0089]第21-l(i為自然數(shù))個(gè)GOA單元的T端連接第21-l控制信號(hào)(Th),第2i個(gè)GOA單元的T端連接第2i控制信號(hào)(T21),即奇數(shù)行和偶數(shù)行GOA單元分別具有不同的控制信號(hào)T。對(duì)于單點(diǎn)反轉(zhuǎn)驅(qū)動(dòng)模式的隔行掃描方式,奇數(shù)行的控制信號(hào)均相同,偶數(shù)行的控制信號(hào)均相同。例如參見(jiàn)圖4,奇數(shù)行的GOA單元的T端連接第一控制信號(hào)Tl,偶數(shù)行的GOA單元的T端連接第二控制信號(hào)T2。即G0A1、G0A3和G0A5單元的T端輸入信號(hào)T1,G0A2、G0A4和G0A6單元的T端輸入信號(hào)T2。
[0090]每個(gè)GOA單元的VSS端連接低電位信號(hào)VSS。
[0091]現(xiàn)在根據(jù)圖6示出的與圖5的柵極陣列驅(qū)動(dòng)GOA電路對(duì)應(yīng)的時(shí)序圖,描述具有改進(jìn)GOA單元的GOA電路的驅(qū)動(dòng)方法。
[0092]對(duì)于GOAl單元,向STV端(M15的控制極)輸入初始幀開(kāi)啟信號(hào)STVl,向T端(M14的控制極)輸入第一控制信號(hào)Tl,CLK端和CLKB端分別輸入兩個(gè)反向的時(shí)鐘信號(hào)CLKl和CLK4。
[0093]在時(shí)間段TO(輸入階段),當(dāng)INPUT端輸入高電平信號(hào)時(shí),開(kāi)關(guān)元件Ml和M13導(dǎo)通,上拉控制節(jié)點(diǎn)PU電位升高,對(duì)電容器Cl充電,開(kāi)關(guān)元件M6和M8導(dǎo)通,使下拉控制節(jié)點(diǎn)H)電位變低,此時(shí)OUTPUT端輸出低電平。
[0094]在時(shí)間段Tl(預(yù)充電階段),當(dāng)INPUT端輸入低電平信號(hào)時(shí),開(kāi)關(guān)元件Ml關(guān)斷,由于電容器Cl的自舉作用,將上拉控制節(jié)點(diǎn)PU電壓進(jìn)一步拉高,開(kāi)關(guān)元件M3導(dǎo)通,此時(shí)第一控制信號(hào)Tl為高電平,使得開(kāi)關(guān)元件M14導(dǎo)通,OUTPUT端輸出高電平,即輸出陣列柵極驅(qū)動(dòng)信號(hào),使得薄膜晶體管TFT柵極打開(kāi)。同時(shí)GOAl單元的級(jí)聯(lián)節(jié)點(diǎn)Pl為高電平,使得G0A4單元的INPUT也為高電平,G0A4單元開(kāi)始進(jìn)入輸入階段。
[0095]在時(shí)間段T2(第一復(fù)位階段),當(dāng)?shù)谝豢刂菩盘?hào)Tl變?yōu)榈碗娖綍r(shí),開(kāi)關(guān)元件M14關(guān)斷,初始幀開(kāi)啟信號(hào)STVl為高電平,開(kāi)關(guān)元件Μ15導(dǎo)通,OUTPUT端輸出VSS低電平,即停止輸出陣列柵極驅(qū)動(dòng)信號(hào),使得薄膜晶體管TFT柵極關(guān)閉。同時(shí),G0A4單元由于正向時(shí)鐘信號(hào)始終為低電平,其OUTPUT端保持低電平并且其級(jí)聯(lián)節(jié)點(diǎn)Pl為低電平。
[0096]在時(shí)間段T3(像素寫(xiě)入階段),當(dāng)?shù)谝豢刂菩盘?hào)Tl變?yōu)楦唠娖綍r(shí),開(kāi)關(guān)元件M14導(dǎo)通,初始幀開(kāi)啟信號(hào)STVl為低電平,開(kāi)關(guān)元件Μ15關(guān)斷,此時(shí)正向時(shí)鐘信號(hào)CLKl仍為高電平,因此OUTPUT端輸出高電平,即輸出陣列柵極驅(qū)動(dòng)信號(hào),使得薄膜晶體管TFT柵極再次打開(kāi)。同時(shí)由于GOAl單元的OUTPUT為高電平,G0A4單元的M15導(dǎo)通,G0A4單元的OUTPUT被下拉為VSS低電平。
[0097]在時(shí)間段T4(第二復(fù)位階段),由于G0A4單元的正向時(shí)鐘信號(hào)變?yōu)楦唠娖绞沟肎0A4單元的級(jí)聯(lián)節(jié)點(diǎn)Pl為高電平,G0A4向GOAl單元的RESET輸出高電平,GOAl的上拉控制節(jié)點(diǎn)PU的電壓和陣列柵極驅(qū)動(dòng)信號(hào)被復(fù)位為VSS低電平。
[0098]對(duì)于G0A2-G0A6單元,STV端均連接上一個(gè)GOA單元的OUTPUT端,其驅(qū)動(dòng)時(shí)序如圖6所示。其中在像素寫(xiě)入階段,如果當(dāng)前對(duì)奇數(shù)行顯示器件進(jìn)行像素寫(xiě)入,則對(duì)之后的奇數(shù)行顯示器件進(jìn)行預(yù)充電,如果當(dāng)前對(duì)偶數(shù)行顯示器件進(jìn)行像素寫(xiě)入,則對(duì)之后的偶數(shù)行顯示器件進(jìn)行預(yù)充電。級(jí)聯(lián)節(jié)點(diǎn)Pl連接上一GOA級(jí)對(duì)應(yīng)GOA單元的RESET端和下一GOA級(jí)對(duì)應(yīng)的GOA單元的INPUT端,保證GOA單元的上拉節(jié)點(diǎn)PU的電壓有足夠的上拉時(shí)間。
[0099]上文中針對(duì)單點(diǎn)反轉(zhuǎn)驅(qū)動(dòng)模式進(jìn)行了描述,還可以將GOA電路擴(kuò)展到2dot反轉(zhuǎn)驅(qū)動(dòng)和2+ldot反轉(zhuǎn)驅(qū)動(dòng)模式等。對(duì)于這些多dot反轉(zhuǎn)驅(qū)動(dòng)模式,關(guān)鍵在于改變控制信號(hào)T的輸入方式。
[0100]采用2dot反轉(zhuǎn)驅(qū)動(dòng)模式時(shí),第21-l和2i個(gè)GOA單元的T端連接第21-l和2i控制信號(hào)(T21-dPT2i,如果控制信號(hào)相同,則為T(mén)l),第2i+l和2i+2個(gè)GOA單元的T端連接第2i+l和2i+2控制信號(hào)(T2l+1和T2l+2,如果控制信號(hào)相同,則為T(mén)2)。
[0101]采用2+ldot反轉(zhuǎn)驅(qū)動(dòng)模式時(shí),第31-2、31-l、3i+l和3i+2個(gè)GOA單元的T端分別連接第31-2、31-l、3i+l和3i+2控制信號(hào)(Ts1-^Ts1-^Tsi+dPTsi+:?,如果控制信號(hào)相同,則為T(mén)l),第3i和第3i+3個(gè)GOA單元的T端連接第3i和3i+3控制信號(hào)(T3i和T3i+3,如果控制信號(hào)相同,則為 T2)。
[0102]另外,GOA電路的正向時(shí)鐘信號(hào)CLK與反向時(shí)鐘信號(hào)CLKB可以選擇直流信號(hào)以實(shí)現(xiàn)直流降噪,或者選擇交流信號(hào)以實(shí)現(xiàn)交流降噪。
[0103]本發(fā)明還提出具有上述改進(jìn)的GOA單元和改進(jìn)的GOA電路的顯示裝置。
[0104]上述改進(jìn)的GOA單元、GOA電路、包括上述GOA單元和電路的顯示裝置以及陣列柵極驅(qū)動(dòng)方法,通過(guò)串聯(lián)輸出選通模塊接收控制信號(hào)T以選擇性地輸出陣列柵極驅(qū)動(dòng)信號(hào),以及通過(guò)輸出下拉模塊接收上一個(gè)GOA單元的陣列柵極驅(qū)動(dòng)信號(hào),并采用級(jí)聯(lián)節(jié)點(diǎn)Pl保證正確的時(shí)序,避免了陣列柵極驅(qū)動(dòng)電路在點(diǎn)反轉(zhuǎn)驅(qū)動(dòng)模式下逐行預(yù)充電時(shí)發(fā)生奇數(shù)行和偶數(shù)行充電差異導(dǎo)致的亮度不一致和橫紋現(xiàn)象,可以減小源極驅(qū)動(dòng)IC的功耗,并提高產(chǎn)品品質(zhì)。
[0105]本領(lǐng)域技術(shù)人員將理解,根據(jù)本公開(kāi)的公開(kāi)和整體教導(dǎo)可以對(duì)技術(shù)方案中的細(xì)節(jié)進(jìn)行多種修正和替代。因此,在說(shuō)明書(shū)中所描述的特定實(shí)施例僅是說(shuō)明性的而不作為對(duì)本發(fā)明保護(hù)范圍的限制。本發(fā)明的保護(hù)范圍將在所附權(quán)利要求及其任意和所有等同技術(shù)方案給出。
【主權(quán)項(xiàng)】
1.一種陣列柵極驅(qū)動(dòng)單元,包括 輸入模塊,用于接收輸入信號(hào)以將上拉控制節(jié)點(diǎn)的電壓拉高,所述輸入模塊分別與輸入信號(hào)端和所述上拉控制節(jié)點(diǎn)連接; 復(fù)位模塊,用于在復(fù)位信號(hào)的作用下將所述上拉控制節(jié)點(diǎn)的電壓復(fù)位,所述復(fù)位模塊分別與復(fù)位信號(hào)端、低電位信號(hào)端和所述上拉控制節(jié)點(diǎn)連接; 控制模塊,用于在反向時(shí)鐘信號(hào)的作用下控制下拉控制節(jié)點(diǎn)的電壓,所述控制模塊分別與反向時(shí)鐘信號(hào)輸入端、所述下拉控制節(jié)點(diǎn)和所述低電位信號(hào)端連接; 上拉模塊,用于在正向時(shí)鐘信號(hào)的作用下將上拉節(jié)點(diǎn)的電壓進(jìn)一步拉高并輸出陣列柵極驅(qū)動(dòng)信號(hào),所述上拉模塊分別與所述正向時(shí)鐘信號(hào)輸入端、所述上拉控制節(jié)點(diǎn)和所述輸出信號(hào)端連接,所述上拉模塊包括第三開(kāi)關(guān)元件和儲(chǔ)能元件,該第三開(kāi)關(guān)元件的第一極連接所述正向時(shí)鐘信號(hào)輸入端,第二極連接所述輸出信號(hào)端,控制極連接所述上拉控制節(jié)點(diǎn),所述儲(chǔ)能元件用于保持輸入信號(hào)產(chǎn)生的電壓差,該儲(chǔ)能元件的第一極連接所述上拉控制節(jié)點(diǎn),第二極連接所述輸出信號(hào)端; 下拉模塊,用于在所述下拉控制節(jié)點(diǎn)的電壓的控制下將所述低電位信號(hào)輸出到所述輸出信號(hào)端,所述下拉模塊分別與所述上拉控制節(jié)點(diǎn)、所述下拉控制節(jié)點(diǎn)、所述低電位信號(hào)端和所述輸出信號(hào)端連接; 其中,在所述上拉模塊的所述第三開(kāi)關(guān)元件與所述輸出信號(hào)端之間串聯(lián)輸出選通模塊,用于接收控制信號(hào)以選擇性地輸出所述陣列柵極驅(qū)動(dòng)信號(hào),所述輸出選通模塊的第一輸入端連接所述第三開(kāi)關(guān)元件的第二極,所述輸出選通模塊的第二輸入端連接控制信號(hào)輸入端,所述輸出選通模塊的輸出端連接所述輸出信號(hào)端; 所述陣列柵極驅(qū)動(dòng)單元還包括輸出下拉模塊,用于接收上一個(gè)陣列柵極驅(qū)動(dòng)單元的陣列柵極驅(qū)動(dòng)信號(hào),所述輸出下拉模塊的第一輸入端連接所述低電位信號(hào)端,所述輸出下拉模塊的第二輸入端連接幀開(kāi)啟信號(hào)輸入端,所述輸出下拉模塊的輸出端連接所述輸出信號(hào)端; 所述第三開(kāi)關(guān)元件的第二極與所述輸出選通模塊的第一輸入端分別與級(jí)聯(lián)節(jié)點(diǎn)連接。2.根據(jù)權(quán)利要求1所述的陣列柵極驅(qū)動(dòng)單元,其中所述輸入模塊包括第一開(kāi)關(guān)元件,該第一開(kāi)關(guān)元件的第一極和控制極分別連接所述輸入信號(hào)端,第二極連接所述上拉控制節(jié)點(diǎn)。3.根據(jù)權(quán)利要求1所述的陣列柵極驅(qū)動(dòng)單元,其中所述復(fù)位模塊包括第二開(kāi)關(guān)元件,該第二開(kāi)關(guān)元件的第一極連接所述上拉控制節(jié)點(diǎn),第二極連接所述低電位信號(hào)端,控制極連接所述復(fù)位信號(hào)端。4.根據(jù)權(quán)利要求1所述的陣列柵極驅(qū)動(dòng)單元,其中所述控制模塊包括第五開(kāi)關(guān)元件,第六開(kāi)關(guān)元件,第八開(kāi)關(guān)元件和第九開(kāi)關(guān)元件,其中所述第五開(kāi)關(guān)元件的第一極連接所述反向時(shí)鐘信號(hào)輸入端,第二極連接所述下拉控制節(jié)點(diǎn),控制極連接所述第九開(kāi)關(guān)元件的第二極和所述第八開(kāi)關(guān)元件的第一極;所述第六開(kāi)關(guān)元件的第一極連接所述下拉控制節(jié)點(diǎn),第二極連接所述低電位信號(hào)端,控制極連接所述上拉控制節(jié)點(diǎn);所述第八開(kāi)關(guān)元件的第一極連接所述第九開(kāi)關(guān)元件的第二極和所述第五開(kāi)關(guān)元件的控制極,第二極連接所述低電位信號(hào)端,控制極連接所述上拉控制節(jié)點(diǎn);所述第九開(kāi)關(guān)元件的第一極和控制極均連接所述反向時(shí)鐘信號(hào)輸入端,第二極連接所述第五開(kāi)關(guān)元件的控制極和所述第八開(kāi)關(guān)元件的第一 極。5.根據(jù)權(quán)利要求1所述的陣列柵極驅(qū)動(dòng)單元,其中所述儲(chǔ)能元件為電容器。6.根據(jù)權(quán)利要求1所述的陣列柵極驅(qū)動(dòng)單元,其中所述下拉模塊包括第十開(kāi)關(guān)元件和第十一開(kāi)關(guān)元件,其中所述第十開(kāi)關(guān)元件的第一極連接所述上拉控制節(jié)點(diǎn),第二極連接所述低電位信號(hào)端,控制極連接所述下拉控制節(jié)點(diǎn);所述第十一開(kāi)關(guān)元件的第一極連接所述輸出信號(hào)端,第二極連接所述低電位信號(hào)端,控制極連接所述下拉控制節(jié)點(diǎn)。7.根據(jù)權(quán)利要求1所述的陣列柵極驅(qū)動(dòng)單元,其特征在于,所述輸出選通模塊包括第十四開(kāi)關(guān)元件,所述第十四開(kāi)關(guān)元件的第一極連接所述第三開(kāi)關(guān)元件的第二極,所述第十四開(kāi)關(guān)元件的第二極連接所述輸出信號(hào)端,所述第十四開(kāi)關(guān)元件的控制極連接所述控制信號(hào)端。8.根據(jù)權(quán)利要求1所述的陣列柵極驅(qū)動(dòng)單元,其中所述輸出下拉模塊包括第十五開(kāi)關(guān)元件,該第十五開(kāi)關(guān)元件的第一極連接輸出信號(hào)端,該第十五開(kāi)關(guān)元件的第二極連接低電位信號(hào)端,該第十五開(kāi)關(guān)元件的控制極連接幀開(kāi)啟信號(hào)輸入端。9.根據(jù)權(quán)利要求1所述的陣列柵極驅(qū)動(dòng)單元,其中所述陣列柵極驅(qū)動(dòng)單元進(jìn)一步包括降噪模塊,用于在所述反向時(shí)鐘信號(hào)的作用下分別對(duì)所述上拉控制節(jié)點(diǎn)的電壓和所述陣列柵極驅(qū)動(dòng)信號(hào)降噪,所述降噪模塊分別與所述反向時(shí)鐘信號(hào)輸入端,所述輸入信號(hào)端,所述低電位信號(hào)端和輸出信號(hào)端連接。10.根據(jù)權(quán)利要求9所述的陣列柵極驅(qū)動(dòng)單元,其中所述降噪模塊包括第十二開(kāi)關(guān)元件和第十三開(kāi)關(guān)元件,其中所述第十二開(kāi)關(guān)元件的第一極連接所述輸出信號(hào)端,第二極連接所述低電位信號(hào)端,控制極連接所述反向時(shí)鐘信號(hào)輸入端,所述第十三開(kāi)關(guān)元件的第一極連接所述輸入信號(hào)端,第二極連接所述上拉控制節(jié)點(diǎn),控制極連接所述反向時(shí)鐘信號(hào)輸入端。11.根據(jù)權(quán)利要求1至10中的任一項(xiàng)所述的陣列柵極驅(qū)動(dòng)單元,其中所述開(kāi)關(guān)元件中的至少一個(gè)開(kāi)關(guān)元件為晶體管,所述開(kāi)關(guān)元件的第一極為源極,第二極為漏極,控制極為柵極。12.—種陣列柵極驅(qū)動(dòng)電路,包括至少兩個(gè)根據(jù)權(quán)利要求1至11中的任一項(xiàng)所述的陣列柵極驅(qū)動(dòng)單元,其中所述至少兩個(gè)陣列柵極驅(qū)動(dòng)單元被分為至少一個(gè)陣列柵極驅(qū)動(dòng)級(jí),每個(gè)陣列柵極驅(qū)動(dòng)級(jí)包括M個(gè)所述陣列柵極驅(qū)動(dòng)單元,其中 初始陣列柵極驅(qū)動(dòng)單元的幀開(kāi)啟信號(hào)輸入端連接初始幀開(kāi)啟信號(hào),除了所述初始陣列柵極驅(qū)動(dòng)單元之外的每個(gè)陣列柵極驅(qū)動(dòng)單元的幀開(kāi)啟信號(hào)輸入端連接上一陣列柵極驅(qū)動(dòng)單元的輸出信號(hào)端; 初始陣列柵極驅(qū)動(dòng)級(jí)的每個(gè)陣列柵極驅(qū)動(dòng)單元的級(jí)聯(lián)節(jié)點(diǎn)連接下一陣列柵極驅(qū)動(dòng)級(jí)相應(yīng)第j個(gè)陣列柵極驅(qū)動(dòng)單元的輸入信號(hào)端,除了所述初始陣列柵極驅(qū)動(dòng)級(jí)之外的其它陣列柵極驅(qū)動(dòng)級(jí)的每個(gè)陣列柵極驅(qū)動(dòng)單元的級(jí)聯(lián)節(jié)點(diǎn)連接上一陣列柵極驅(qū)動(dòng)級(jí)中相應(yīng)第j個(gè)陣列柵極驅(qū)動(dòng)單元的復(fù)位信號(hào)端并連接下一陣列柵極驅(qū)動(dòng)級(jí)相應(yīng)第j個(gè)陣列柵極驅(qū)動(dòng)單元的輸入信號(hào)端,所述初始陣列柵極驅(qū)動(dòng)級(jí)中的每個(gè)陣列柵極驅(qū)動(dòng)單元的輸入信號(hào)端連接輸入信號(hào); 對(duì)于第奇數(shù)個(gè)陣列柵極驅(qū)動(dòng)級(jí),其中第j個(gè)陣列柵極驅(qū)動(dòng)單元的正向時(shí)鐘信號(hào)輸入端連接第j正向時(shí)鐘信號(hào),反向時(shí)鐘信號(hào)輸入端連接第j反向時(shí)鐘信號(hào);對(duì)于第偶數(shù)個(gè)陣列柵極驅(qū)動(dòng)級(jí),其中第j個(gè)陣列柵極驅(qū)動(dòng)單元的正向時(shí)鐘信號(hào)輸入端連接第j反向時(shí)鐘信號(hào),反向時(shí)鐘信號(hào)輸入端連接第j正向時(shí)鐘信號(hào); 第21-l個(gè)陣列柵極驅(qū)動(dòng)單元的控制信號(hào)端連接第一控制信號(hào),第2i個(gè)陣列柵極驅(qū)動(dòng)單元的控制信號(hào)端連接第二控制信號(hào); 每個(gè)陣列柵極驅(qū)動(dòng)單元的低電位信號(hào)端連接低電位信號(hào); 其中M、1、j均為自然數(shù),且j SM,M彡2。13.—種陣列柵極驅(qū)動(dòng)電路,包括至少兩個(gè)根據(jù)權(quán)利要求1至11中的任一項(xiàng)所述的陣列柵極驅(qū)動(dòng)單元,其中所述至少兩個(gè)陣列柵極驅(qū)動(dòng)單元被分為至少一個(gè)陣列柵極驅(qū)動(dòng)級(jí),每個(gè)陣列柵極驅(qū)動(dòng)級(jí)包括M個(gè)所述陣列柵極驅(qū)動(dòng)單元,其中 初始陣列柵極驅(qū)動(dòng)單元的幀開(kāi)啟信號(hào)輸入端連接初始幀開(kāi)啟信號(hào),除了所述初始陣列柵極驅(qū)動(dòng)單元之外的每個(gè)陣列柵極驅(qū)動(dòng)單元的幀開(kāi)啟信號(hào)輸入端連接上一陣列柵極驅(qū)動(dòng)單元的輸出信號(hào)端; 初始陣列柵極驅(qū)動(dòng)級(jí)的每個(gè)陣列柵極驅(qū)動(dòng)單元的級(jí)聯(lián)節(jié)點(diǎn)連接下一陣列柵極驅(qū)動(dòng)級(jí)相應(yīng)第j個(gè)陣列柵極驅(qū)動(dòng)單元的輸入信號(hào)端,除了所述初始陣列柵極驅(qū)動(dòng)級(jí)之外的其它陣列柵極驅(qū)動(dòng)級(jí)的每個(gè)陣列柵極驅(qū)動(dòng)單元的級(jí)聯(lián)節(jié)點(diǎn)連接上一陣列柵極驅(qū)動(dòng)級(jí)中相應(yīng)第j個(gè)陣列柵極驅(qū)動(dòng)單元的復(fù)位信號(hào)端并連接下一陣列柵極驅(qū)動(dòng)級(jí)相應(yīng)第j個(gè)陣列柵極驅(qū)動(dòng)單元的輸入信號(hào)端,所述初始陣列柵極驅(qū)動(dòng)級(jí)中的每個(gè)陣列柵極驅(qū)動(dòng)單元的輸入信號(hào)端連接輸入信號(hào); 對(duì)于第奇數(shù)個(gè)陣列柵極驅(qū)動(dòng)級(jí),其中第j個(gè)陣列柵極驅(qū)動(dòng)單元的正向時(shí)鐘信號(hào)輸入端連接第j正向時(shí)鐘信號(hào),反向時(shí)鐘信號(hào)輸入端連接第j反向時(shí)鐘信號(hào);對(duì)于第偶數(shù)個(gè)陣列柵極驅(qū)動(dòng)級(jí),其中第j個(gè)陣列柵極驅(qū)動(dòng)單元的正向時(shí)鐘信號(hào)輸入端連接第j反向時(shí)鐘信號(hào),反向時(shí)鐘信號(hào)輸入端連接第j正向時(shí)鐘信號(hào); 第21-l和2i個(gè)陣列柵極驅(qū)動(dòng)單元的控制信號(hào)端連接第一控制信號(hào),第2i+l和2i+2個(gè)陣列柵極驅(qū)動(dòng)單元的控制信號(hào)端連接第二控制信號(hào); 每個(gè)陣列柵極驅(qū)動(dòng)單元的低電位信號(hào)端連接低電位信號(hào); 其中M、1、j均為自然數(shù),且j SM,M彡2。14.一種陣列柵極驅(qū)動(dòng)電路,包括至少兩個(gè)根據(jù)權(quán)利要求1至11中的任一項(xiàng)所述的陣列柵極驅(qū)動(dòng)單元,其中所述至少兩個(gè)陣列柵極驅(qū)動(dòng)單元被分為至少一個(gè)陣列柵極驅(qū)動(dòng)級(jí),每個(gè)陣列柵極驅(qū)動(dòng)級(jí)包括M個(gè)所述陣列柵極驅(qū)動(dòng)單元,其中 初始陣列柵極驅(qū)動(dòng)單元的幀開(kāi)啟信號(hào)輸入端連接初始幀開(kāi)啟信號(hào),除了所述初始陣列柵極驅(qū)動(dòng)單元之外的每個(gè)陣列柵極驅(qū)動(dòng)單元的幀開(kāi)啟信號(hào)輸入端連接上一陣列柵極驅(qū)動(dòng)單元的輸出信號(hào)端; 初始陣列柵極驅(qū)動(dòng)級(jí)的每個(gè)陣列柵極驅(qū)動(dòng)單元的級(jí)聯(lián)節(jié)點(diǎn)連接下一陣列柵極驅(qū)動(dòng)級(jí)相應(yīng)第j個(gè)陣列柵極驅(qū)動(dòng)單元的輸入信號(hào)端,除了所述初始陣列柵極驅(qū)動(dòng)級(jí)之外的其它陣列柵極驅(qū)動(dòng)級(jí)的每個(gè)陣列柵極驅(qū)動(dòng)單元的級(jí)聯(lián)節(jié)點(diǎn)連接上一陣列柵極驅(qū)動(dòng)級(jí)中相應(yīng)第j個(gè)陣列柵極驅(qū)動(dòng)單元的復(fù)位信號(hào)端并連接下一陣列柵極驅(qū)動(dòng)級(jí)相應(yīng)第j個(gè)陣列柵極驅(qū)動(dòng)單元的輸入信號(hào)端,所述初始陣列柵極驅(qū)動(dòng)級(jí)中的每個(gè)陣列柵極驅(qū)動(dòng)單元的輸入信號(hào)端連接輸入信號(hào); 對(duì)于第奇數(shù)個(gè)陣列柵極驅(qū)動(dòng)級(jí),其中第j個(gè)陣列柵極驅(qū)動(dòng)單元的正向時(shí)鐘信號(hào)輸入端連接第j正向時(shí)鐘信號(hào),反向時(shí)鐘信號(hào)輸入端連接第j反向時(shí)鐘信號(hào);對(duì)于第偶數(shù)個(gè)陣列柵極驅(qū)動(dòng)級(jí),其中第j個(gè)陣列柵極驅(qū)動(dòng)單元的正向時(shí)鐘信號(hào)輸入端連接第j反向時(shí)鐘信號(hào),反向時(shí)鐘信號(hào)輸入端連接第j正向時(shí)鐘信號(hào); 第31-2、31-l、3i+l和3i+2個(gè)陣列柵極驅(qū)動(dòng)單元的控制信號(hào)端連接第一控制信號(hào),第3i和第3i+3個(gè)陣列柵極驅(qū)動(dòng)單元的控制信號(hào)端連接第二控制信號(hào); 每個(gè)陣列柵極驅(qū)動(dòng)單元的低電位信號(hào)端連接低電位信號(hào); 其中M、1、j均為自然數(shù),且j SM,M彡2。15.根據(jù)權(quán)利要求12至14中的任一項(xiàng)所述的陣列柵極驅(qū)動(dòng)電路,其中,所述正向時(shí)鐘信號(hào)與反向時(shí)鐘信號(hào)為直流信號(hào)。16.根據(jù)權(quán)利要求12至14中的任一項(xiàng)所述的陣列柵極驅(qū)動(dòng)電路,其中,所述正向時(shí)鐘信號(hào)與反向時(shí)鐘信號(hào)為交流信號(hào)。17.—種顯示裝置,包括根據(jù)權(quán)利要求1至11中的任一項(xiàng)所述的陣列柵極驅(qū)動(dòng)單元。18.—種顯示裝置,包括根據(jù)權(quán)利要求12至14中的任一項(xiàng)所述的陣列柵極驅(qū)動(dòng)電路。19.一種陣列柵極驅(qū)動(dòng)方法,包括如下步驟: 輸入階段:在輸入信號(hào)的作用下,拉高上拉控制節(jié)點(diǎn)的電壓; 預(yù)充電階段:將上拉控制節(jié)點(diǎn)的電壓進(jìn)一步拉高并輸出陣列柵極驅(qū)動(dòng)信號(hào); 第一復(fù)位階段:在控制信號(hào)的作用下停止輸出陣列柵極驅(qū)動(dòng)信號(hào),同時(shí)在上一個(gè)陣列柵極驅(qū)動(dòng)單元的輸出信號(hào)的作用下下拉陣列柵極驅(qū)動(dòng)信號(hào); 像素寫(xiě)入階段:在上一個(gè)陣列柵極驅(qū)動(dòng)單元的輸出信號(hào)的作用下停止下拉陣列柵極驅(qū)動(dòng)信號(hào),同時(shí)在控制信號(hào)的作用下輸出陣列柵極驅(qū)動(dòng)信號(hào); 第二復(fù)位階段:在復(fù)位信號(hào)的作用下,復(fù)位上拉控制節(jié)點(diǎn)的電壓和陣列柵極驅(qū)動(dòng)信號(hào);其中 在像素寫(xiě)入階段,如果當(dāng)前對(duì)奇數(shù)行顯示器件進(jìn)行像素寫(xiě)入,則對(duì)之后的奇數(shù)行顯示器件進(jìn)行預(yù)充電,如果當(dāng)前對(duì)偶數(shù)行顯示器件進(jìn)行像素寫(xiě)入,則對(duì)之后的偶數(shù)行顯示器件進(jìn)行預(yù)充電。
【文檔編號(hào)】G09G3/36GK105938711SQ201610395420
【公開(kāi)日】2016年9月14日
【申請(qǐng)日】2016年6月6日
【發(fā)明人】王慧, 趙劍
【申請(qǐng)人】京東方科技集團(tuán)股份有限公司, 合肥鑫晟光電科技有限公司
網(wǎng)友詢(xún)問(wèn)留言 已有0條留言
  • 還沒(méi)有人留言評(píng)論。精彩留言會(huì)獲得點(diǎn)贊!
1