一種動(dòng)態(tài)屏的驅(qū)動(dòng)芯片的制作方法
【專利摘要】本發(fā)明屬于顯示驅(qū)動(dòng)【技術(shù)領(lǐng)域】,提供了一種動(dòng)態(tài)屏的驅(qū)動(dòng)芯片。該驅(qū)動(dòng)芯片包括分時(shí)開啟或關(guān)閉的穩(wěn)壓模塊和恒流/恒壓驅(qū)動(dòng)模塊,穩(wěn)壓模塊用于在恒流/恒壓驅(qū)動(dòng)模塊關(guān)閉時(shí)開啟,并將驅(qū)動(dòng)芯片的驅(qū)動(dòng)端口的電壓穩(wěn)定在確定值,從而避免了動(dòng)態(tài)屏中發(fā)光點(diǎn)的寄生電容對(duì)處于關(guān)閉狀態(tài)的驅(qū)動(dòng)端口的電壓的影響,解決了動(dòng)態(tài)屏中行偏暗的問題,優(yōu)化了顯示效果。
【專利說明】一種動(dòng)態(tài)屏的驅(qū)動(dòng)芯片
【技術(shù)領(lǐng)域】
[0001]本發(fā)明屬于顯示驅(qū)動(dòng)【技術(shù)領(lǐng)域】,尤其涉及一種動(dòng)態(tài)屏的驅(qū)動(dòng)芯片。
【背景技術(shù)】
[0002]按照顯示控制方式的不同,LED顯示屏可分為靜態(tài)屏和動(dòng)態(tài)屏:靜態(tài)屏是指當(dāng)顯示屏顯示文字、圖像和視頻時(shí),顯示屏上的LED燈是在同時(shí)點(diǎn)亮?xí)r發(fā)光的,每一 LED燈與恒流控制端口一一對(duì)應(yīng);動(dòng)態(tài)屏是利用人的視覺暫留特點(diǎn),在某一時(shí)間僅顯示某一行,在下一時(shí)間顯示下一行,直到顯示完所有行,然后再顯示第一行,依次類推,循環(huán)顯示,顯示整幅畫面。相對(duì)于靜態(tài)屏,動(dòng)態(tài)屏所需的恒流驅(qū)動(dòng)芯片較少,成本更低。
[0003]但現(xiàn)有的LED動(dòng)態(tài)屏,特別是顯示刷新率較高的LED動(dòng)態(tài)屏在顯示過程中,會(huì)出現(xiàn)圖1所示的行偏暗的現(xiàn)象,以下將結(jié)合圖2詳細(xì)分析產(chǎn)生這種現(xiàn)象的原因:
[0004]其中,LED11、LED12、LED21和 LED22 分別是 LED 動(dòng)態(tài)屏上的 LED 燈,C11、C12、C21、C22分別是對(duì)應(yīng)的LED燈兩端的寄生電容,UO為行線開關(guān)驅(qū)動(dòng)芯片,U1、U2分別為恒流驅(qū)動(dòng)芯片,Cl為恒流驅(qū)動(dòng)芯片Ul的驅(qū)動(dòng)端口 OUTl的對(duì)地寄生電容,C2為恒流驅(qū)動(dòng)芯片U2的驅(qū)動(dòng)端口 0UT2的對(duì)地寄生電容,P1、P2分別為L(zhǎng)ED燈的陽極行線,ENl是陽極行線Pl的行掃使能信號(hào),EN2是陽極行線P2的行掃使能信號(hào),OEl是恒流驅(qū)動(dòng)芯片Ul的輸出使能信號(hào),0E2是恒流驅(qū)動(dòng)芯片U2的輸出使能信號(hào)。其中,恒流驅(qū)動(dòng)芯片又分別包括:用于消除列下拖影現(xiàn)象的消影模塊、以及用于向LED燈輸出恒流驅(qū)動(dòng)信號(hào)的恒流驅(qū)動(dòng)模塊。
[0005]當(dāng)行掃使能信號(hào)ENl和行掃使能信號(hào)EN2為高電平時(shí),開關(guān)管Ml和開關(guān)管M2截止。此時(shí),輸出使能信號(hào)OEl和輸出使能信號(hào)0E2分別控制相應(yīng)的恒流驅(qū)動(dòng)模塊關(guān)閉,同時(shí)控制相應(yīng)的消影模塊開啟,以使得驅(qū)動(dòng)端口 OUTl的`電壓和驅(qū)動(dòng)端口 0UT2的電壓從懸空態(tài)抬升至系統(tǒng)電源電壓VDD,這樣便使得LED燈的陰極電壓置為系統(tǒng)電源電壓VDD,從而使得LED燈在恒流驅(qū)動(dòng)模塊關(guān)閉時(shí),不受陽極行線Pl和陽極行線P2的電壓干擾而完全關(guān)閉,以消除拖影現(xiàn)象。
[0006]如圖3示出了行掃使能信號(hào)EN1、行掃使能信號(hào)EN2、輸出使能信號(hào)OEl和輸出使能信號(hào)0E2之間的時(shí)序關(guān)系。在tl時(shí)間段內(nèi),行掃使能信號(hào)ENl為低電平、行掃使能信號(hào)EN2為高電平、輸出使能信號(hào)0E2高電平以控制驅(qū)動(dòng)端口 0UT2關(guān)閉并被抬升至系統(tǒng)電源電壓VDD、輸出使能信號(hào)OEl低電平以控制恒流驅(qū)動(dòng)芯片Ul的恒流驅(qū)動(dòng)模塊開啟,驅(qū)動(dòng)端口OUTl的端口電壓VOUTl下拉。此時(shí),LEDll燈點(diǎn)亮,假設(shè)LEDll燈兩端的壓降為VledlUg動(dòng)端口 0UT2的端口電壓為V0UT2,則有:
[0007]VOUTl = VDD-Vledll
[0008]V0UT2 = VDD
[0009]之后在t2時(shí)間段內(nèi),行掃使能信號(hào)ENl為高電平、行掃使能信號(hào)EN2為高電平、輸出使能信號(hào)OEl為高電平以使得驅(qū)動(dòng)端口 OUTl關(guān)閉,恒流驅(qū)動(dòng)芯片Ul中的消影模塊將驅(qū)動(dòng)端口 OUTl的電壓VOUTl抬升至VDD,由于電容兩端電壓不能突變,且開關(guān)管M2關(guān)閉,并考慮到C21 ^ C22,即電容C21與電容C22串聯(lián)后相當(dāng)于1/2C21,驅(qū)動(dòng)端口 0UT2的電壓在被恒流驅(qū)動(dòng)芯片U2中的消影模塊抬升至系統(tǒng)電源電壓VDD后,如果有電壓抬升,不能夠自動(dòng)恢復(fù)到系統(tǒng)電源電壓VDD,因此在該時(shí)間段內(nèi),滿足:
[0010]
【權(quán)利要求】
1.一種動(dòng)態(tài)屏的驅(qū)動(dòng)芯片,包括驅(qū)動(dòng)端口和輸出使能信號(hào)端口,其特征在于,所述驅(qū)動(dòng)芯片還包括: 連接在所述驅(qū)動(dòng)端口和所述輸出使能信號(hào)端口之間的恒流/恒壓驅(qū)動(dòng)模塊,用于根據(jù)經(jīng)所述輸出使能信號(hào)端口輸入的輸出使能信號(hào)開啟或關(guān)閉,并在開啟時(shí)通過所述驅(qū)動(dòng)端口向?qū)?yīng)的發(fā)光點(diǎn)提供電流; 連接在所述驅(qū)動(dòng)端口和所述輸出使能信號(hào)端口之間的穩(wěn)壓模塊,用于根據(jù)經(jīng)所述輸出使能信號(hào)端口輸入的輸出使能信號(hào),與所述恒流/恒壓驅(qū)動(dòng)模塊分時(shí)開啟或關(guān)閉,并在開啟時(shí)將所述驅(qū)動(dòng)端口的電壓穩(wěn)定在確定值。
2.如權(quán)利要求1所述 的動(dòng)態(tài)屏的驅(qū)動(dòng)芯片,其特征在于,所述穩(wěn)壓模塊包括: 連接在所述驅(qū)動(dòng)端口和第一輸出使能信號(hào)端口之間的提升電路,用于將所述驅(qū)動(dòng)端口的電壓抬升至第一值,所述第一輸出使能信號(hào)端口作為所述驅(qū)動(dòng)芯片的輸出使能信號(hào)端口,所述第一值為所述確定值。
3.如權(quán)利要求2所述的動(dòng)態(tài)屏的驅(qū)動(dòng)芯片,其特征在于,所述提升電路包括:P型的第一 MOS 管; 所述第一 MOS管的源極連接一直流電壓,所述第一 MOS管的漏極連接所述驅(qū)動(dòng)端口,所述第一 MOS管的柵極連接所述第一輸出使能信號(hào)端口。
4.如權(quán)利要求2所述的動(dòng)態(tài)屏的驅(qū)動(dòng)芯片,其特征在于,所述提升電路包括:P型的第四MOS管和二極管; 所述第四MOS管的源極連接一直流電壓,所述第四MOS管的漏極連接所述二極管的陽極,所述二極管的陰極連接所述驅(qū)動(dòng)端口,所述第四MOS管的柵極連接所述第一輸出使能信號(hào)端口。
5.如權(quán)利要求2、3或4所述的動(dòng)態(tài)屏的驅(qū)動(dòng)芯片,其特征在于,所述穩(wěn)壓模塊還包括: 連接所述驅(qū)動(dòng)端口的泄放電路,用于當(dāng)所述驅(qū)動(dòng)端口存在多余電荷而使得電壓高于第二值時(shí),提供所述多余電荷的泄放通路,以將所述驅(qū)動(dòng)端口的電壓降至所述第二值,所述第二值為所述確定值。
6.如權(quán)利要求5所述的動(dòng)態(tài)屏的驅(qū)動(dòng)芯片,其特征在于,所述泄放電路包括:N型的第六MOS管和第二電阻; 所述第六MOS管的漏極連接所述驅(qū)動(dòng)端口,所述第六MOS管的源極通過所述第二電阻連接參考地,所述第六MOS管的柵極連接第二輸出使能信號(hào)端口,所述第二輸出使能信號(hào)端口作為所述驅(qū)動(dòng)芯片的輸出使能信號(hào)端口。
7.如權(quán)利要求5所述的動(dòng)態(tài)屏的驅(qū)動(dòng)芯片,其特征在于,所述泄放電路包括:N型的第七M(jìn)OS管和N型的第八MOS管; 所述第七M(jìn)OS管的漏極連接所述驅(qū)動(dòng)端口,所述第七M(jìn)OS管的源極連接所述第八MOS管的漏極,所述第八MOS管的源極連接參考地,所述第七M(jìn)OS管的柵極連接第二輸出使能信號(hào)端口,所述第八MOS管的柵極連接第二偏置電壓,所述第二輸出使能信號(hào)端口作為所述驅(qū)動(dòng)芯片的輸出使能信號(hào)端口。
8.如權(quán)利要求5所述的動(dòng)態(tài)屏的驅(qū)動(dòng)芯片,其特征在于,所述泄放電路包括:穩(wěn)壓管,所述穩(wěn)壓管的陰極連接所述驅(qū)動(dòng)端口,所述穩(wěn)壓管的陽極連接參考地。
9.如權(quán)利要求1所述的動(dòng)態(tài)屏的驅(qū)動(dòng)芯片,其特征在于,所述驅(qū)動(dòng)芯片還包括:延時(shí)模塊,所述穩(wěn)壓模塊和所述恒流/恒壓驅(qū)動(dòng)模塊分別是通過所述延時(shí)模塊連接所述輸出使能信號(hào)端口的,所述延時(shí)模塊用于根據(jù)經(jīng)所述輸出使能信號(hào)端口輸入的輸出使能信號(hào),當(dāng)所述恒流/恒壓驅(qū)動(dòng)模塊關(guān)閉時(shí),延時(shí)開啟所述穩(wěn)壓模塊,和/或當(dāng)所述恒流/恒壓驅(qū)動(dòng)模塊開啟前,提前關(guān)閉所述穩(wěn)壓模塊。
10.如權(quán)利要求1所述的動(dòng)態(tài)屏的驅(qū)動(dòng)芯片,其特征在于,所述驅(qū)動(dòng)芯片包括兩個(gè)輸出使能信號(hào)端口,所述恒流/恒壓驅(qū)動(dòng)模塊連接所述驅(qū)動(dòng)芯片的一個(gè)輸出使能信號(hào)端口,所述穩(wěn)壓模塊連接所述驅(qū)動(dòng)芯片 的另一個(gè)輸出使能信號(hào)端口。
【文檔編號(hào)】G09G3/32GK103745689SQ201410007042
【公開日】2014年4月23日 申請(qǐng)日期:2014年1月7日 優(yōu)先權(quán)日:2014年1月7日
【發(fā)明者】陳克勇, 石磊, 符傳匯, 呂蘇誼, 李照華 申請(qǐng)人:深圳市明微電子股份有限公司