專利名稱:應用于顯示器的圖像數(shù)據(jù)處理模塊及數(shù)據(jù)線驅(qū)動電路的制作方法
技術領域:
本發(fā)明涉及一種圖像數(shù)據(jù)處理模塊及相關的數(shù)據(jù)線驅(qū)動電路,尤指一種應用于顯 示器以協(xié)調(diào)兩種不同數(shù)據(jù)傳輸格式的圖像數(shù)據(jù)處理模塊及數(shù)據(jù)線驅(qū)動電路。
背景技術:
一般的液晶顯示器在顯示畫素數(shù)據(jù)時均會以一柵極線驅(qū)動電路(Gate Line Driving Circuit)與一數(shù)據(jù)線驅(qū)動電路(Data Line Driving Circuit)來決定在顯示面板 上顯示畫素的時脈與相關數(shù)值,其中這些相關數(shù)值包含顯示畫素所使用的亮度、灰階值等。
請參閱圖1,其為一般顯示器中所使用的數(shù)據(jù)線驅(qū)動電路的簡略示意圖。如圖1 所示,數(shù)據(jù)線驅(qū)動電路100包含一振蕩器(Oscillator) 110、圖像數(shù)據(jù)處理模塊105、一圖像 數(shù)據(jù)選取及顯示模塊170、一電源調(diào)變模塊160及一數(shù)據(jù)線驅(qū)動單元180。圖像數(shù)據(jù)處理模 塊105包含一時序產(chǎn)生器120、一位址計數(shù)器140、一圖像顯示數(shù)據(jù)隨機存取內(nèi)存(Graphic Display Data Random Access Memory,GDDRAM) 150 及一系統(tǒng)介面 130。振蕩器 110 與時序 產(chǎn)生器120共同用來產(chǎn)生一時脈。系統(tǒng)介面130以一第一數(shù)據(jù)格式來控制時序產(chǎn)生器120 所產(chǎn)生的該時脈。地址計數(shù)器140根據(jù)時序產(chǎn)生器120所產(chǎn)生的該時脈來計算在圖像顯示 數(shù)據(jù)隨機存取內(nèi)存150上欲存取的畫素數(shù)據(jù)的地址。圖像顯示數(shù)據(jù)隨機存取內(nèi)存150根據(jù) 系統(tǒng)介面130所使用的該第一數(shù)據(jù)格式來儲存畫素數(shù)據(jù),并以串流方式輸出畫素數(shù)據(jù)。圖 像數(shù)據(jù)選取及顯示模塊170在顯示圖像顯示數(shù)據(jù)隨機存取內(nèi)存150以串流方式所輸出的畫 素數(shù)據(jù)前先行暫存該畫素數(shù)據(jù),并配合電源調(diào)變模塊160所提供的參考電壓、灰階值曲線、 亮度曲線等來決定如何顯示所先行暫存的畫素數(shù)據(jù)。數(shù)據(jù)線驅(qū)動單元180會根據(jù)圖像數(shù)據(jù) 選取及顯示模塊170決定顯示畫素數(shù)據(jù)的方式來控制顯示面板上的多條數(shù)據(jù)線。
一般來說,系統(tǒng)介面130所使用的該第一數(shù)據(jù)格式以單一畫素數(shù)據(jù)包含八位的方 式來處理畫素數(shù)據(jù),因此圖像顯示數(shù)據(jù)隨機存取內(nèi)存150亦以八位為單位來儲存每一筆畫 素數(shù)據(jù),且時序產(chǎn)生器120亦以八位的畫素數(shù)據(jù)為準來產(chǎn)生對應的時脈(例如以一個周期 讀取八位以讀取一筆完整畫素數(shù)據(jù)的方式),以使地址計數(shù)器140可以準確的計算出在圖 像顯示數(shù)據(jù)隨機存取內(nèi)存150上讀取數(shù)據(jù)的方式。然而,由于目前一般顯示器所使用的薄 膜晶體管驅(qū)動集成電路主要支持單一畫素數(shù)據(jù)包含六個位的一第二數(shù)據(jù)格式,因此圖1所 示的數(shù)據(jù)線驅(qū)動電路100便無法順利支持該第二數(shù)據(jù)格式。發(fā)明內(nèi)容
為了解決上述一般數(shù)據(jù)線驅(qū)動電路所使用的八位畫素數(shù)據(jù)格式無法順利支持薄 膜晶體管液晶顯示器所使用的六位畫素數(shù)據(jù)格式,本發(fā)明提供可支持六位畫素數(shù)據(jù)格式的 一種應用于顯示器的移位暫存模塊以及數(shù)據(jù)線驅(qū)動電路。
本發(fā)明的實施例揭露一種應用于顯示器的數(shù)據(jù)線驅(qū)動電路的圖像數(shù)據(jù)處理模塊。 該圖像數(shù)據(jù)處理模塊包含一時序產(chǎn)生器、一系統(tǒng)介面、一移位暫存模塊、及一圖像顯示數(shù)據(jù) 隨機存取內(nèi)存。該時序產(chǎn)生器用來產(chǎn)生一時脈。該系統(tǒng)介面用來以一第一數(shù)據(jù)傳輸格式產(chǎn)4生一第一畫素數(shù)據(jù)串流。該移位暫存模塊接收該時脈,并根據(jù)該時脈對該第一畫素數(shù)據(jù)串 流進行移位處理以產(chǎn)生一第二畫素數(shù)據(jù)串流。該第二畫素數(shù)據(jù)串流符合一第二數(shù)據(jù)傳輸格 式,且該第二畫素數(shù)據(jù)串流所包含的位數(shù)少于該第一畫素數(shù)據(jù)串流所包含的位數(shù)。該圖像 顯示數(shù)據(jù)隨機存取內(nèi)存用來接收并暫存該第二畫素數(shù)據(jù)串流。
本發(fā)明的實施例揭露一種用于顯示器的數(shù)據(jù)線驅(qū)動電路。該數(shù)據(jù)線驅(qū)動電路包含 一圖像數(shù)據(jù)處理模塊、一振蕩器(Oscillator)、一電源調(diào)變模塊、一圖像數(shù)據(jù)選取及顯示模 塊、及一數(shù)據(jù)線驅(qū)動單元。該圖像數(shù)據(jù)處理模塊包含一時序產(chǎn)生器、一系統(tǒng)介面、一移位暫 存模塊、及一圖像顯示數(shù)據(jù)隨機存取內(nèi)存。該時序產(chǎn)生器用來產(chǎn)生一時脈。該系統(tǒng)介面根 據(jù)一第一數(shù)據(jù)傳輸格式產(chǎn)生一第一畫素數(shù)據(jù)串流。該移位暫存模塊接收該時脈,并根據(jù)該 時脈對該第一畫素數(shù)據(jù)串流進行移位處理以產(chǎn)生一第二畫素數(shù)據(jù)串流。該第二畫素數(shù)據(jù)串 流符合一第二數(shù)據(jù)傳輸格式,且該第二畫素數(shù)據(jù)串流所包含的位數(shù)少于該第一畫素數(shù)據(jù)串 流所包含的位數(shù)。該圖像顯示數(shù)據(jù)隨機存取內(nèi)存用來接收并暫存該第二畫素數(shù)據(jù)串流。該 振蕩器與該時序產(chǎn)生器共同配合產(chǎn)生該時脈。該電源調(diào)變模塊提供顯示該第二畫素數(shù)據(jù)串 流時所需的參考電壓、灰階值曲線、及亮度曲線。該圖像數(shù)據(jù)選取及顯示模塊自該圖像顯 示數(shù)據(jù)隨機存取內(nèi)存接收該第二畫素數(shù)據(jù)串流,并根據(jù)該電源調(diào)變模塊所提供的該參考電 壓、該灰階值曲線、及該亮度曲線來決定顯示該第二畫素數(shù)據(jù)串流的方式。該數(shù)據(jù)線驅(qū)動單 元用來根據(jù)該圖像數(shù)據(jù)選取及顯示模塊所決定顯示該第二畫素數(shù)據(jù)串流的方式,來控制一 顯示面板上的多個資料線,以顯示該第二畫素數(shù)據(jù)串流。
圖1為一般顯示器中所使用的數(shù)據(jù)線驅(qū)動電路的簡略示意圖。
圖2為本發(fā)明的實施例所揭露的一圖像數(shù)據(jù)處理模塊及包含該圖像數(shù)據(jù)處理模 塊的一數(shù)據(jù)線驅(qū)動電路的簡略示意圖。
圖3為圖2所示的移位暫存模塊的示意圖。
圖4為圖3所示的移位暫存模塊中部分信號的簡略波形示意圖。
具體實施方式
本發(fā)明的實施例揭露一種圖像數(shù)據(jù)處理模塊及包含該圖像數(shù)據(jù)處理模塊的數(shù)據(jù) 線驅(qū)動電路。該圖像數(shù)據(jù)處理模塊將系統(tǒng)介面所輸入的八位畫素數(shù)據(jù)以移位的方式轉(zhuǎn)換為 適合薄膜晶體管液晶顯示器所使用的六位畫素數(shù)據(jù),以在不需修改系統(tǒng)介面所輸出的畫素 數(shù)據(jù)格式的前提下順利的使薄膜晶體管液晶顯示器所使用的數(shù)據(jù)線驅(qū)動電路可以順利運作。
請參閱圖2,其為本發(fā)明的實施例所揭露的一圖像數(shù)據(jù)處理模塊205及包含圖像 數(shù)據(jù)處理模塊205的一數(shù)據(jù)線驅(qū)動電路200的簡略示意圖。相較于圖1所示的圖像數(shù)據(jù)處 理模塊105,圖像數(shù)據(jù)處理模塊205另外增加一移位暫存模塊210,來將系統(tǒng)介面130所產(chǎn) 生的八位畫素數(shù)據(jù)以移位方式轉(zhuǎn)換為六位畫素數(shù)據(jù),并同時改以支持八位畫素數(shù)據(jù)的第二 數(shù)據(jù)格式使時序產(chǎn)生器120產(chǎn)生配合六位畫素數(shù)據(jù)的該第二數(shù)據(jù)格式的時脈,如此一來, 當圖像顯示數(shù)據(jù)隨機存取內(nèi)存150接收到移位暫存模塊210所傳輸?shù)牧划嬎財?shù)據(jù)時,便 可直接以該第二數(shù)據(jù)格式暫存該六位畫素數(shù)據(jù)。另在圖2中,振蕩器110用來與時序產(chǎn)生器120共同產(chǎn)生時脈,電源調(diào)變模塊160提供顯示該六位畫素數(shù)據(jù)時所需的參考電壓、灰階 值曲線、亮度曲線;圖像數(shù)據(jù)選取及顯示模塊170由圖像顯示數(shù)據(jù)隨機存取內(nèi)存150接收 該六位畫素數(shù)據(jù),并根據(jù)電源調(diào)變模塊160所提供的參考電壓、灰階值曲線、亮度曲線來決 定如何顯示該六位畫素數(shù)據(jù)的方式。數(shù)據(jù)線驅(qū)動單元180會根據(jù)圖像數(shù)據(jù)選取及顯示模塊 170決定顯示該六位畫素數(shù)據(jù)的方式來控制顯示面板上的多條數(shù)據(jù)線,以顯示該六位畫素 數(shù)據(jù)。
請一并參閱圖3,其為根據(jù)本發(fā)明的實施例所揭露的圖2所示的移位暫存模塊210 的示意圖。如圖3所示,移位暫存模塊210包含多個串聯(lián)的D正反器FFO、FFl、FF2、FF3、 FF4、FF5、FF6、FF7,其中以八位的該第一數(shù)據(jù)格式所表示的一畫素數(shù)據(jù)串流DSR由系統(tǒng)介 面130傳輸而來。移位暫存模塊210另由時序產(chǎn)生器120接收一時脈CP,并由系統(tǒng)介面130 接收一重置(Reset)信號CR;當重置信號CR為低電位時代表系統(tǒng)介面130欲將移位暫存模 塊210所包含的多個D正反器FF0-FF7的狀態(tài)重置。時脈CP耦接于所有移位暫存模塊210 中的多個D正反器FF0-FF7的時脈輸入端C,且該每一 D正反器為正緣觸發(fā)。重置信號CR 輸入于多個D正反器FF0-FF7的重置端。在多個D正反器FF0-FF7中,第一個D正反器FFO 的輸入端D直接接收畫素數(shù)據(jù)串流DSR,D正反器FF0-FF6并各自以其輸出端Q與下一個D 正反器的輸入端D相耦接的方式進行串聯(lián),且最后一個D正反器FF7的輸出端Q未輸出信 號至其它D正反器,以完整加載畫素數(shù)據(jù)串流DSR中單一筆畫素數(shù)據(jù)所包含的八個位。利 用如圖3所示D正反器FF0-FF7的串聯(lián),D正反器FF7會儲存單一筆畫素數(shù)據(jù)中的最高權位 位(Most Significant Bit),而D正反器FFO會儲存該筆畫素數(shù)據(jù)中的最低權位位(Least Significant Bit)。在 D 正反器 FF0-FF7 的八個輸出信號 Q7、Q6、Q5、Q4、Q3、Q2、Q1、Q0 中, 僅有Q2-Q7所代表的六個位會被移位暫存模塊210輸出至圖像顯示數(shù)據(jù)隨機存取內(nèi)存150, 而將具有較低權位的兩個輸出信號QO及Ql加以排除,以在損失最小程度的精確度的情況 下將原先以八個位表示的畫素數(shù)據(jù)串流DSR包含的每一筆畫素數(shù)據(jù)更換為以Q2-Q7表示的 六位畫素數(shù)據(jù),而達到欲使數(shù)據(jù)線驅(qū)動電路可以順利運作的目的。
圖3所述的移位暫存模塊210的運作方式簡述如下。系統(tǒng)介面130在一次傳輸八 位的畫素數(shù)據(jù)串流DSR之前,會先以低電位的重置信號CR將移位暫存模塊210中的多個D 正反器FF0-FF7的狀態(tài)皆加以重置,接著各D正反器會開始接收單一筆畫素數(shù)據(jù)中所包含 的八個位。由于移位暫存模塊210為正緣觸發(fā),因此在時脈CP由低電位轉(zhuǎn)為高電位時,各 D正反器會將其所暫存的位往下一個與其耦接的D正反器傳輸;舉例來說,在時脈CP的某 一周期中,當時脈CP由低電位轉(zhuǎn)為高電位時,D正反器FF3會將其原本所暫存的位透過其 輸出端Q傳送至D正反器FF4的輸入端D。如此一來,假設畫素數(shù)據(jù)串流DSR的單一筆畫 素數(shù)據(jù)” 10100101”開始輸入至移位暫存模塊210并經(jīng)過時脈CP的八個周期后,D正反器 FF0-FF7會各自存放該畫素數(shù)據(jù)所包含的八個位,使得輸出信號Q7代表該畫素數(shù)據(jù)中的最 高權位位1,且輸出信號Q6-Q2各自依序代表位0、1、0、0、1。換言之,最后移位暫存模塊210 輸出至圖像顯示數(shù)據(jù)隨機存取內(nèi)存150的單一筆六位畫素數(shù)據(jù)為” 101001”,而達成將以八 位的該第一數(shù)據(jù)格式表示的畫素數(shù)據(jù)” 10100101”轉(zhuǎn)換為以六位的該第二數(shù)據(jù)格式表示的 畫素數(shù)據(jù)” 101001”的目的。
請參閱圖4,其為圖3所示的移位暫存模塊210中部分信號的簡略波形示意圖。如 圖4所示,在重置信號CR由低電位進入高電位后(亦即停止重置D正反器FF0-FF7之后),每當時脈CP進入升緣狀態(tài)時,輸出信號QO的信號會被傳遞至輸出信號Q1,輸出信號Ql的 信號會被傳遞至輸出信號Q2,其它輸出信號的傳遞方式皆依此類推。為了圖面的簡略,僅圖 標輸出信號Q0-Q3的波形示意圖,然輸出信號Q4-Q7可由圖3的敘述及圖4的圖示而可容 易推知。
圖3所示的移位暫存模塊210僅為本發(fā)明的一實施例,然而將圖2所示的移位暫 存模塊210以其它可使用移位方式將八位的畫素數(shù)據(jù)轉(zhuǎn)換為六位的畫素數(shù)據(jù)的其它移位 暫存模塊的實施例仍應視為本發(fā)明的范疇。
本發(fā)明的實施例所揭露的圖像數(shù)據(jù)處理模塊及包含該圖像數(shù)據(jù)處理模塊的數(shù)據(jù) 線驅(qū)動電路將系統(tǒng)介面所輸入的八位畫素數(shù)據(jù)以移位的方式轉(zhuǎn)換為適合薄膜晶體管液晶 顯示器所使用的六位畫素數(shù)據(jù),以在不需修改系統(tǒng)介面所輸出的畫素數(shù)據(jù)格式的前提下順 利的使薄膜晶體管液晶顯示器所使用的數(shù)據(jù)線驅(qū)動電路可以順利運作。
權利要求
1.一種圖像數(shù)據(jù)處理模塊,其應用于顯示器的數(shù)據(jù)線驅(qū)動電路,其特征在于包含 一時序產(chǎn)生器,其產(chǎn)生一時脈;一系統(tǒng)介面,其根據(jù)一第一數(shù)據(jù)傳輸格式產(chǎn)生一第一畫素數(shù)據(jù)串流; 一移位暫存模塊,其接收該時脈,并根據(jù)該時脈對該第一畫素數(shù)據(jù)串流進行移位處理, 以產(chǎn)生一第二畫素數(shù)據(jù)串流,其中該第二畫素數(shù)據(jù)串流符合一第二數(shù)據(jù)傳輸格式,且該第 二畫素數(shù)據(jù)串流所包含的位數(shù)少于該第一畫素數(shù)據(jù)串流所包含的位數(shù);及 一圖像顯示數(shù)據(jù)隨機存取內(nèi)存,其接收并暫存該第二畫素數(shù)據(jù)串流。
2.如權利要求1所述的圖像數(shù)據(jù)處理模塊,其特征在于該移位暫存模塊包含 多個串聯(lián)的D正反器,該多個D正反器中的一起始D正反器的一輸入端耦接于該系統(tǒng)介面,以接收該第一畫素數(shù)據(jù)串流,且該多個D正反器中除該起始D正反器以外的其它D正 反器的輸入端耦接于一對應的D正反器的一輸出端;其中該多個D正反器中的每一 D正反器的一時脈輸入端耦接于該時序產(chǎn)生器,以接收 該時脈,且該每一 D正反器的一重置端耦接于該系統(tǒng)介面,以接收一重置信號;其中該移位暫存模塊根據(jù)該多個D正反器中的部分D正反器的輸出信號產(chǎn)生該第二畫 素數(shù)據(jù)串流。
3.如權利要求2所述的圖像數(shù)據(jù)處理模塊,其特征在于該多個D正反器依序各自儲 存該第一畫素數(shù)據(jù)串流所包含的多個位中的一對應位,該多個D正反器中的一結(jié)尾D正反 器儲存該第一畫素數(shù)據(jù)串流所包含的該多個位中的一最高權位位,且該起始D正反器儲存 該第一畫素數(shù)據(jù)串流所包含的該多個位中的一最低權位位,其中用于產(chǎn)生該第二畫素數(shù)據(jù) 串流的該些輸出信號為該第一畫素數(shù)據(jù)串流所包含的該多個位中自該最高權位位起算的 多個高權位位,且該移位暫存模塊不輸出該第一畫素數(shù)據(jù)串流所包含的該多個位中除該多 個高權位位以外的多個低權位位,以將該多個低權位位由該第一畫素數(shù)據(jù)串流中排除而產(chǎn) 生該第二畫素數(shù)據(jù)串流。
4.一種用于顯示器的數(shù)據(jù)線驅(qū)動電路,包含一振蕩器、一電源調(diào)變模塊、一圖像數(shù)據(jù)選 取及顯示模塊及一數(shù)據(jù)線驅(qū)動單元,其特征在于該數(shù)據(jù)線驅(qū)動電路進一步包括一圖像數(shù) 據(jù)處理模塊,該圖像數(shù)據(jù)處理模塊包含一時序產(chǎn)生器,其產(chǎn)生一時脈;一系統(tǒng)介面,其根據(jù)一第一數(shù)據(jù)傳輸格式產(chǎn)生一第一畫素數(shù)據(jù)串流; 一移位暫存模塊,其接收該時脈,并根據(jù)該時脈對該第一畫素數(shù)據(jù)串流進行移位處理, 以產(chǎn)生一第二畫素數(shù)據(jù)串流,其中該第二畫素數(shù)據(jù)串流符合一第二數(shù)據(jù)傳輸格式,且該第 二畫素數(shù)據(jù)串流所包含的位數(shù)少于該第一畫素數(shù)據(jù)串流所包含的位數(shù);及 一圖像顯示數(shù)據(jù)隨機存取內(nèi)存,用來接收并暫存該第二畫素數(shù)據(jù)串流; 其中該振蕩器與該時序產(chǎn)生器共同配合產(chǎn)生該時脈,該電源調(diào)變模塊提供顯示該第二 畫素數(shù)據(jù)串流時所需的參考電壓、灰階值曲線及亮度曲線,該圖像數(shù)據(jù)選取及顯示模塊自 該圖像顯示數(shù)據(jù)隨機存取內(nèi)存接收該第二畫素數(shù)據(jù)串流,并根據(jù)該電源調(diào)變模塊所提供的 該參考電壓、該灰階值曲線及該亮度曲線來決定顯示該第二畫素數(shù)據(jù)串流的方式,該數(shù)據(jù) 線驅(qū)動單元根據(jù)該圖像數(shù)據(jù)選取及顯示模塊所決定顯示該第二畫素數(shù)據(jù)串流的方式,來控 制顯示器顯示該第二畫素數(shù)據(jù)串流。
5.如權利要求4所述的數(shù)據(jù)線驅(qū)動電路,其特征在于該移位暫存模塊包含多個串聯(lián)的D正反器,該多個D正反器中的一起始D正反器的一輸入端耦接于該系統(tǒng) 介面,以接收該第一畫素數(shù)據(jù)串流,且該多個D正反器中除該起始D正反器以外的其它D正 反器的輸入端耦接于一對應的D正反器的一輸出端;其中該多個D正反器中的每一 D正反器的一時脈輸入端耦接于該時序產(chǎn)生器,以接收 該時脈,且該每一 D正反器的一重置端耦接于該系統(tǒng)介面,以接收一重置信號;其中該移位暫存模塊根據(jù)該多個D正反器中的部分D正反器的輸出信號產(chǎn)生該第二畫 素數(shù)據(jù)串流。
6.如權利要求5所述的數(shù)據(jù)線驅(qū)動電路,其特征在于該多個D正反器依序各自儲存 該第一畫素數(shù)據(jù)串流所包含的多個位中的一對應位,該多個D正反器中的一結(jié)尾D正反器 儲存該第一畫素數(shù)據(jù)串流所包含的該多個位中的一最高權位位,且該起始D正反器儲存該 第一畫素數(shù)據(jù)串流所包含的該多個位中的一最低權位位,其中用于產(chǎn)生該第二畫素數(shù)據(jù)串 流的該些輸出信號為該第一畫素數(shù)據(jù)串流所包含的該多個位中自該最高權位位起算的多 個高權位位,且該移位暫存模塊不輸出該第一畫素數(shù)據(jù)串流所包含的該多個位中除該多個 高權位位以外的多個低權位位,以將該多個低權位位由該第一畫素數(shù)據(jù)串流中排除而產(chǎn)生 該第二畫素數(shù)據(jù)串流。
全文摘要
本發(fā)明涉及一種應用于顯示器的圖像數(shù)據(jù)處理模塊及數(shù)據(jù)線驅(qū)動電路。該圖像數(shù)據(jù)處理模塊將系統(tǒng)介面所輸入的八位畫素數(shù)據(jù)以移位的方式轉(zhuǎn)換為適合薄膜晶體管液晶顯示器所使用的六位畫素數(shù)據(jù),以在不需修改系統(tǒng)介面所輸出的畫素數(shù)據(jù)格式的前提下順利的使薄膜晶體管液晶顯示器所使用的數(shù)據(jù)線驅(qū)動電路可以順利運作。
文檔編號G09G3/36GK102034410SQ200910307990
公開日2011年4月27日 申請日期2009年9月30日 優(yōu)先權日2009年9月30日
發(fā)明者關賽新, 李光聰 申請人:群創(chuàng)光電股份有限公司, 群康科技(深圳)有限公司