亚洲狠狠干,亚洲国产福利精品一区二区,国产八区,激情文学亚洲色图

顯示器數(shù)字圖像縮放的場(chǎng)有效信號(hào)產(chǎn)生電路的制作方法

文檔序號(hào):2625788閱讀:467來(lái)源:國(guó)知局
專(zhuān)利名稱(chēng):顯示器數(shù)字圖像縮放的場(chǎng)有效信號(hào)產(chǎn)生電路的制作方法
技術(shù)領(lǐng)域
本實(shí)用新型屬于顯示器技術(shù)領(lǐng)域,更具體地說(shuō)涉及顯示器數(shù)字圖像縮放的場(chǎng)有效信號(hào)產(chǎn)生電路的改進(jìn)。
背景技術(shù)
在數(shù)字圖像縮放系統(tǒng)的設(shè)計(jì)中,首先要確定目標(biāo)圖像每幀開(kāi)始的位置,即產(chǎn)生場(chǎng)有效開(kāi)始信號(hào)vde_start。已有的實(shí)現(xiàn)以上結(jié)果的通常方法是用一個(gè)11位寬的計(jì)數(shù)器對(duì)源數(shù)據(jù)有效信號(hào)ore_de進(jìn)行計(jì)數(shù),數(shù)出輸入的行數(shù),并在場(chǎng)同步信號(hào)ori_vs有效時(shí)(即ori_vs=0)清零。當(dāng)計(jì)數(shù)器為3時(shí),使vde_start等于1,其余為零。這種方法需要一個(gè)十一位的計(jì)數(shù)器,電路復(fù)雜。并且由于在一場(chǎng)內(nèi),計(jì)數(shù)器不停地計(jì)算翻轉(zhuǎn),而實(shí)際卻只需一個(gè)時(shí)鐘寬度的高電平脈沖,當(dāng)計(jì)數(shù)器大于3以后的翻轉(zhuǎn)都沒(méi)有用處,帶來(lái)無(wú)意義的能耗。
本實(shí)用新型的目的,就在于克服上述缺點(diǎn)和不足,提供一種電路結(jié)構(gòu)簡(jiǎn)單,功耗低,可靠性高的顯示器數(shù)字圖像縮放的場(chǎng)有效信號(hào)產(chǎn)生電路。

發(fā)明內(nèi)容
為了達(dá)到上述目的,本實(shí)用新型用狀態(tài)機(jī)電路結(jié)構(gòu)產(chǎn)生數(shù)字圖像縮放系統(tǒng)中場(chǎng)有效開(kāi)始信號(hào)。
它包括輸入源圖像數(shù)據(jù)有效信號(hào)Ori_de和場(chǎng)同步信號(hào)ori_vs的依次連接的三級(jí)觸發(fā)器,將第三級(jí)觸發(fā)器的輸出反相然后與第二級(jí)觸發(fā)器的輸出相與得到與目標(biāo)時(shí)鐘同步的源數(shù)據(jù)有效上升沿脈沖信號(hào)ori_de_l1和源場(chǎng)同步上升沿脈沖信號(hào)ori_vs_l1的與門(mén),連接輸入源數(shù)據(jù)有效上升沿脈沖信號(hào)ori_de_l1和源場(chǎng)同步上升沿脈沖信號(hào)ori_vs_l1的有限狀態(tài)機(jī)(FSM)模塊,將ori_de_l1、有限狀態(tài)機(jī)(FSM)模塊的輸出端和ori_vs_l1取反后相與得到vde_start_tmp的與門(mén)以及與與門(mén)的輸出vde_start_tmp等信號(hào)相連接輸出場(chǎng)有效開(kāi)始信號(hào)vde_start的鎖存器。
有限狀態(tài)機(jī)(FSM)模塊包括與ori_de_l1和ori_vs_l1信號(hào)連接的邏輯電路LUT4-5444,與邏輯電路LUT4-5444連接的狀態(tài)處理FDC模塊,與狀態(tài)處理FDC模塊連接的邏輯電路LUT4-4550以及與邏輯電路LUT4-4550連接輸出狀態(tài)信號(hào)linecnt的狀態(tài)處理FDC模塊。
在數(shù)字圖像縮放系統(tǒng)設(shè)計(jì)時(shí),首先要確定目標(biāo)圖像每幀開(kāi)始的位置,即場(chǎng)有效開(kāi)始信號(hào)vde_start。該信號(hào)每隔一幀產(chǎn)生一個(gè)目標(biāo)時(shí)鐘周期寬度的高電平,可用于控制目標(biāo)同步信號(hào)的產(chǎn)生,決定何時(shí)開(kāi)始讀取行存儲(chǔ)器中的數(shù)據(jù),及對(duì)垂直方向上縮放系數(shù)產(chǎn)生進(jìn)行復(fù)位。由于源時(shí)鐘和目標(biāo)時(shí)鐘完全不同步,必須加行存儲(chǔ)器以緩存數(shù)據(jù)。為了確保對(duì)存儲(chǔ)器的讀寫(xiě)操作不互相沖突,必須要等待一段時(shí)間才能開(kāi)始讀取數(shù)據(jù),進(jìn)行縮放處理輸出新圖像。在實(shí)際電路中加了4行行存儲(chǔ)器。當(dāng)源圖像數(shù)據(jù)輸入兩行后,在開(kāi)始寫(xiě)第三行時(shí),輸出一個(gè)時(shí)鐘寬度的vde_start脈沖;然后開(kāi)始讀取數(shù)據(jù),進(jìn)行縮放運(yùn)算,產(chǎn)生目標(biāo)圖像像素。
為了用一簡(jiǎn)單電路實(shí)現(xiàn)目標(biāo)場(chǎng)有效信號(hào)開(kāi)始的產(chǎn)生,采用了帶有限狀態(tài)機(jī)(FSM)電路結(jié)構(gòu)來(lái)實(shí)現(xiàn)對(duì)輸入行的計(jì)數(shù)(linecnt),從而產(chǎn)生vde_start信號(hào)。Linecnt為兩個(gè)比特位寬的狀態(tài)信號(hào),在一幀圖像開(kāi)始前清零,并在每一輸入行到來(lái)時(shí)增加1,當(dāng)linecnt增加到3時(shí)不變,直到下一場(chǎng)開(kāi)始時(shí)清零。在第三行到來(lái)前,即linecnt由2變到3時(shí)輸出一個(gè)時(shí)鐘周期寬的脈沖信號(hào)作為目標(biāo)圖像的場(chǎng)有效信號(hào)的開(kāi)始信號(hào)。
本實(shí)用新型用一個(gè)有限狀態(tài)機(jī)(FSM)結(jié)構(gòu)來(lái)實(shí)現(xiàn)對(duì)輸入行的計(jì)數(shù)(linecnt),從而產(chǎn)生vde_start信號(hào)。有限狀態(tài)機(jī)(FSM)結(jié)構(gòu)及其內(nèi)部電路都是將verilog HDL代碼由syplify Pro綜合工具綜合得到。Ori_de和ori_vs是源圖像數(shù)據(jù)有效信號(hào)和場(chǎng)同步信號(hào)。由于源同步信號(hào)與目標(biāo)時(shí)鐘不同步,加了兩級(jí)觸發(fā)器(ori_de_d1、ori_de_d2和ori_vs_d1、ori_vs_d2)來(lái)消除跨時(shí)鐘信號(hào)帶來(lái)的不穩(wěn)和毛刺。并將第三級(jí)觸發(fā)器的輸出(ori_de_d3和ori_vs_d3)取反,與上第二級(jí)觸發(fā)器的輸出,得到與目標(biāo)時(shí)鐘同步的源數(shù)據(jù)有效上升沿脈沖信號(hào)ori_de_l1,和源場(chǎng)同步上升沿脈沖信號(hào)ori_vs_l1。它們只在一行或一場(chǎng)開(kāi)始時(shí)第個(gè)時(shí)鐘周期為1,其余為零。ori_de_l1和ori_vs_l1用于FSM的控制。當(dāng)復(fù)位信號(hào)rst_n為零時(shí)對(duì)所有的寄存器清零。當(dāng)ori_vs_l1為1時(shí),對(duì)狀態(tài)信號(hào)linecnt進(jìn)行清零。以后每當(dāng)ori_de_l1為1時(shí)變化一次。其狀態(tài)變化為2’b00→2’b01→2’b10→2’b11→2’b11當(dāng)linecnt達(dá)到2b’11后,就不再翻轉(zhuǎn),直到下一場(chǎng)的ori_vs_l1為高清零后才會(huì)再變。當(dāng)linecnt等于2’b10并且ori_de_l1為1、ori_vs_l1為零時(shí),vde_start_tmp為1,其余時(shí)候?yàn)榱恪de_start_tmp鎖存后輸出得到vde_start。由于linecnt的位寬小,翻轉(zhuǎn)很少,既節(jié)約了電路面積,又減少了能耗。
本實(shí)用新型的任務(wù)就是這樣完成的。
本實(shí)用新型電路簡(jiǎn)單,功耗低,可靠性高,生產(chǎn)成本低。它可廣泛應(yīng)用于各類(lèi)顯示器的數(shù)字視頻信號(hào)圖像縮放中。


圖1為本實(shí)用新型的電路原理圖。
圖2為有限狀態(tài)機(jī)模塊的電路原理圖。
具體實(shí)施方式
實(shí)施例1.一種顯示器數(shù)字圖像縮放的場(chǎng)有效信號(hào)產(chǎn)生電路,如圖1~圖2所示。它包括輸入源圖像數(shù)據(jù)有效信號(hào)Ori_de和場(chǎng)同步信號(hào)ori_vs的依次連接的三級(jí)觸發(fā)器(1),將第三級(jí)觸發(fā)器(2)的輸出反相然后與第二級(jí)觸發(fā)器(3)的輸出相與得到與目標(biāo)時(shí)鐘同步的源數(shù)據(jù)有效上升沿脈沖信號(hào)ori_de_l1和源場(chǎng)同步上升沿脈沖信號(hào)ori_vs_l1的與門(mén)(4),連接輸入源數(shù)據(jù)有效上升沿脈沖信號(hào)ori_de_l1和源場(chǎng)同步上升沿脈沖信號(hào)ori_vs_l1的有限狀態(tài)機(jī)(FSM)模塊(5),將ori_de_l1、有限狀態(tài)機(jī)(FSM)模塊5的輸出端和ori_vs_l1取反后相與得到vde_start_tmp的與門(mén)(6)以及與與門(mén)(6)的輸出vde_start_tmp等信號(hào)相連接輸出場(chǎng)有效開(kāi)始信號(hào)vde_start的鎖存器(7)。
有限狀態(tài)機(jī)(FSM)模塊(5)包括與ori_de_l1和ori_vs_l1信號(hào)連接的邏輯電路LUT4-5444(8),與邏輯電路LUT4-5444(8)連接的狀態(tài)處理FDC模塊(9),與狀態(tài)處理FDC模塊(9)連接的邏輯電路LUT4-4550(10)以及與邏輯電路LUT4-4550(10)連接輸出狀態(tài)信號(hào)linecnt的狀態(tài)處理FDC模塊(11)。
實(shí)施例1電路簡(jiǎn)單,功耗低,可靠性高??蓮V泛應(yīng)用于各類(lèi)顯示器的數(shù)字視頻信號(hào)圖像縮放中。
權(quán)利要求1.一種顯示器數(shù)字圖像縮放的場(chǎng)有效信號(hào)產(chǎn)生電路,其特征在于它至少包括輸入源圖像數(shù)據(jù)有效信號(hào)Ori_de和場(chǎng)同步信號(hào)ori_vs的依次連接的三級(jí)觸發(fā)器,將第三級(jí)觸發(fā)器的輸出反相然后與第二級(jí)觸發(fā)器的輸出相與得到與目標(biāo)時(shí)鐘同步的源數(shù)據(jù)有效上升沿脈沖信號(hào)ori_de_l1和源場(chǎng)同步上升沿脈沖信號(hào)ori_vs_l1的與門(mén),連接輸入源數(shù)據(jù)有效上升沿脈沖信號(hào)ori_de_l1和源場(chǎng)同步上升沿脈沖信號(hào)ori_vs_l1的有限狀態(tài)機(jī)(FSM)模塊,將ori_de_l1、有限狀態(tài)機(jī)(FSM)模塊的輸出端和ori_vs_l1取反后相與得到vde_start_tmp的與門(mén)以及與與門(mén)的輸出vde_start_tmp等信號(hào)相連接輸出場(chǎng)有效開(kāi)始信號(hào)vde_start的鎖存器。
2.按照權(quán)利要求1所述的顯示器數(shù)字圖像縮放的場(chǎng)有效信號(hào)產(chǎn)生電路,其特征在于所說(shuō)的有限狀態(tài)機(jī)(FSM)模塊包括與ori_de_l1和ori_vs_l1信號(hào)連接的邏輯電路LUT4-5444,與邏輯電路LUT4-5444連接的狀態(tài)處理FDC模塊,與狀態(tài)處理FDC模塊連接的邏輯電路LUT4-4550以及與邏輯電路LUT4-4550連接輸出狀態(tài)信號(hào)linecnt的狀態(tài)處理FDC模塊。
專(zhuān)利摘要一種顯示器數(shù)字圖像縮放的場(chǎng)有效信號(hào)產(chǎn)生電路,屬于顯示器技術(shù)。它包括輸入源圖像有效信號(hào)和場(chǎng)同步信號(hào)的三級(jí)觸發(fā)器,將第三級(jí)觸發(fā)器的輸出反相然后與第二級(jí)觸發(fā)器的輸出相與得到與目標(biāo)時(shí)鐘同步的源數(shù)據(jù)有效上升沿脈沖信號(hào)和源場(chǎng)同步上升沿脈沖信號(hào)的與門(mén),連接輸入源數(shù)據(jù)有效上升沿脈沖信號(hào)和源場(chǎng)同步上升沿脈沖信號(hào)的有限狀態(tài)機(jī)模塊,將ori_de_11、有限狀態(tài)機(jī)模塊的輸出端和ori_vs_11取反后相與的與門(mén)以及與與門(mén)的輸出信號(hào)連接的鎖存器。有限狀態(tài)機(jī)模塊包括邏輯電路LUT4-5444、狀態(tài)處理FDC模塊、邏輯電路LUT4-4550及狀態(tài)處理FDC模塊。它電路簡(jiǎn)單,功耗低,可靠性高??蓮V泛應(yīng)用于各類(lèi)顯示器的數(shù)字視頻信號(hào)圖像縮放中。
文檔編號(hào)G09G5/18GK2613022SQ0321671
公開(kāi)日2004年4月21日 申請(qǐng)日期2003年4月22日 優(yōu)先權(quán)日2003年4月22日
發(fā)明者何云鵬, 戰(zhàn)嘉瑾, 丁勇, 劉志恒, 陳永強(qiáng), 繆建兵 申請(qǐng)人:海信集團(tuán)有限公司
網(wǎng)友詢(xún)問(wèn)留言 已有0條留言
  • 還沒(méi)有人留言評(píng)論。精彩留言會(huì)獲得點(diǎn)贊!
1