技術(shù)編號(hào):9787342
提示:您尚未登錄,請(qǐng)點(diǎn) 登 陸 后下載,如果您還沒(méi)有賬戶(hù)請(qǐng)點(diǎn) 注 冊(cè) ,登陸完成后,請(qǐng)刷新本頁(yè)查看技術(shù)詳細(xì)信息。高速數(shù)據(jù)接口,如串行高級(jí)技術(shù)附件(SATA)、快捷外設(shè)互聯(lián)標(biāo)準(zhǔn)(PCIE)、安全數(shù)字輸入/輸出卡(SD1)、通用串行總線(xiàn)(USB)等,極容易因時(shí)鐘信號(hào)延時(shí),而發(fā)生數(shù)據(jù)抖動(dòng);明顯影響高速數(shù)據(jù)傳輸。發(fā)明內(nèi)容本發(fā)明提供一種低數(shù)據(jù)抖動(dòng)的主機(jī)端控制器(host controller),也可以芯片組的南橋?qū)崿F(xiàn)。根據(jù)本發(fā)明一種實(shí)施方式實(shí)現(xiàn)的一種高速數(shù)據(jù)接口主機(jī)端控制器,包括邏輯物理層、多個(gè)電子物理層、多工器、以及跨時(shí)域數(shù)據(jù)傳輸模塊。該邏輯物理層提供多組低速數(shù)據(jù),再分別由...
注意:該技術(shù)已申請(qǐng)專(zhuān)利,請(qǐng)尊重研發(fā)人員的辛勤研發(fā)付出,在未取得專(zhuān)利權(quán)人授權(quán)前,僅供技術(shù)研究參考不得用于商業(yè)用途。
該專(zhuān)利適合技術(shù)人員進(jìn)行技術(shù)研發(fā)參考以及查看自身技術(shù)是否侵權(quán),增加技術(shù)思路,做技術(shù)知識(shí)儲(chǔ)備,不適合論文引用。
請(qǐng)注意,此類(lèi)技術(shù)沒(méi)有源代碼,用于學(xué)習(xí)研究技術(shù)思路。