技術(shù)編號(hào):9666847
提示:您尚未登錄,請(qǐng)點(diǎn) 登 陸 后下載,如果您還沒有賬戶請(qǐng)點(diǎn) 注 冊(cè) ,登陸完成后,請(qǐng)刷新本頁(yè)查看技術(shù)詳細(xì)信息。 在模擬集成電路的設(shè)計(jì)中,電壓基準(zhǔn)的應(yīng)用越來越普遍,也變得越來越重要。電壓 基準(zhǔn)的電壓輸出一般不隨供電電源變化而變化,它的電源抑制比高,同時(shí)應(yīng)具有良好的溫 度特性。在所有的電壓基準(zhǔn)結(jié)構(gòu)中,帶隙基準(zhǔn)的輸出特性無疑是最突出的。通常帶隙基準(zhǔn) 源雖然能產(chǎn)生對(duì)VDD和溫度相對(duì)穩(wěn)定的基準(zhǔn)電壓,但其局限性是其只能產(chǎn)生固定的基準(zhǔn)電 壓。顯然,固定的基準(zhǔn)電壓對(duì)于電路設(shè)計(jì)者而言限制非常大,特別是在功耗要求和核心電壓 越來越低的情況下,要想克服上述問題和限制,必須對(duì)基準(zhǔn)源的結(jié)構(gòu)...
注意:該技術(shù)已申請(qǐng)專利,請(qǐng)尊重研發(fā)人員的辛勤研發(fā)付出,在未取得專利權(quán)人授權(quán)前,僅供技術(shù)研究參考不得用于商業(yè)用途。
該專利適合技術(shù)人員進(jìn)行技術(shù)研發(fā)參考以及查看自身技術(shù)是否侵權(quán),增加技術(shù)思路,做技術(shù)知識(shí)儲(chǔ)備,不適合論文引用。