技術(shù)編號:6636475
提示:您尚未登錄,請點(diǎn) 登 陸 后下載,如果您還沒有賬戶請點(diǎn) 注 冊 ,登陸完成后,請刷新本頁查看技術(shù)詳細(xì)信息。本發(fā)明公開了,將N路模擬信號接入N路MUX開關(guān)陣列輸入口;MCU發(fā)送時鐘同步信號至FPGA,F(xiàn)PGA根據(jù)該信號依次輸出片選擇與通道選擇號給MUX開關(guān)陣列;N路MUX開關(guān)陣列根據(jù)FPGA片選擇與通道選擇信號,依次打開對應(yīng)通道的開關(guān),將外部模擬信號轉(zhuǎn)換成單路信號,通過唯一的MCU模擬信號輸入IO,傳送至內(nèi)部AD轉(zhuǎn)換器;AD轉(zhuǎn)換器依據(jù)信號CLK,對單路信號觸發(fā)采樣,轉(zhuǎn)換完成后,DMA控制器自動將數(shù)據(jù)存入內(nèi)部RAM,待單周期或數(shù)周期N通道的模擬量轉(zhuǎn)換完畢后,自動產(chǎn)...
注意:該技術(shù)已申請專利,請尊重研發(fā)人員的辛勤研發(fā)付出,在未取得專利權(quán)人授權(quán)前,僅供技術(shù)研究參考不得用于商業(yè)用途。
該專利適合技術(shù)人員進(jìn)行技術(shù)研發(fā)參考以及查看自身技術(shù)是否侵權(quán),增加技術(shù)思路,做技術(shù)知識儲備,不適合論文引用。
請注意,此類技術(shù)沒有源代碼,用于學(xué)習(xí)研究技術(shù)思路。