技術(shù)編號(hào):6327864
提示:您尚未登錄,請(qǐng)點(diǎn) 登 陸 后下載,如果您還沒有賬戶請(qǐng)點(diǎn) 注 冊(cè) ,登陸完成后,請(qǐng)刷新本頁查看技術(shù)詳細(xì)信息。本發(fā)明屬于嵌入式系統(tǒng)領(lǐng)域,具體涉及一種防止現(xiàn)場可編程門陣列(FPGA)在運(yùn)行過程中,長時(shí)間運(yùn)行某一特定功能區(qū)域?qū)е戮植繀^(qū)域過熱而引發(fā)FPGA局部區(qū)域運(yùn)行異常的系統(tǒng)。背景技術(shù)現(xiàn)場可編程門陣列(FPGA)具有良好的可編程特性,其不僅有專用集成電路的運(yùn)行速度和可靠性,而且具有通用處理器的靈活性。因此基于FPGA的嵌入式系統(tǒng)具有高能效、低功耗、開發(fā)周期短等特性,且隨著FPGA嵌入式系統(tǒng)開發(fā)成本的不斷降低、FPGA集成度越來越高使其能解決更復(fù)雜的邏輯功能,在很多場合...
注意:該技術(shù)已申請(qǐng)專利,請(qǐng)尊重研發(fā)人員的辛勤研發(fā)付出,在未取得專利權(quán)人授權(quán)前,僅供技術(shù)研究參考不得用于商業(yè)用途。
該專利適合技術(shù)人員進(jìn)行技術(shù)研發(fā)參考以及查看自身技術(shù)是否侵權(quán),增加技術(shù)思路,做技術(shù)知識(shí)儲(chǔ)備,不適合論文引用。