優(yōu)化了大信號(hào)處理能力的高速數(shù)字信號(hào)電路的制作方法
【專利摘要】本實(shí)用新型提供了優(yōu)化了大信號(hào)處理能力的高速數(shù)字信號(hào)電路,包括:差分負(fù)反饋網(wǎng)絡(luò)、低通環(huán)節(jié)、開(kāi)關(guān)管M7、M8以及尾電流源I3;開(kāi)關(guān)管M7、M8的源極相連,漏極與差分負(fù)反饋網(wǎng)絡(luò)連接,形成低頻負(fù)反饋網(wǎng)絡(luò);低通環(huán)節(jié)包括依次串聯(lián)連接在OUTN和OUTP之間的電阻R5、電容C1、電容C2和電阻R6;電阻R5和電容C1的連接端與開(kāi)關(guān)管M7的柵極連接;電阻R6和電容C2的連接端與開(kāi)關(guān)管M8的柵極連接;使得OUTN和OUTP的輸出經(jīng)過(guò)該低通環(huán)節(jié)后,其中的直流部分反饋至開(kāi)關(guān)管M7、M8的柵極;尾電流源I3設(shè)置在開(kāi)關(guān)管M7、M8的源極與地之間,開(kāi)關(guān)管M7、M8始終處于導(dǎo)通狀態(tài),使其的漏極對(duì)差分負(fù)反饋網(wǎng)絡(luò)形成一偏置電流。
【專利說(shuō)明】
優(yōu)化了大信號(hào)處理能力的高速數(shù)字信號(hào)電路
技術(shù)領(lǐng)域
[0001] 本實(shí)用新型涉及一種數(shù)字信號(hào)電路,尤其涉及一種高速數(shù)字信號(hào)電路。
【背景技術(shù)】
[0002] 高速數(shù)字信號(hào)電路廣泛應(yīng)用于光通信的高速集成電路設(shè)計(jì),如TIA,LA,LDD等。它 的原理是利用差分負(fù)反饋,來(lái)拓展電路帶寬。雖然現(xiàn)有技術(shù)方案可以有效的處理小信號(hào),但 是無(wú)法處理大信號(hào)。因?yàn)楫?dāng)輸入為大信號(hào)時(shí),會(huì)使電路工作在切換狀態(tài),尾電流源的電流要 么完全流經(jīng)其中兩個(gè)開(kāi)關(guān)管,要么就完全的流另外兩個(gè)開(kāi)關(guān)管。使得其中兩個(gè)開(kāi)關(guān)管從有 電流狀態(tài)(飽和態(tài))進(jìn)入無(wú)電流狀態(tài)(接近關(guān)斷),由于其跨導(dǎo)gm在接近關(guān)斷狀態(tài)時(shí),會(huì)變得 非常小,因此開(kāi)關(guān)速度將大大降低,從而使得輸出信號(hào)眼圖邊緣速度急劇變慢,劣化眼圖質(zhì) 量。 【實(shí)用新型內(nèi)容】
[0003] 本實(shí)用新型所要解決的主要技術(shù)問(wèn)題是提供一種優(yōu)化了大信號(hào)處理能力的高速 數(shù)字信號(hào)電路,保證大信號(hào)輸入下,輸出信號(hào)眼圖質(zhì)量良好。
[0004] 為了解決上述的技術(shù)問(wèn)題,本實(shí)用新型提供了一種優(yōu)化了大信號(hào)處理能力的高速 數(shù)字信號(hào)電路,包括:差分負(fù)反饋網(wǎng)絡(luò)、低通環(huán)節(jié)、開(kāi)關(guān)管M7、M8以及尾電流源13;
[0005] 所述開(kāi)關(guān)管M7、M8的源極相連,漏極與所述差分負(fù)反饋網(wǎng)絡(luò)連接,形成低頻負(fù)反饋 網(wǎng)絡(luò);
[0006] 所述低通環(huán)節(jié)包括依次串聯(lián)連接在0UTN和0UTP之間的電阻R5、電容C1、電容C2和 電阻R6;所述電阻R5和電容C1的連接端與所述開(kāi)關(guān)管M7的柵極連接;所述電阻R6和電容C2 的連接端與所述開(kāi)關(guān)管M8的柵極連接;使得所述0UTN和0UTP的輸出經(jīng)過(guò)該低通環(huán)節(jié)后,其 中的直流部分反饋至所述開(kāi)關(guān)管M7、M8的柵極;
[0007] 所述尾電流源13設(shè)置在所述開(kāi)關(guān)管M7、M8的源極與地之間,所述開(kāi)關(guān)管M7、M8始終 處于導(dǎo)通狀態(tài),使其的漏極對(duì)所述差分負(fù)反饋網(wǎng)絡(luò)形成一偏置電流。
[0008] 在一較佳實(shí)施例中:所述差分負(fù)反饋網(wǎng)絡(luò)包括對(duì)稱設(shè)置的開(kāi)關(guān)管Ml、M2,其柵極分 別與INN、INP連接,源極相互連接且通過(guò)電流源II接地;所述開(kāi)關(guān)管Ml的漏極與開(kāi)關(guān)管M7的 漏極連接,開(kāi)關(guān)管M2的漏極與開(kāi)關(guān)管M8的漏極連接。
[0009] 在一較佳實(shí)施例中:所述差分負(fù)反饋網(wǎng)絡(luò)還包括對(duì)稱設(shè)置的開(kāi)關(guān)管M5、M6;所述開(kāi) 關(guān)管M5的漏極與M6的漏極連接并與VDD連接;所述開(kāi)關(guān)管M5的源極與Ml的漏極連接,開(kāi)關(guān)管 M6的源極與M2的漏極連接。
[0010]在一較佳實(shí)施例中:所述差分負(fù)反饋網(wǎng)絡(luò)還包括對(duì)稱設(shè)置的開(kāi)關(guān)管M3、M4;其源極 相互連接并通過(guò)尾電流源12接地;開(kāi)關(guān)管M3的柵極與Ml的漏極連接,開(kāi)關(guān)管M4的柵極與M2 的漏極連接;開(kāi)關(guān)管M3的漏極與0UTP連接,開(kāi)關(guān)管M4的漏極與0UTN連接。
[0011]在一較佳實(shí)施例中:還包括串聯(lián)連接的電阻R1、R3,以及串聯(lián)連接的電阻R2、R4;其 中電阻RI、R3串聯(lián)連接在VDD與0UTP之間;電阻R2、R4串聯(lián)連接在VDD與0UTN之間;所述電阻 RI、R3的連接端與所述開(kāi)關(guān)管M5的柵極連接,電阻R2、R4的連接端與所述開(kāi)關(guān)管M6的柵極連 接。
[0012] 在一較佳實(shí)施例中:所述開(kāi)關(guān)管為三極管或M0S管。
[0013] 相較于現(xiàn)有技術(shù),本實(shí)用新型的技術(shù)方案具備以下的有益效果:
[0014] 1.本實(shí)用新型提供的一種優(yōu)化了大信號(hào)處理能力的高速數(shù)字信號(hào)電路,由于尾電 流源13作為固定的尾電流源,因此,在大信號(hào)輸入時(shí),開(kāi)關(guān)管M5或M6不會(huì)進(jìn)入關(guān)斷狀態(tài),因 為它們有個(gè)固定的最小偏置電流約為
因此M5或M6的gm會(huì)保持一個(gè)最小值,從而保證信 號(hào)的邊緣速度,優(yōu)化了輸出信號(hào)眼圖質(zhì)量。
[0015] 2.本實(shí)用新型提供的一種優(yōu)化了大信號(hào)處理能力的高速數(shù)字信號(hào)電路,增加了直 流失調(diào)補(bǔ)償功能,0UTN與0UTP通過(guò)低通環(huán)節(jié),其直流成分被反饋至M7與M8的柵極,M7,M8通 過(guò)漏極與主電路相連,形成了低頻負(fù)反饋網(wǎng)絡(luò),其低頻截止頻率由該環(huán)路的增益帶寬積來(lái) 決定。
【附圖說(shuō)明】
[0016] 圖1為本實(shí)用新型優(yōu)選實(shí)施例的電路結(jié)構(gòu)圖。
【具體實(shí)施方式】
[0017] 下面結(jié)合附圖和【具體實(shí)施方式】對(duì)本實(shí)用新型作進(jìn)一步說(shuō)明。
[0018] 參考圖1,一種優(yōu)化了大信號(hào)處理能力的高速數(shù)字信號(hào)電路,包括:差分負(fù)反饋網(wǎng) 絡(luò)、低通環(huán)節(jié)、開(kāi)關(guān)管M7、M8以及尾電流源13;
[0019]所述差分負(fù)反饋網(wǎng)絡(luò)包括對(duì)稱設(shè)置的開(kāi)關(guān)管Ml、M2,其柵極分別與INN、INP連接, 源極相互連接且通過(guò)電流源11接地;所述開(kāi)關(guān)管Ml的漏極與開(kāi)關(guān)管M7的漏極連接,開(kāi)關(guān)管 M2的漏極與開(kāi)關(guān)管M8的漏極連接。以及
[0020] 對(duì)稱設(shè)置的開(kāi)關(guān)管M3、M4;其源極相互連接并通過(guò)尾電流源12接地;開(kāi)關(guān)管M3的柵 極與Ml的漏極連接,開(kāi)關(guān)管M4的柵極與M2的漏極連接;開(kāi)關(guān)管M3的漏極與0UTP連接,開(kāi)關(guān)管 M4的漏極與0UTN連接。
[0021] 另外,還包括對(duì)稱設(shè)置的開(kāi)關(guān)管M5、M6;所述開(kāi)關(guān)管M5的漏極與M6的漏極連接并與 VDD連接;所述開(kāi)關(guān)管M5的源極與Ml的漏極連接,開(kāi)關(guān)管M6的源極與M2的漏極連接。
[0022] 還包括串聯(lián)連接的電阻Rl、R3,以及串聯(lián)連接的電阻R2、R4;其中電阻RI、R3串聯(lián)連 接在VDD與0UTP之間;電阻R2、R4串聯(lián)連接在VDD與0UTN之間;所述電阻RI、R3的連接端與所 述開(kāi)關(guān)管M5的柵極連接,電阻R2、R4的連接端與所述開(kāi)關(guān)管M6的柵極連接。
[0023]所述開(kāi)關(guān)管M7、M8的源極相連,漏極與所述差分負(fù)反饋網(wǎng)絡(luò)連接,形成低頻負(fù)反饋 網(wǎng)絡(luò);
[0024] 所述低通環(huán)節(jié)包括依次串聯(lián)連接在0UTN和0UTP之間的電阻R5、電容C1、電容C2和 電阻R6;所述電阻R5和電容C1的連接端與所述開(kāi)關(guān)管M7的柵極連接;所述電阻R6和電容C2 的連接端與所述開(kāi)關(guān)管M8的柵極連接;使得所述0UTN和0UTP的輸出經(jīng)過(guò)該低通環(huán)節(jié)后,其 中的直流部分反饋至所述開(kāi)關(guān)管M7、M8的柵極;
[0025] 所述尾電流源13設(shè)置在所述開(kāi)關(guān)管M7、M8的源極與地之間,所述開(kāi)關(guān)管M7、M8始終 處于導(dǎo)通狀態(tài),使其的漏極對(duì)所述差分負(fù)反饋網(wǎng)絡(luò)形成一偏置電流。
[0026] 1.本實(shí)用新型提供的一種優(yōu)化了大信號(hào)處理能力的高速數(shù)字信號(hào)電路,由于尾電 流源13作為固定的尾電流源,因此,在大信號(hào)輸入時(shí),開(kāi)關(guān)管M5或M6不會(huì)進(jìn)入亞閾值狀態(tài), 因?yàn)樗鼈冇袀€(gè)固定的最小偏置電流約為
因此M5或M6的gm會(huì)保持一個(gè)最小值,從而保證 信號(hào)的邊緣速度,優(yōu)化了輸出信號(hào)眼圖質(zhì)量。
[0027] 2.本實(shí)用新型提供的一種優(yōu)化了大信號(hào)處理能力的高速數(shù)字信號(hào)電路,增加了直 流失調(diào)補(bǔ)償功能,0UTN與0UTP通過(guò)低通環(huán)節(jié),其直流成分被反饋至M7與M8的柵極,M7,M8通 過(guò)漏極與主電路相連,形成了低頻負(fù)反饋網(wǎng)絡(luò),其低頻截止頻率由該環(huán)路的增益帶寬積來(lái) 決定。
[0028]本實(shí)施例中,所述開(kāi)關(guān)管為三極管或M0S管。
[0029]以上所述,僅為本實(shí)用新型較佳的【具體實(shí)施方式】,但本實(shí)用新型的保護(hù)范圍并不 局限于此,任何熟悉本技術(shù)領(lǐng)域的技術(shù)人員在本實(shí)用新型揭露的技術(shù)范圍內(nèi),可輕易想到 的變化或替換,都應(yīng)涵蓋在本實(shí)用新型的保護(hù)范圍之內(nèi)。因此,本實(shí)用新型的保護(hù)范圍應(yīng)該 以權(quán)利要求的保護(hù)范圍為準(zhǔn)。
【主權(quán)項(xiàng)】
1. 一種優(yōu)化了大信號(hào)處理能力的高速數(shù)字信號(hào)電路,其特征在于包括:差分負(fù)反饋網(wǎng) 絡(luò)、低通環(huán)節(jié)、開(kāi)關(guān)管M7、M8以及尾電流源13; 所述開(kāi)關(guān)管M7、M8的源極相連,漏極與所述差分負(fù)反饋網(wǎng)絡(luò)連接,形成低頻負(fù)反饋網(wǎng) 絡(luò); 所述低通環(huán)節(jié)包括依次串聯(lián)連接在OUTN和OUTP之間的電阻R5、電容C1、電容C2和電阻 R6;所述電阻R5和電容C1的連接端與所述開(kāi)關(guān)管M7的柵極連接;所述電阻R6和電容C2的連 接端與所述開(kāi)關(guān)管M8的柵極連接;使得所述OUTN和OUTP的輸出經(jīng)過(guò)該低通環(huán)節(jié)后,其中的 直流部分反饋至所述開(kāi)關(guān)管M7、M8的柵極; 所述尾電流源13設(shè)置在所述開(kāi)關(guān)管M7、M8的源極與地之間,所述開(kāi)關(guān)管M7、M8始終處于 導(dǎo)通狀態(tài),使其的漏極對(duì)所述差分負(fù)反饋網(wǎng)絡(luò)形成一偏置電流。2. 根據(jù)權(quán)利要求1所述的一種優(yōu)化了大信號(hào)處理能力的高速數(shù)字信號(hào)電路,其特征在 于:所述差分負(fù)反饋網(wǎng)絡(luò)包括對(duì)稱設(shè)置的開(kāi)關(guān)管Ml、M2,其柵極分別與INN、INP連接,源極相 互連接且通過(guò)電流源II接地;所述開(kāi)關(guān)管Ml的漏極與開(kāi)關(guān)管M7的漏極連接,開(kāi)關(guān)管M2的漏 極與開(kāi)關(guān)管M8的漏極連接。3. 根據(jù)權(quán)利要求2所述的一種優(yōu)化了大信號(hào)處理能力的高速數(shù)字信號(hào)電路,其特征在 于:所述差分負(fù)反饋網(wǎng)絡(luò)還包括對(duì)稱設(shè)置的開(kāi)關(guān)管M5、M6;所述開(kāi)關(guān)管M5的漏極與M6的漏極 連接并與VDD連接;所述開(kāi)關(guān)管M5的源極與Ml的漏極連接,開(kāi)關(guān)管M6的源極與M2的漏極連 接。4. 根據(jù)權(quán)利要求3所述的一種優(yōu)化了大信號(hào)處理能力的高速數(shù)字信號(hào)電路,其特征在 于:所述差分負(fù)反饋網(wǎng)絡(luò)還包括對(duì)稱設(shè)置的開(kāi)關(guān)管M3、M4;其源極相互連接并通過(guò)尾電流源 12接地;開(kāi)關(guān)管M3的柵極與Ml的漏極連接,開(kāi)關(guān)管M4的柵極與M2的漏極連接;開(kāi)關(guān)管M3的漏 極與OUTP連接,開(kāi)關(guān)管M4的漏極與OUTN連接。5. 根據(jù)權(quán)利要求4所述的一種優(yōu)化了大信號(hào)處理能力的高速數(shù)字信號(hào)電路,其特征在 于:還包括串聯(lián)連接的電阻Rl、R3,以及串聯(lián)連接的電阻R2、R4;其中電阻RI、R3串聯(lián)連接在 VDD與OUTP之間;電阻R2、R4串聯(lián)連接在VDD與OUTN之間;所述電阻RI、R3的連接端與所述開(kāi) 關(guān)管M5的柵極連接,電阻R2、R4的連接端與所述開(kāi)關(guān)管M6的柵極連接。6. 根據(jù)權(quán)利要求1-5中任一項(xiàng)所述的一種優(yōu)化了大信號(hào)處理能力的高速數(shù)字信號(hào)電 路,其特征在于:所述開(kāi)關(guān)管為三極管或M0S管。
【文檔編號(hào)】H04B10/50GK205647529SQ201620364958
【公開(kāi)日】2016年10月12日
【申請(qǐng)日】2016年4月27日
【發(fā)明人】陳偉, 潘劍華
【申請(qǐng)人】廈門(mén)優(yōu)迅高速芯片有限公司