一種邏輯保護(hù)射極耦合式反向電流源圖形處理系統(tǒng)的制作方法
【專利摘要】本發(fā)明公開了一種邏輯保護(hù)射極耦合式反向電流源圖形處理系統(tǒng),主要由圖像傳感器,與該圖像傳感器相連接的驅(qū)動(dòng)電路,與驅(qū)動(dòng)電路相連接的處理電路,與處理電路相連接的射極耦合式非對稱觸發(fā)電路,以及串接在驅(qū)動(dòng)電路與處理電路之間的精密反向電流源電路組成,其特征在于,在射極耦合式非對稱觸發(fā)電路與驅(qū)動(dòng)電路之間串接有光束激發(fā)式邏輯放大電路,而在光束激發(fā)式邏輯放大電路與驅(qū)動(dòng)電路之間則還串接有邏輯保護(hù)射極耦合式放大電路。本發(fā)明的整體結(jié)構(gòu)非常簡單,在結(jié)合射極耦合式非對稱觸發(fā)電路后,其處理速度較傳統(tǒng)的有了很大的提高,處理1028*1028像素的圖片僅需0.3s,為傳統(tǒng)處理速度的20倍以上。
【專利說明】一種邏輯保護(hù)射極耦合式反向電流源圖形處理系統(tǒng)
【技術(shù)領(lǐng)域】
[0001]本發(fā)明屬于圖像處理【技術(shù)領(lǐng)域】,具體是指一種邏輯保護(hù)射極耦合式反向電流源圖形處理系統(tǒng)。
【背景技術(shù)】
[0002]目前,以掃描儀為代表的圖像識(shí)別產(chǎn)品層出不窮,其極大的豐富了人們的生活。但是,目前這些圖像識(shí)別產(chǎn)品的圖像識(shí)別能力具有一定的局限性,即其圖像識(shí)別速度和精度仍然不高,加之在識(shí)別過程中會(huì)出現(xiàn)圖像或紙張與掃描傳感器不嚴(yán)密貼合的情況,因此會(huì)導(dǎo)致出現(xiàn)失真區(qū)域,不能真實(shí)的反映出實(shí)際效果。同時(shí),由于這些圖像識(shí)別產(chǎn)品的驅(qū)動(dòng)電路也容易受到外界環(huán)境的電磁干擾,不能有效的對電流脈沖進(jìn)行去除,因此其使用性能也容易受到影響。
【發(fā)明內(nèi)容】
[0003]本發(fā)明的目的在于克服目前圖像識(shí)別系統(tǒng)所存在的識(shí)別速度、精度不高,性能不穩(wěn)定的缺陷,提供一種邏輯保護(hù)射極耦合式反向電流源圖形處理系統(tǒng)。
[0004]本發(fā)明的目的通過下述技術(shù)方案實(shí)現(xiàn):一種邏輯保護(hù)射極耦合式反向電流源圖形處理系統(tǒng),主要由圖像傳感器,與該圖像傳感器相連接的驅(qū)動(dòng)電路,與驅(qū)動(dòng)電路相連接的處理電路,與處理電路相連接的射極耦合式非對稱觸發(fā)電路,以及串接在驅(qū)動(dòng)電路與處理電路之間的精密反向電流源電路組成。同時(shí),在射極耦合式非對稱觸發(fā)電路與驅(qū)動(dòng)電路之間串接有光束激發(fā)式邏輯放大電路,而在光束激發(fā)式邏輯放大電路與驅(qū)動(dòng)電路之間則還串接有邏輯保護(hù)射極耦合式放大電路;所述光束激發(fā)式邏輯放大電路主要由功率放大器Pl,與非門ICl,與非門IC2,與非門IC3,負(fù)極與功率放大器Pl的正極輸入端相連接、正極經(jīng)光二極管D2后接地的極性電容C13,一端與極性電容C13的正極相連接、另一端經(jīng)二極管D3后接地的電阻R17,正極與電阻R17和二極管D3的連接點(diǎn)相連接、負(fù)極接地的極性電容C15,一端與與非門ICl的負(fù)極輸入端相連接、另一端與功率放大器Pl的正極輸入端相連接的電阻R18,串接在功率放大器Pl的負(fù)極輸入端與輸出端之間的電阻R19,一端與與非門ICl的輸出端相連接、另一端與與非門IC3的負(fù)極輸入端相連接的電阻R20,正極與與非門IC2的輸出端相連接、負(fù)極與與非門IC3的負(fù)極輸入端相連接的電容C14,以及一端與極性電容C15的正極相連接、另一端與與非門IC2的負(fù)極輸入端相連接的電阻R21組成;所述與非門ICl的正極輸入端與功率放大器Pl的負(fù)極輸入端相連接,其輸出端與與非門IC2的正極輸入端相連接,與非門IC3的正極輸入端與功率放大器Pl的輸出端相連接,極性電容C13的正極與射極耦合式非對稱觸發(fā)電路相連接。
[0005]所述邏輯保護(hù)射極耦合式放大電路主要由三極管Q5,三極管Q6,功率放大器P2,功率放大器P3,串接在功率放大器P2的負(fù)極輸入端與輸出端之間的電阻R23,串接在功率放大器P3的正極輸入端與輸出端之間的極性電容C18,串接在功率放大器P2的正極輸入端與三極管Q5的集電極之間的電阻R22,串接在三極管Q5的集電極與三極管Q6的基極之間的電阻R24,與電阻R24相并聯(lián)的電容C17,負(fù)極與功率放大器P2的正極輸入端相連接、正極經(jīng)電阻R25后與三極管Q5的發(fā)射極相連接的極性電容C16,串接在三極管Q6的基極與極性電容C16的正極之間的電阻R26,正極與三極管Q6的發(fā)射極相連接、負(fù)極順次經(jīng)穩(wěn)壓二極管D4和電阻R27后與功率放大器P2的輸出端相連接的電容C19,P極與功率放大器P3的輸出端相連接、N極經(jīng)電阻R29和電阻R28后與穩(wěn)壓二極管D4與電阻R27的連接點(diǎn)相連接的二極管D5以及P極與電容C19的負(fù)極相連接、N極與二極管D5與電阻R29的連接點(diǎn)相連接的穩(wěn)壓二極管D6組成;所述三極管Q5的基極與極性電容C16的正極相連接,其發(fā)射極與三極管Q6的發(fā)射極相連接,其集電極與功率放大器P2的負(fù)極輸入端相連接;三極管Q5的集電極與功率放大器P3的負(fù)極輸入端相連接,功率放大器P3的正極輸入端與功率放大器P2的輸出端相連接;所述極性電容C16的正極則與驅(qū)動(dòng)電路相連接,而電阻R29與電阻R28的連接點(diǎn)與與非門IC3的輸出端相連接。
[0006]所述精密反向電流源電路由LMC6062型運(yùn)算放大器P,一端與LMC6062型運(yùn)算放大器P的負(fù)極輸入端相連接、另一端經(jīng)電流源S后與LMC6062型運(yùn)算放大器P的正極輸入端相連接的電阻R15,一端與LMC6062型運(yùn)算放大器P的負(fù)極輸入端相連接、另一端經(jīng)LM4431電壓參考電路后與LMC6062型運(yùn)算放大器P的輸出端相連接的電阻R14,以及串接在LMC6062型運(yùn)算放大器P的正極輸入端與輸出端之間的電阻R16組成;其中,電阻R14和LM4431電壓參考電路的連接點(diǎn)與處理電路的輸入端相連接,而LMC6062型運(yùn)算放大器P的輸出端則與驅(qū)動(dòng)電路的輸入端相連接。
[0007]所述射極耦合式非對稱觸發(fā)電路主要由射極耦合式非對稱電路,以及與其輸出端相連接的無源π型濾波電路組成;其中,所述射極耦合式非對稱電路由三極管Q1,三極管Q2,三極管Q3,串接在三極管Q2的發(fā)射極與三極管Q3的基極之間的一級濾波電路,串接在三極管Q3的集電極與二極管Q2的集電極之間的電阻R7,串接在三極管Ql的集電極與三極管Q2的集電極之間的電阻R3,串接在三極管Ql的發(fā)射極與無源π型濾波電路之間的二級濾波電路,串接在三極管Ql的基極與無源π型濾波電路之間的三級濾波器,以及串接在三極管Ql的基極與無源π型濾波電路之間的電阻R2和串接在三極管Q3的基極與無源型濾波電路之間的電阻R6組成;所述三極管Q2的基極與三極管Ql的集電極相連接,其集電極與無源π型濾波電路相連接,所述三極管Q2的發(fā)射極與三極管Q3的發(fā)射極均接地。
[0008]所述無源型濾波電路由電容Cl、電容C2,以及串接在電容Cl的正極與電容C2的正極之間的電阻R8組成;所述三極管Q2的集電極則與電容C2的正極相連接,所述極性電容C13的正極與電容Cl的正極相連接。
[0009]所述驅(qū)動(dòng)電路由高速驅(qū)動(dòng)芯片K,三極管Q4,一端與高速驅(qū)動(dòng)芯片K的FX管腳相連接、另一端與三極管Ql的基極相連接的電阻R12,一端與高速驅(qū)動(dòng)芯片K的Fl管腳相連接、另一端經(jīng)電容Cll后與高速驅(qū)動(dòng)芯片K的FC管腳相連接的電阻R13,以及一端與三極管Q4的發(fā)射極相連接、另一端經(jīng)極性電容C12后與高速驅(qū)動(dòng)芯片K的BE管腳相連接的電阻R14組成;所述三極管Q4的集電極接地,且所述的圖像傳感器則直接與高速驅(qū)動(dòng)芯片K的F2管腳相連接;同時(shí),該高速驅(qū)動(dòng)芯片K的BN端與極性電容C16的正極相連接,所述LMC6062型運(yùn)算放大器P的輸出端則與高速驅(qū)動(dòng)芯片K的Ml管腳相連接。
[0010]所述的處理電路由驅(qū)動(dòng)芯片U,P極與驅(qū)動(dòng)芯片U的SW管腳相連接、N極經(jīng)極性電容C6后接地的二極管Dl,一端與二極管Dl的N極相連接、另一端經(jīng)電阻RlO后接地的電阻R9,一端與驅(qū)動(dòng)芯片U的COMP管腳相連接、另一端接地的電容C7,一端與驅(qū)動(dòng)芯片U的COMP管腳相連接、另一端經(jīng)電容CS后接地的電阻R11,以及一端與驅(qū)動(dòng)芯片U的SS管腳相連接、另一端接地的電容C9組成;所述電阻R9和電阻RlO的連接點(diǎn)還與驅(qū)動(dòng)芯片U的FB管腳相連接;所述驅(qū)動(dòng)芯片U的MIN管腳與電阻R14和LM4431電壓參考電路的連接點(diǎn)相連接。
[0011]為確保使用效果,所述的驅(qū)動(dòng)芯片U為LT1942型集成芯片,所述高速驅(qū)動(dòng)芯片K為EMD2050型集成芯片。
[0012]本發(fā)明與現(xiàn)有技術(shù)相比,具有如下優(yōu)點(diǎn)和有益效果:
[0013](I)本發(fā)明的整體結(jié)構(gòu)非常簡單,在結(jié)合射極耦合式非對稱觸發(fā)電路后,其處理速度較傳統(tǒng)的有了很大的提高,處理1028*1028像素的圖片僅需0.3s,為傳統(tǒng)處理速度的20倍以上。
[0014](2)本發(fā)明集成了 LT1941型集成芯片、EMD2050高速集成芯片,因此能極大的提高單位時(shí)間內(nèi)的圖像幀處理效率和識(shí)別效率。
[0015](3)本發(fā)明的射極耦合式非對稱觸發(fā)電路中設(shè)計(jì)有無源Ji型濾波電路,因此本發(fā)明能有效的去掉外部的電磁干擾,確保系統(tǒng)的性能穩(wěn)定。
[0016](4)本發(fā)明采用精密反向電流源電路為驅(qū)動(dòng)電路和處理電路提供內(nèi)部工作電流,因此能確保整個(gè)系統(tǒng)的穩(wěn)定性。
【專利附圖】
【附圖說明】
[0017]圖1為本發(fā)明的整體結(jié)構(gòu)示意圖。
[0018]圖2為本發(fā)明的邏輯保護(hù)射極耦合式放大電路的結(jié)構(gòu)示意圖。
【具體實(shí)施方式】
[0019]下面結(jié)合實(shí)施例及附圖,對本發(fā)明作進(jìn)一步地詳細(xì)說明,但本發(fā)明的實(shí)施方式不限于此。
[0020]如圖1所示,本發(fā)明主要由圖像傳感器,與該圖像傳感器相連接的驅(qū)動(dòng)電路,與驅(qū)動(dòng)電路相連接的處理電路,與處理電路相連接的射極耦合式非對稱觸發(fā)電路,串接在驅(qū)動(dòng)電路與處理電路之間的精密反向電流源電路,串接在射極耦合式非對稱觸發(fā)電路與驅(qū)動(dòng)電路之間的光束激發(fā)式邏輯放大電路,以及串接在光束激發(fā)式邏輯放大電路與驅(qū)動(dòng)電路之間的邏輯保護(hù)射極耦合式放大電路組成。
[0021]其中,精密反向電流源電路由LMC6062型運(yùn)算放大器P,一端與LMC6062型運(yùn)算放大器P的負(fù)極輸入端相連接、另一端經(jīng)電流源S后與LMC6062型運(yùn)算放大器P的正極輸入端相連接的電阻R15,一端與LMC6062型運(yùn)算放大器P的負(fù)極輸入端相連接、另一端經(jīng)LM4431電壓參考電路后與LMC6062型運(yùn)算放大器P的輸出端相連接的電阻R14,以及串接在LMC6062型運(yùn)算放大器P的正極輸入端與輸出端之間的電阻R16組成。
[0022]所述電阻R14和LM4431電壓參考電路的連接點(diǎn)與處理電路的輸入端相連接,而LMC6062型運(yùn)算放大器P的輸出端則與驅(qū)動(dòng)電路的輸入端相連接。所述的射極耦合式非對稱觸發(fā)電路主要由射極耦合式非對稱電路,以及與其輸出端相連接的無源π型濾波電路組成。其中,射極耦合式非對稱電路由三極管Ql,三極管Q2,三極管Q3,電阻R1、電阻R2、電阻R3、電阻R4、電阻R5、電阻R6、電阻R7、電阻R8及電容C3、電容C4和電容C5組成。
[0023]無源Ji型濾波電路為由電容Cl、電容C2,以及串接在電容Cl的正極與電容C2的正極之間的電阻R8所組成的低通濾波電路。根據(jù)實(shí)際需求,該無源型濾波電路也可以為高通濾波電路。連接時(shí),電容Cl的負(fù)極與電容C2的負(fù)極相連接,以確保電阻R8、電容Cl和電容C2之間形成一個(gè)回路。為確保使用效果,電容Cl和電容C2均為貼片電容。
[0024]所述電阻R5和電容C3相并聯(lián),形成一級濾波電路;電阻R4與電容C4相并聯(lián),形成二級濾波電路;電阻Rl與電容C5相并聯(lián),形成三級濾波電路。
[0025]連接時(shí),一級濾波電路串接在三極管Q2的發(fā)射極與三極管Q3的基極之間,電阻R7串接在三極管Q3的集電極與二極管Q2的集電極之間,電阻R3串接在三極管Ql的集電極與三極管Q2的集電極之間,二級濾波電路則串接在三極管Ql的發(fā)射極與電容C2的負(fù)極之間,而三級濾波器則串接在三極管Ql的基極與電容C2的負(fù)極之間。
[0026]所述電阻R2串接在三極管Ql的基極與電容C2的負(fù)極之間,而電阻R6則串接在三極管Q3的基極與電容C2的負(fù)極之間。為確保使用效果,該三極管Q2的基極與三極管Ql的集電極相連接,其集電極與電容C2的正極相連接,三極管Q2的發(fā)射極與三極管Q3的發(fā)射極均接地。
[0027]本發(fā)明所述的驅(qū)動(dòng)電路由高速驅(qū)動(dòng)芯片K,三極管Q4,電阻R12,電阻R13,電阻R14,電容Cll及極性電容C12組成。其中,電阻R12的一端與高速驅(qū)動(dòng)芯片K的FX管腳相連接、另一端與三極管Ql的基極相連接,電阻R13的一端與高速驅(qū)動(dòng)芯片K的Fl管腳相連接、另一端經(jīng)電容Cll后與高速驅(qū)動(dòng)芯片K的FC管腳相連接,電阻R14的一端與三極管Q4的發(fā)射極相連接、另一端經(jīng)極性電容C12后與高速驅(qū)動(dòng)芯片K的BE管腳相連接。同時(shí),三極管Q4的集電極接地,且所述的圖像傳感器則直接與高速驅(qū)動(dòng)芯片K的F2管腳相連接。
[0028]所述光束激發(fā)式邏輯放大電路主要由功率放大器P1,與非門IC1,與非門IC2,與非門IC3,負(fù)極與功率放大器Pl的正極輸入端相連接、正極經(jīng)光二極管D2后接地的極性電容C13,一端與極性電容C13的正極相連接、另一端經(jīng)二極管D3后接地的電阻R17,正極與電阻R17和二極管D3的連接點(diǎn)相連接、負(fù)極接地的極性電容C15,一端與與非門ICl的負(fù)極輸入端相連接、另一端與功率放大器Pl的正極輸入端相連接的電阻R18,串接在功率放大器Pl的負(fù)極輸入端與輸出端之間的電阻R19,一端與與非門ICl的輸出端相連接、另一端與與非門IC3的負(fù)極輸入端相連接的電阻R20,正極與與非門IC2的輸出端相連接、負(fù)極與與非門IC3的負(fù)極輸入端相連接的電容C14,以及一端與極性電容C15的正極相連接、另一端與與非門IC2的負(fù)極輸入端相連接的電阻R21組成。
[0029]所述與非門ICl的正極輸入端與功率放大器Pl的負(fù)極輸入端相連接,其輸出端與與非門IC2的正極輸入端相連接,與非門IC3的正極輸入端與功率放大器Pl的輸出端相連接,極性電容C13的正極則與電容Cl的正極相連接。
[0030]為確保射極耦合式非對稱觸發(fā)電路能正確的作用于高速驅(qū)動(dòng)芯片K,因此該高速驅(qū)動(dòng)芯片K的BN端需要與電容Cl的正極相連接。而LMC6062型運(yùn)算放大器P的輸出端則與高速驅(qū)動(dòng)芯片K的Ml管腳相連接。
[0031]所述的處理電路由驅(qū)動(dòng)芯片U,二極管D1,電阻R9,電阻R10,電阻R11,電容C6,電容C7,電容C8及電容C9組成。連接時(shí),二極管Dl的P極與驅(qū)動(dòng)芯片U的SW管腳相連接,其N極經(jīng)極性電容C6后接地的,電阻R9的一端與二極管Dl的N極相連接、另一端經(jīng)電阻RlO后接地,電容C7的一端與驅(qū)動(dòng)芯片U的COMP管腳相連接、另一端接地的,電阻Rll的一端與驅(qū)動(dòng)芯片U的COMP管腳相連接、另一端經(jīng)電容C8后接地,而電容C9的一端與驅(qū)動(dòng)芯片U的SS管腳相連接、另一端接地。
[0032]同時(shí),電阻R9和電阻RlO的連接點(diǎn)還與驅(qū)動(dòng)芯片U的FB管腳相連接,驅(qū)動(dòng)芯片U的MIN管腳與電阻R14和LM4431電壓參考電路的連接點(diǎn)相連接,而驅(qū)動(dòng)芯片U的SI管腳需要與電容Cl的負(fù)極相連接。為確保使用效果,所述驅(qū)動(dòng)芯片U優(yōu)先采用LT1942型集成芯片來實(shí)現(xiàn),而高速驅(qū)動(dòng)芯片K則優(yōu)先采用EMD2050型集成芯片來實(shí)現(xiàn)。
[0033]邏輯保護(hù)射極耦合式放大電路的結(jié)構(gòu)如圖2所示,其主要由三極管Q5,三極管Q6,功率放大器P2,功率放大器P3,串接在功率放大器P2的負(fù)極輸入端與輸出端之間的電阻R23,串接在功率放大器P3的正極輸入端與輸出端之間的極性電容C18,串接在功率放大器P2的正極輸入端與三極管Q5的集電極之間的電阻R22,串接在三極管Q5的集電極與三極管Q6的基極之間的電阻R24,與電阻R24相并聯(lián)的電容C17,負(fù)極與功率放大器P2的正極輸入端相連接、正極經(jīng)電阻R25后與三極管Q5的發(fā)射極相連接的極性電容C16,串接在三極管Q6的基極與極性電容C16的正極之間的電阻R26,正極與三極管Q6的發(fā)射極相連接、負(fù)極順次經(jīng)穩(wěn)壓二極管D4和電阻R27后與功率放大器P2的輸出端相連接的電容C19,P極與功率放大器P3的輸出端相連接、N極經(jīng)電阻R29和電阻R28后與穩(wěn)壓二極管D4與電阻R27的連接點(diǎn)相連接的二極管D5以及P極與電容C19的負(fù)極相連接、N極與二極管D5與電阻R29的連接點(diǎn)相連接的穩(wěn)壓二極管D6組成。
[0034]同時(shí),所述三極管Q5的基極與極性電容C16的正極相連接,其發(fā)射極與三極管Q6的發(fā)射極相連接,其集電極與功率放大器P2的負(fù)極輸入端相連接;三極管Q5的集電極與功率放大器P3的負(fù)極輸入端相連接,功率放大器P3的正極輸入端與功率放大器P2的輸出端相連接。
[0035]連接時(shí),所述極性電容C16的正極要與高速驅(qū)動(dòng)芯片K的BN管腳相連接,而電阻R29與電阻R28的連接點(diǎn)與與非門IC3的輸出端相連接。
[0036]如上所述,便可較好的實(shí)現(xiàn)本發(fā)明。
【權(quán)利要求】
1.一種邏輯保護(hù)射極耦合式反向電流源圖形處理系統(tǒng),主要由圖像傳感器,與該圖像傳感器相連接的驅(qū)動(dòng)電路,與驅(qū)動(dòng)電路相連接的處理電路,與處理電路相連接的射極耦合式非對稱觸發(fā)電路,以及串接在驅(qū)動(dòng)電路與處理電路之間的精密反向電流源電路組成,其特征在于,在射極耦合式非對稱觸發(fā)電路與驅(qū)動(dòng)電路之間串接有光束激發(fā)式邏輯放大電路,而在光束激發(fā)式邏輯放大電路與驅(qū)動(dòng)電路之間則還串接有邏輯保護(hù)射極耦合式放大電路;所述光束激發(fā)式邏輯放大電路主要由功率放大器P1,與非門IC1,與非門IC2,與非門IC3,負(fù)極與功率放大器Pl的正極輸入端相連接、正極經(jīng)光二極管D2后接地的極性電容Cl3,一端與極性電容Cl3的正極相連接、另一端經(jīng)二極管D3后接地的電阻Rl7,正極與電阻R17和二極管D3的連接點(diǎn)相連接、負(fù)極接地的極性電容C15,一端與與非門ICl的負(fù)極輸入端相連接、另一端與功率放大器Pl的正極輸入端相連接的電阻R18,串接在功率放大器Pl的負(fù)極輸入端與輸出端之間的電阻R19,一端與與非門ICl的輸出端相連接、另一端與與非門IC3的負(fù)極輸入端相連接的電阻R20,正極與與非門IC2的輸出端相連接、負(fù)極與與非門IC3的負(fù)極輸入端相連接的電容C14,以及一端與極性電容C15的正極相連接、另一端與與非門IC2的負(fù)極輸入端相連接的電阻R21組成;所述與非門ICl的正極輸入端與功率放大器Pl的負(fù)極輸入端相連接,其輸出端與與非門IC2的正極輸入端相連接,與非門IC3的正極輸入端與功率放大器Pl的輸出端相連接,極性電容C13的正極與射極耦合式非對稱觸發(fā)電路相連接;所述邏輯保護(hù)射極耦合式放大電路主要由三極管Q5,三極管Q6,功率放大器P2,功率放大器P3,串接在功率放大器P2的負(fù)極輸入端與輸出端之間的電阻R23,串接在功率放大器P3的正極輸入端與輸出端之間的極性電容C18,串接在功率放大器P2的正極輸入端與三極管Q5的集電極之間的電阻R22,串接在三極管Q5的集電極與三極管Q6的基極之間的電阻R24,與電阻R24相并聯(lián)的電容C17,負(fù)極與功率放大器P2的正極輸入端相連接、正極經(jīng)電阻R25后與三極管Q5的發(fā)射極相連接的極性電容C16,串接在三極管Q6的基極與極性電容C16的正極之間的電阻R26,正極與三極管Q6的發(fā)射極相連接、負(fù)極順次經(jīng)穩(wěn)壓二極管D4和電阻R27后與功率放大器P2的輸出端相連接的電容C19,P極與功率放大器P3的輸出端相連接、N極經(jīng)電阻R29和電阻R28后與穩(wěn)壓二極管D4與電阻R27的連接點(diǎn)相連接的二極管D5以及P極與電容C19的負(fù)極相連接、N極與二極管D5與電阻R29的連接點(diǎn)相連接的穩(wěn)壓二極管D6組成;所述三極管Q5的基極與極性電容C16的正極相連接,其發(fā)射極與三極管Q6的發(fā)射極相連接,其集電極與功率放大器P2的負(fù)極輸入端相連接;三極管Q5的集電極與功率放大器P3的負(fù)極輸入端相連接,功率放大器P3的正極輸入端與功率放大器P2的輸出端相連接;所述極性電容C16的正極則與驅(qū)動(dòng)電路相連接,而電阻R29與電阻R28的連接點(diǎn)與與非門IC3的輸出端相連接。
2.根據(jù)權(quán)利要求1所述的一種邏輯保護(hù)射極耦合式反向電流源圖形處理系統(tǒng),其特征在于,所述精密反向電流源電路由LMC6062型運(yùn)算放大器P,一端與LMC6062型運(yùn)算放大器P的負(fù)極輸入端相連接、另一端經(jīng)電流源S后與LMC6062型運(yùn)算放大器P的正極輸入端相連接的電阻R15,一端與LMC6062型運(yùn)算放大器P的負(fù)極輸入端相連接、另一端經(jīng)LM4431電壓參考電路后與LMC6062型運(yùn)算放大器P的輸出端相連接的電阻R14,以及串接在LMC6062型運(yùn)算放大器P的正極輸入端與輸出端之間的電阻R16組成;其中,電阻R14和LM4431電壓參考電路的連接點(diǎn)與處理電路的輸入端相連接,而LMC6062型運(yùn)算放大器P的輸出端則與驅(qū)動(dòng)電路的輸入端相連接。
3.根據(jù)權(quán)利要求2所述的一種邏輯保護(hù)射極耦合式反向電流源圖形處理系統(tǒng)所述,其特征在于,所述射極耦合式非對稱觸發(fā)電路主要由射極耦合式非對稱電路,以及與其輸出端相連接的無源π型濾波電路組成;其中,所述射極耦合式非對稱電路由三極管Q1,三極管Q2,三極管Q3,串接在三極管Q2的發(fā)射極與三極管Q3的基極之間的一級濾波電路,串接在三極管Q3的集電極與二極管Q2的集電極之間的電阻R7,串接在三極管Ql的集電極與三極管Q2的集電極之間的電阻R3,串接在三極管Ql的發(fā)射極與無源Ji型濾波電路之間的二級濾波電路,串接在三極管Ql的基極與無源π型濾波電路之間的三級濾波器,以及串接在三極管Ql的基極與無源π型濾波電路之間的電阻R2和串接在三極管Q3的基極與無源型濾波電路之間的電阻R6組成;所述三極管Q2的基極與三極管Ql的集電極相連接,其集電極與無源π型濾波電路相連接,所述三極管Q2的發(fā)射極與三極管Q3的發(fā)射極均接地。
4.根據(jù)權(quán)利要求3所述的一種邏輯保護(hù)射極耦合式反向電流源圖形處理系統(tǒng),其特征在于,所述無源π型濾波電路由電容Cl、電容C2,以及串接在電容Cl的正極與電容C2的正極之間的電阻R8組成;所述三極管Q2的集電極則與電容C2的正極相連接,所述極性電容C13的正極與電容Cl的正極相連接。
5.根據(jù)權(quán)利要求4所述的一種邏輯保護(hù)射極耦合式反向電流源圖形處理系統(tǒng),其特征在于,所述驅(qū)動(dòng)電路由高速驅(qū)動(dòng)芯片K,三極管Q4,一端與高速驅(qū)動(dòng)芯片K的FX管腳相連接、另一端與三極管Ql的基極相連接的電阻R12,一端與高速驅(qū)動(dòng)芯片K的Fl管腳相連接、另一端經(jīng)電容Cll后與高速驅(qū)動(dòng)芯片K的FC管腳相連接的電阻R13,以及一端與三極管Q4的發(fā)射極相連接、另一端經(jīng)極性電容C12后與高速驅(qū)動(dòng)芯片K的BE管腳相連接的電阻R14組成;所述三極管Q4的集電極接地,且所述的圖像傳感器則直接與高速驅(qū)動(dòng)芯片K的F2管腳相連接;同時(shí),該高速驅(qū)動(dòng)芯片K的BN端與極性電容C16的正極相連接,所述LMC6062型運(yùn)算放大器P的輸出端則與高速驅(qū)動(dòng)芯片K的Ml管腳相連接。
6.根據(jù)權(quán)利要求5所述的一種邏輯保護(hù)射極耦合式反向電流源圖形處理系統(tǒng),其特征在于,所述的處理電路由驅(qū)動(dòng)芯片U,p極與驅(qū)動(dòng)芯片U的SW管腳相連接、N極經(jīng)極性電容C6后接地的二極管D1,一端與二極管Dl的N極相連接、另一端經(jīng)電阻RlO后接地的電阻R9,一端與驅(qū)動(dòng)芯片U的COMP管腳相連接、另一端接地的電容C7,一端與驅(qū)動(dòng)芯片U的COMP管腳相連接、另一端經(jīng)電容CS后接地的電阻R11,以及一端與驅(qū)動(dòng)芯片U的SS管腳相連接、另一端接地的電容C9組成;所述電阻R9和電阻RlO的連接點(diǎn)還與驅(qū)動(dòng)芯片U的FB管腳相連接;所述驅(qū)動(dòng)芯片U的MIN管腳與電阻R14和LM4431電壓參考電路的連接點(diǎn)相連接。
7.根據(jù)權(quán)利要求6所述的一種邏輯保護(hù)射極耦合式反向電流源圖形處理系統(tǒng),其特征在于,所述的驅(qū)動(dòng)芯片U為LT1942型集成芯片。
8.根據(jù)權(quán)利要求7所述的一種邏輯保護(hù)射極耦合式反向電流源圖形處理系統(tǒng),其特征在于,所述高速驅(qū)動(dòng)芯片K為EMD2050型集成芯片。
【文檔編號】H04N1/40GK104469065SQ201410712793
【公開日】2015年3月25日 申請日期:2014年11月28日 優(yōu)先權(quán)日:2014年11月28日
【發(fā)明者】謝靜, 周鵬程 申請人:成都創(chuàng)圖科技有限公司