專利名稱:一種多模終端射頻芯片與基帶芯片的接口的制作方法
技術(shù)領(lǐng)域:
本發(fā)明涉及到移動通信終端收發(fā)信機系統(tǒng),特別涉及一種多模終端射頻芯片(簡稱,RF)與基帶芯片(簡稱,BB)的接口。
背景技術(shù):
隨著移動通信技術(shù)的發(fā)展,第三代移動通信系統(tǒng)日趨成熟,已經(jīng)擁有一定的用戶群;同時由于第二代移動通信系統(tǒng)擁有龐大的用戶群而不能被運營商放棄客觀上必將長期存在;并且隨著用戶對移動通信系統(tǒng)更高性能的要求,發(fā)展后三代、第四代移動通信技術(shù)已成為發(fā)展趨勢。站在市場的角度,為了確保移動通信用戶的平穩(wěn)過度,終端的多模化和小型化已成為了客觀需求?,F(xiàn)有的移動終端中通常包括射頻處理模塊和基帶處理模塊兩個部分,兩個部分的核心分別是射頻芯片和基帶芯片。終端接收信號時,無線高頻信號經(jīng)天線進入射頻接收機, 接收機的將高頻信號放大、下變頻、濾波等處理后輸出模擬IQ數(shù)據(jù)或數(shù)字IQ數(shù)據(jù),再經(jīng)射頻芯片與基帶芯片的接口傳給基帶處理模塊進行數(shù)據(jù)處理;終端發(fā)送信號時,數(shù)據(jù)由基帶處理模塊送出,經(jīng)射頻芯片與基帶芯片的接口傳送至射頻發(fā)射機,經(jīng)濾波、上變頻、放大等處理后經(jīng)天線發(fā)出。目前,射頻芯片與基帶芯片的硬件接口以采用數(shù)字接口為主?,F(xiàn)有技術(shù)中,多模終端通常采用獨立的射頻芯片來處理不同網(wǎng)絡(luò)模式的射頻信號,與之相對應,各個獨立的射頻芯片和基帶芯片之間需要使用獨立的接口來實現(xiàn)多模終端在不同網(wǎng)絡(luò)模式下RF和BB的通信。以時分-同步碼分多址/增強型數(shù)據(jù)速率GSM演進技術(shù)(簡稱,TD-SCDMA/EDGE) 雙模終端為例,現(xiàn)有技術(shù)的TD-SCDMA/EDGE雙模終端使用了兩個獨立的射頻芯片和兩個獨立的基帶芯片,TD-SCDMA射頻芯片處理TD-SCDMA網(wǎng)絡(luò)模式的射頻信號,EDGE射頻芯片處理EDGE網(wǎng)絡(luò)模式的射頻信號;與之對應,射頻芯片與基帶芯片之間也使用了兩套獨立的接口,一套獨立的EDGE接口和一套獨立的TD-SCDMA接口,如附圖1所示。其中,ANT為射頻天線,F(xiàn)EM Moudle為射頻前端電路,TD-SCDMA Transceiver為 TD-SCDMA 射頻芯片;EDGE Transceiver 為 EDGE 射頻芯片,TD-SCDMA BaseBand % TD-SCDMA 基帶芯片,EDGE BaseBand為EDGE基帶芯片。EDGE射頻芯片與基帶芯片接口采用DigRFl. 12標準接口,包括,數(shù)據(jù)接口 一條雙向串行數(shù)據(jù)線RxTxData,用于RF向BB發(fā)送數(shù)據(jù)及從BB接收數(shù)據(jù);控制接口 一條雙向數(shù)據(jù)收發(fā)方向控制線RxTxEN,用于BB控制RF發(fā)送數(shù)據(jù)或接收數(shù)據(jù);一條雙向控制/狀態(tài)信號線CtrlData,用于BB向RF發(fā)送控制信息或從RF接收狀態(tài)信息;一條控制信號時鐘線CtrlClk,用于BB向RF提供控制/狀態(tài)信號線的讀寫時鐘;一條控制使能線CtrEN,用于BB向RF提供控制/狀態(tài)信號線使能信息;
一條定時控制線Mrobe,用于BB向RF提供控制信號生效時間。時鐘接口 一條系統(tǒng)時鐘線SysClk,用于RF向BB提供系統(tǒng)時鐘,該時鐘信號同時也是 RxTxData數(shù)據(jù)線的數(shù)據(jù)讀寫時鐘;一條系統(tǒng)時鐘使能線SysClkEn,用于BB控制SysClk的開關(guān);TD-SCDMA射頻芯片與基帶芯片接口包括數(shù)據(jù)接口10線雙向并行數(shù)據(jù)線RxTxData,用于RF向BB發(fā)送數(shù)據(jù)及從BB接收數(shù)據(jù);控制接口 一條數(shù)據(jù)發(fā)送使能控制線TxON,用于BB控制RF發(fā)射機的開關(guān);一條數(shù)據(jù)接收使能控制線RxON,用于BB控制RF接收機的開關(guān);一條雙向控制/狀態(tài)信號線,用于BB向RF發(fā)送控制信息或從RF接收狀態(tài)信息;一條控制信號時鐘線,用于BB向RF提供控制/狀態(tài)信號線的讀寫時鐘;—條控制使能線,用于BB向RF提供控制/狀態(tài)信號線使能信息;時鐘接口 一條數(shù)據(jù)時鐘線,用于BB向RF發(fā)送數(shù)據(jù)接口讀寫時鐘。目前,現(xiàn)有技術(shù)中還沒有多模射頻芯片及與之相對應的RF與BB的接口,而現(xiàn)有技術(shù)的上述方案接口線數(shù)量較多;并且,隨著終端支持的網(wǎng)絡(luò)模式的增加,接口線數(shù)量也會相應增加,例如,對TD-SCDMA/EDGE/時分雙工-長期演進(簡稱,TDD-LTE)三模終端,還需要增加一個獨立的LTE射頻芯片及與其相應的LTE RF與BB接口 ;同時,現(xiàn)有技術(shù)的多模終端 RF與BB的接口方案還增加了芯片的引腳數(shù)量,提高了基帶芯片和射頻芯片的成本和設(shè)計復雜度,同時會增加PCB設(shè)計的面積,不利于終端的小型化。
發(fā)明內(nèi)容
有鑒于此,本發(fā)明提出了一種多模終端RF和BB的接口,以提供一種多模射頻芯片和多?;鶐酒慕涌诮鉀Q方案。本發(fā)明的技術(shù)方案是,一種多模終端射頻芯片與基帶芯片的接口,用于實現(xiàn)終端多模射頻芯片與多模基帶芯片之間的通信,包括一個雙向數(shù)據(jù)接口,用于在所述多模射頻芯片和所述多模基帶芯片之間傳輸數(shù)據(jù);一個時鐘接口,用于在所述多模射頻芯片和所述多?;鶐酒g傳遞時鐘信號;一個控制接口,用于所述多?;鶐酒蚨嗄I漕l芯片發(fā)送控制信息及從所述多模射頻芯片讀取狀態(tài)信號和測量信息。進一步的,所述時鐘接口包括數(shù)據(jù)時鐘信號線,用于提供所述雙向數(shù)據(jù)接口的數(shù)據(jù)讀寫時鐘,包括,一條用于所述多模基帶芯片向所述多模射頻芯片提供時鐘信號的時鐘信號線;一條用于所述多模射頻芯片向所述多?;鶐酒峁r鐘信號的時鐘信號線;系統(tǒng)時鐘信號線,用于所述多模射頻芯片向所述基帶芯片提供系統(tǒng)時鐘。
進一步的,所述雙向數(shù)據(jù)接口包括10 12條并行數(shù)據(jù)線。進一步的,所述雙向數(shù)據(jù)接口還包括單條串行數(shù)據(jù)線。進一步的,所述控制接口包括—個SPI接口,用于所述多?;鶐酒蛩龆嗄I漕l芯片發(fā)送控制信息及從所述多模射頻芯片讀取狀態(tài)信息和測量信息;一條時鐘使能控制信號線,用于所述多模基帶芯片控制所述系統(tǒng)時鐘的開關(guān);—條并行數(shù)據(jù)收發(fā)方向控制線,用于所述多?;鶐酒刂扑霾⑿袛?shù)據(jù)線的數(shù)據(jù)傳輸方向;一條并行數(shù)據(jù)收發(fā)使能控制線,用于所述多?;鶐酒刂扑霾⑿袛?shù)據(jù)線上數(shù)據(jù)傳輸?shù)拈_始和結(jié)束。進一步的,所述控制接口包括一個串行外圍接口(簡稱,SPI),用于所述多?;鶐酒蛩龆嗄I漕l芯片發(fā)送控制信息及從所述多模射頻芯片讀取狀態(tài)信息和測量信息;一條時鐘使能控制信號線,用于所述多?;鶐酒刂扑鱿到y(tǒng)時鐘的開關(guān);一條定時控制線,用于所述多?;鶐酒蛩龆嗄I漕l芯片發(fā)送控制信息生效時間;一條并行數(shù)據(jù)收發(fā)方向控制線,用于所述多?;鶐酒刂扑霾⑿袛?shù)據(jù)線的數(shù)據(jù)傳輸方向;一條并行數(shù)據(jù)收發(fā)使能控制線,用于所述多?;鶐酒刂扑霾⑿袛?shù)據(jù)線的開關(guān);一條串行數(shù)據(jù)收發(fā)方向控制線,用于所述多模基帶芯片控制所述串行數(shù)據(jù)線的數(shù)據(jù)傳輸方向。優(yōu)選的,所述SPI接口包括一條SPI片選控制線,用于所述多?;鶐酒峁┧鯯PI接口的使能信號;—條SPI時鐘信號線,用于所述多模基帶芯片向所述多模射頻芯片提供SPI數(shù)據(jù)線讀寫時鐘;一條雙向SPI數(shù)據(jù)線,用于所述多?;鶐酒蛩龆嗄I漕l芯片發(fā)送控制信息及從所述多模射頻芯片讀取狀態(tài)信息和測量信息。優(yōu)選的,所述SPI接口包括一條SPI片選控制線,用于所述多?;鶐酒峁┧鯯PI接口的使能信號;一條SPI時鐘信號線,用于所述多?;鶐酒蛩龆嗄I漕l芯片提供SPI數(shù)據(jù)線讀寫時鐘;一條SPI控制數(shù)據(jù)線,用于所述多?;鶐酒蛩龆嗄I漕l芯片發(fā)送控制信息;一條SPI狀態(tài)數(shù)據(jù)線,用于所述多?;鶐酒瑥乃龆嗄I漕l芯片讀取狀態(tài)信息和測量信息。本發(fā)明的多模終端射頻和基帶的接口技術(shù)方案通過提供一套接口實現(xiàn)了多模射頻芯片和多?;鶐酒g的通信,減少了接口信號線的數(shù)量,通過控制接口傳輸控制信號實現(xiàn)不同網(wǎng)絡(luò)模式下使用同一接口完成多模射頻芯片和多?;鶐酒g的通信。同
6時,減少了接口所需占用的芯片引腳數(shù)量,降低了基帶芯片和射頻芯片的成本和設(shè)計復雜度,減少了 PCB設(shè)計的面積及布線復雜度,更有利于多模終端的小型化。
圖1是現(xiàn)有的TD-SCDMA/EDGE雙模終端射頻芯片與基帶芯片的接口結(jié)構(gòu)2是本發(fā)明具體實施例1TD-SCDMA/TDD-LTE/EDGE三模終端射頻芯片與基帶芯片的接口結(jié)構(gòu)3是本發(fā)明具體實施例2TD-SCDMA/EDGE雙模終端射頻芯片與基帶芯片的接口結(jié)構(gòu)4是本發(fā)明具體實施例3TD-SCDMA/TDD-LTE雙模終端射頻芯片與基帶芯片的接口結(jié)構(gòu)圖
具體實施例方式為進一步說明本發(fā)明的技術(shù)方案,下面給出優(yōu)選實施例并結(jié)合附圖詳細說明。具體實施例1本實施例為TD-SCDMA/TDD-LTE/EDGE三模終端射頻芯片與基帶芯片的接口,具體結(jié)構(gòu)如附圖3所示,其中,ANT為射頻天線,F(xiàn)EM Moudle為射頻前端電路,TD-SCDMA/TDD-LTE/ EDGEThree-Bands Transceiver 為 TD-SCDMA/TDD-LTE/EDGE 三模射頻芯片,TD-SCDMA/ TDD-LTE/EDGEThree-Bands BaseBand 為 TD-SCDMA/TDD-LTE/EDGE 三模基帶芯片。本實施例射頻芯片與基帶芯片的接口包括1、雙向數(shù)據(jù)接口用于EDGE模式下多模射頻芯片和多?;鶐酒M行數(shù)據(jù)傳輸?shù)膯螚l雙向串行數(shù)據(jù)線 DIQ_EDGE ;用于TD-SCDMA和LTE模式下多模射頻芯片和多?;鶐酒M行數(shù)據(jù)傳輸?shù)?2線并行數(shù)據(jù)線 DIQ_TD/LTE[11:0];2、時鐘接口CLK_RF時鐘信號線,用于在TDD-LTE模式下多模射頻芯片向多模基帶芯片提供 DIQ_TD/LTE[11:0]的數(shù)據(jù)讀寫時鐘;CLK_BB時鐘信號線,用于在TD-SCDMA及LTE模式下多?;鶐酒蚨嗄I漕l芯片提供DIQ_TD/LTE[11:0]的數(shù)據(jù)讀寫時鐘;SysCLK時鐘信號線,用于多模射頻芯片向多模基帶芯片提供系統(tǒng)時鐘及EDGE模式下DIQ_EDGE的數(shù)據(jù)讀寫時鐘;3、控制接口3線制SPI接口,用于所述多?;鶐酒蛩龆嗄I漕l芯片發(fā)送控制信息及從所述多模射頻芯片向讀取狀態(tài)信息和測量信息;定時控制線Mrobe,用于所述多模基帶芯片向所述多模射頻芯片發(fā)送控制信息生效時間;并行數(shù)據(jù)收發(fā)方向控制線TxNRx,用于所述多模基帶芯片控制DIQ_TD/LTE[11:0]的數(shù)據(jù)傳輸方向;并行數(shù)據(jù)收發(fā)使能控制線Enable,用于所述多?;鶐酒刂艱IQ_TD/ LTE[11:0]數(shù)據(jù)傳輸?shù)拈_始和結(jié)束串行數(shù)據(jù)收發(fā)方向控制線TxRxEN,用于所述多?;鶐酒刂艱IQ_EDGE的數(shù)據(jù)傳輸方向;時鐘使能信號線ClkEN,用于多?;鶐酒刂芐ysCLK的開關(guān)。其中,SPI接口包括SPI控制數(shù)據(jù)線CtrlDaa,用于所述多?;鶐酒蛩龆嗄I漕l芯片發(fā)送控制信息及從所述多模射頻芯片向讀取狀態(tài)信息和測量信息;SPI時鐘控制線CtrlClk,用于所述多?;鶐酒蛩龆嗄I漕l芯片提供 CtrlDaa的讀寫時鐘;SPI片選控制線Ctr 1EN,用于多?;鶐酒峁㏒PI接口的使能信號。為進一步說明本實施例的接口,下面對本實施例中TD-SCDMA/LTE/EDGE三模終端射頻芯片和基帶芯片的接口的工作流程進行簡要描述。1、多?;鶐酒ㄟ^三線SPI向多模射頻芯片發(fā)送控制信息,首先對多模射頻芯片進行初始化設(shè)置,然后根據(jù)空口信號的特點,進行頻點設(shè)置,自動功率控制(簡稱,APC)、 自動增益控制(簡稱,AGC)、自動頻率控制(簡稱,AFC)等相關(guān)設(shè)置;同時根據(jù)協(xié)議的要求, 進行收發(fā)狀態(tài)切換、模式間切換、選擇網(wǎng)絡(luò)模式等相關(guān)設(shè)置。其中,SPI送數(shù)機制可根據(jù)射頻芯片的情況進行靈活選擇,如支持標準的SPI制式或DigRF VI. 12的制式。2、在接收狀態(tài)下,通過SPI控制射頻收發(fā)信機選擇一種接收狀態(tài)——LTE模式或 TD-SCDMA模式或EDGE模式;空口高頻信號經(jīng)射頻解調(diào)后,將數(shù)字信號傳至射頻芯片與基帶芯片的接口處;數(shù)據(jù)到達接口之前通過SPI打開CLK_RF時鐘信號或者基帶芯片提前打開 CLK_BB時鐘信號。LTE或TD-SCDMA模式下,在CLK_RF或CLK_BB的上升沿,同時iTxNRx為低且Enable出現(xiàn)第一個高電平(持續(xù)一個時鐘周期)時,數(shù)據(jù)DIQ_TD/LTE[11:0]開始在 CLK_RF或CLK_BB上升沿和下降沿時向基帶芯片傳輸,基帶芯片正確接收后將數(shù)據(jù)交于基帶處理模塊進行相應的處理;在CLK_RF或CLK_BB的上升沿,同時TxNRx為低且Enable出現(xiàn)下一個高電平(持續(xù)一個時鐘周期)時,完成一次接收過程。EDGE模式下,嚴格按DigRF VI. 12標準的中"TxRxEN、SysClk、DIQ_EDGE的接口時序關(guān)系完成一次接收過程。3、當發(fā)射狀態(tài)下,當基帶數(shù)據(jù)處理模塊準備好待發(fā)射的數(shù)據(jù)后,基帶芯片通過SPI 控制接口,將射頻收發(fā)信機選擇一種發(fā)射狀態(tài)——LTE模式或TD-SCDMA模式或EDGE模式。 數(shù)據(jù)到達接口之前基帶芯片通過SPI控制射頻芯片打開CLK_RF時鐘信號或者基帶芯片提前打開CLK_BB時鐘信號。LTE或TD-SCDMA模式下,在CLK_RF或CLK_BB的上升沿,同時 T1xNRx為高且Enable出現(xiàn)第一個高電平(持續(xù)一個時鐘周期)時,數(shù)據(jù)DIQ_TD/LTE [11 0] 開始在CLK_RF或CLK_BB上升沿和下降沿時向射頻芯片傳輸,射頻芯片正確接收到所要發(fā)射的數(shù)據(jù)后,經(jīng)過射頻調(diào)制、放大、濾波等處理后由天線口發(fā)出;在CLK_RF或CLK_BB的上升沿,同時TxNRx為高且Enable再次出現(xiàn)一個高電平(持續(xù)一個時鐘周期)時,完成一次發(fā)射過程。EDGE模式下,嚴格按DigRF VI. 12標準的中的I^xRxEN、SysClk、DIQ_EDGE接口時序關(guān)系完成一次發(fā)射過程。4、在空閑(簡稱,IDLE)狀態(tài)下,基帶芯片通過SPI控制射頻芯片除系統(tǒng)時鐘電路外均處于關(guān)閉狀態(tài)。5、在關(guān)閉(簡稱,SHDN)狀態(tài)下,基帶芯片通過SPI控制射頻芯片所有電路均處于關(guān)閉狀態(tài)。具體實施例2本實施例為TD-SCDMA/EDGE雙模終端射頻芯片與基帶芯片的接口,具體結(jié)構(gòu)如附圖3所示,其中,ANT為射頻天線,F(xiàn)EM Moudle為射頻前端電路,TD-SCDMA/EDGE Dual-BandsTransceiver 為 TD-SCDMA/EDGE 雙模射頻芯片,TD-SCDMA/EDGE Dual-Bands BaseBand 為 TD-SCDMA/EDGE 雙?;鶐酒?。本實施例射頻芯片與基帶芯片的接口包括1、雙向數(shù)據(jù)接口用于EDGE模式下多模射頻芯片和多模基帶芯片進行數(shù)據(jù)傳輸?shù)膯螚l雙向串行數(shù)據(jù)線 DIQ_EDGE ;用于TD-SCDMA模式下多模射頻芯片和多?;鶐酒M行數(shù)據(jù)傳輸?shù)?0線并行數(shù)據(jù)線 DIQ_TD[9:0];2、時鐘接口CLK_BB時鐘信號線,用于在TD-SCDMA模式下多模基帶芯片向多模射頻芯片提供 DIQ_TD/LTE[9:0]的數(shù)據(jù)讀寫時鐘;CLK_RF時鐘信號線,用于在TDD-LTE模式下多模射頻芯片向多模基帶芯片提供 DIQ_TD/LTE[11:0]的數(shù)據(jù)讀寫時鐘;SysCLK時鐘信號線,用于多模射頻芯片向多?;鶐酒峁┫到y(tǒng)時鐘及EDGE模式下DIQ_EDGE的數(shù)據(jù)讀寫時鐘;3、控制接口3線制SPI接口,用于所述多?;鶐酒蛩龆嗄I漕l芯片發(fā)送控制信息及從所述多模射頻芯片向讀取狀態(tài)信息和測量信息;定時控制線Mrobe,用于所述多?;鶐酒蛩龆嗄I漕l芯片發(fā)送控制信息生效時間;并行數(shù)據(jù)收發(fā)方向控制線TxNRx,用于所述多?;鶐酒刂艱IQ_TD/LTE [9 0] 的數(shù)據(jù)傳輸方向;并行數(shù)據(jù)收發(fā)使能控制線Enable,用于所述多模基帶芯片控制DIQ_TD/LTE[9:0] 數(shù)據(jù)傳輸?shù)拈_始和結(jié)束串行數(shù)據(jù)收發(fā)方向控制線TxRxEN,用于所述多?;鶐酒刂艱IQ_EDGE的數(shù)據(jù)傳輸方向;時鐘使能信號線ClkEN,用于多模基帶芯片控制SysCLK的開關(guān)。其中,SPI接口包括SPI控制數(shù)據(jù)線CtrlData,用于所述多模基帶芯片向所述多模射頻芯片發(fā)送控制信息及從所述多模射頻芯片向讀取狀態(tài)信息和測量信息;SPI時鐘控制線CtrlClk,用于所述多?;鶐酒蛩龆嗄I漕l芯片提供 CtrlData的讀寫時鐘;
9
SPI片選控制線Ctr 1EN,用于多?;鶐酒峁㏒PI接口的使能信號。具體實施例3本實施例為TD-SCDMA/TDD-LTE雙模終端射頻芯片與基帶芯片的接口,具體結(jié)構(gòu)如附圖3所示,其中,ANT為射頻天線,F(xiàn)EM Moudle為射頻前端電路,TD-SCDMA/TDD-LTE Dual-BandsTransceiver 為 TD-SCDMA/TDD-LTE 雙模射頻芯片,TD-SCDMA/TDD-LTE Dual-Bands BaseBand 為 TD-SCDMA/TDD-LTE 雙?;鶐酒1緦嵤├漕l芯片與基帶芯片的接口包括1、雙向數(shù)據(jù)接口用于TD-SCDMA和LTE模式下多模射頻芯片和多?;鶐酒M行數(shù)據(jù)傳輸?shù)?2線并行數(shù)據(jù)線DIQ_TD[11:0];2、時鐘接口CLK_RF時鐘信號線,用于在TDD-LTE模式下多模射頻芯片向多?;鶐酒峁?DIQ_TD/LTE[11:0]的數(shù)據(jù)讀寫時鐘;CLK_BB時鐘信號線,用于在TD-SCDMA及LTE模式下多模基帶芯片向多模射頻芯片提供DIQ_TD/LTE[11:0]的數(shù)據(jù)讀寫時鐘;SysCLK時鐘信號線,用于多模射頻芯片向多?;鶐酒峁┫到y(tǒng)時鐘;3、控制接口3線制SPI接口,用于所述多?;鶐酒蛩龆嗄I漕l芯片發(fā)送控制信息及從所述多模射頻芯片向讀取狀態(tài)信息和測量信息;并行數(shù)據(jù)收發(fā)方向控制線TxNRx,用于所述多模基帶芯片控制DIQ_TD/LTE [11 0] 的數(shù)據(jù)傳輸方向;并行數(shù)據(jù)收發(fā)使能控制線Enable,用于所述多?;鶐酒刂艱IQ_TD/ LTE[11:0]數(shù)據(jù)傳輸?shù)拈_始和結(jié)束;時鐘使能信號線ClkEN,用于多?;鶐酒刂芐ysCLK的開關(guān)。其中,SPI接口包括SPI控制數(shù)據(jù)線CtrlData,用于所述多?;鶐酒蛩龆嗄I漕l芯片發(fā)送控制信息及從所述多模射頻芯片向讀取狀態(tài)信息和測量信息;SPI時鐘控制線CtrlClk,用于所述多?;鶐酒蛩龆嗄I漕l芯片提供 CtrlData的讀寫時鐘;SPI片選控制線Ctr 1EN,用于多?;鶐酒峁㏒PI接口的使能信號。以上所述僅為本發(fā)明的優(yōu)選實施例,并不用于限制本發(fā)明,顯然,本領(lǐng)域的技術(shù)人員可以對本發(fā)明進行各種改動和變型而不脫離本發(fā)明的精神和范圍,例如,SPI接口也可使用4線制,一條SPI控制數(shù)據(jù)線,用于所述多模基帶芯片向所述多模射頻芯片發(fā)送控制信息;一條SPI狀態(tài)數(shù)據(jù)線,用于所述多?;鶐酒瑥乃龆嗄I漕l芯片向讀取狀態(tài)信息和測量信息。所述數(shù)據(jù)時鐘信號線也可單獨使用一條用于所述多?;鶐酒蛩龆嗄I漕l芯片提供時鐘信號的時鐘信號線或一條用于所述多模射頻芯片向所述多模基帶芯片提供時鐘信號的時鐘信號線。這樣,倘若本發(fā)明的這些修改和變型屬于本發(fā)明權(quán)利要求及其等同技術(shù)的范圍之內(nèi),則本發(fā)明也意圖包含這些改動和變型在內(nèi)。
權(quán)利要求
1.一種多模終端射頻芯片與基帶芯片的接口,用于實現(xiàn)終端多模射頻芯片與多?;鶐酒g的通信,其特征在于,包括一個雙向數(shù)據(jù)接口,用于在所述多模射頻芯片和所述多模基帶芯片之間傳輸數(shù)據(jù); 一個時鐘接口,用于在所述多模射頻芯片和所述多?;鶐酒g傳遞時鐘信號; 一個控制接口,用于所述多?;鶐酒蚨嗄I漕l芯片發(fā)送控制信息及從所述多模射頻芯片讀取狀態(tài)信號和測量信息。
2.根據(jù)權(quán)利要求1所述的一種多模終端射頻與基帶的接口,其特征在于,所述時鐘接口包括數(shù)據(jù)時鐘信號線,用于提供所述雙向數(shù)據(jù)接口的數(shù)據(jù)讀寫時鐘,包括, 一條用于所述多?;鶐酒蛩龆嗄I漕l芯片提供時鐘信號的時鐘信號線; 一條用于所述多模射頻芯片向所述多?;鶐酒峁r鐘信號的時鐘信號線; 系統(tǒng)時鐘信號線,用于所述多模射頻芯片向所述基帶芯片提供系統(tǒng)時鐘。
3.根據(jù)權(quán)利要求2所述的一種多模終端射頻芯片與基帶芯片的接口,其特征在于,所述雙向數(shù)據(jù)接口包括10 12條并行數(shù)據(jù)線。
4.根據(jù)權(quán)利要求2所述的一種多模終端射頻芯片與基帶芯片的接口,其特征在于,所述雙向數(shù)據(jù)接口還包括單條串行數(shù)據(jù)線。
5.根據(jù)權(quán)利要求3所述的一種多模終端射頻芯片與基帶芯片的接口,其特征在于,所述控制接口包括一個串行外圍接口 SPI,用于所述多模基帶芯片向所述多模射頻芯片發(fā)送控制信息及從所述多模射頻芯片讀取狀態(tài)信息和測量信息;一條時鐘使能控制信號線,用于所述多?;鶐酒刂扑鱿到y(tǒng)時鐘的開關(guān); 一條并行數(shù)據(jù)收發(fā)方向控制線,用于所述多模基帶芯片控制所述并行數(shù)據(jù)線的數(shù)據(jù)傳輸方向;一條并行數(shù)據(jù)收發(fā)使能控制線,用于所述多?;鶐酒刂扑霾⑿袛?shù)據(jù)線上數(shù)據(jù)傳輸?shù)拈_始和結(jié)束。
6.根據(jù)權(quán)利要求4所述的一種多模終端射頻芯片與基帶芯片的接口,其特征在于,所述控制接口包括一個串行外圍接口 SPI,用于所述多?;鶐酒蛩龆嗄I漕l芯片發(fā)送控制信息及從所述多模射頻芯片讀取狀態(tài)信息和測量信息;一條時鐘使能控制信號線,用于所述多?;鶐酒刂扑鱿到y(tǒng)時鐘的開關(guān); 一條定時控制線,用于所述多模基帶芯片向所述多模射頻芯片發(fā)送控制信息生效時間;一條并行數(shù)據(jù)收發(fā)方向控制線,用于所述多?;鶐酒刂扑霾⑿袛?shù)據(jù)線的數(shù)據(jù)傳輸方向;一條并行數(shù)據(jù)收發(fā)使能控制線,用于所述多?;鶐酒刂扑霾⑿袛?shù)據(jù)線的開關(guān); 一條串行數(shù)據(jù)收發(fā)方向控制線,用于所述多?;鶐酒刂扑龃袛?shù)據(jù)線的數(shù)據(jù)傳輸方向。
7.根據(jù)權(quán)利要求5或6所述的一種多模終端射頻芯片與基帶芯片的接口,其特征在于, 所述SPI接口包括一條SPI片選控制線,用于所述多模基帶芯片提供所述SPI接口的使能信號; 一條SPI時鐘信號線,用于所述多?;鶐酒蛩龆嗄I漕l芯片提供SPI數(shù)據(jù)線讀寫時鐘;一條雙向SPI數(shù)據(jù)線,用于所述多模基帶芯片向所述多模射頻芯片發(fā)送控制信息及從所述多模射頻芯片讀取狀態(tài)信息和測量信息。
8.根據(jù)權(quán)利要求5或6所述的一種多模終端射頻芯片與基帶芯片的接口,其特征在于, 所述SPI接口包括一條SPI片選控制線,用于所述多?;鶐酒峁┧鯯PI接口的使能信號; 一條SPI時鐘信號線,用于所述多?;鶐酒蛩龆嗄I漕l芯片提供SPI數(shù)據(jù)線讀寫時鐘;一條SPI控制數(shù)據(jù)線,用于所述多?;鶐酒蛩龆嗄I漕l芯片發(fā)送控制信息; 一條SPI狀態(tài)數(shù)據(jù)線,用于所述多模基帶芯片從所述多模射頻芯片讀取狀態(tài)信息和測 M.fn 息。
全文摘要
本發(fā)明公開了一種多模終端射頻芯片和基帶芯片的接口,包括,一個雙向數(shù)據(jù)接口,用于在所述多模射頻芯片和所述多?;鶐酒g傳輸數(shù)據(jù);一個時鐘接口,用于在所述多模射頻芯片和所述多?;鶐酒g傳遞時鐘信號;一個控制接口,用于所述多模基帶芯片向多模射頻芯片發(fā)送控制信息及從所述多模射頻芯片讀取狀態(tài)信號和測量信息。本發(fā)明的接口減少了接口信號線的數(shù)量,通過控制接口傳輸控制信號實現(xiàn)不同網(wǎng)絡(luò)模式下使用同一接口完成多模射頻芯片和多?;鶐酒g的通信。同時,減少了接口所需占用的芯片引腳數(shù)量,降低了基帶芯片和射頻芯片的成本和設(shè)計復雜度,減少了PCB設(shè)計的面積及布線復雜度,更有利于多模終端的小型化。
文檔編號H04W88/06GK102209402SQ20101013684
公開日2011年10月5日 申請日期2010年3月31日 優(yōu)先權(quán)日2010年3月31日
發(fā)明者唐平, 張國會, 鄭建宏 申請人:重慶重郵信科通信技術(shù)有限公司