專利名稱:視頻信號遠(yuǎn)程傳輸?shù)姆椒?br>
技術(shù)領(lǐng)域:
本發(fā)明屬于視頻信號遠(yuǎn)程傳輸技術(shù)領(lǐng)域,特別是一種視頻號遠(yuǎn)程傳輸?shù)姆椒ā?br>
背景技術(shù):
目前在除了工業(yè)、機(jī)要行業(yè)等視頻監(jiān)控系統(tǒng)之外、視頻傳輸在片區(qū)防盜系統(tǒng)、戶外公共LED顯示屏系統(tǒng)等中的應(yīng)用的領(lǐng)域越來越廣泛,各種場合對傳輸信號的質(zhì)量和價(jià)格分別有不同的要求。以上的場合經(jīng)常需要將視頻圖像信號從圖像采集處傳輸?shù)綆装倜咨踔燎淄獾倪h(yuǎn)端的顯示器,常規(guī)方法是使用專用芯片將同步信號與視頻信號打包后再發(fā)送,接收端再使用專用芯片解包后恢復(fù)同步信號和視頻信號,這種方法由于采用了專用打包和解包芯片而使成本,同時(shí)也增加了傳輸率,對傳輸信道要求相對較高,因此而形成的技術(shù)和價(jià)格障礙嚴(yán)重的阻礙了該項(xiàng)技術(shù)的推廣應(yīng)用。
發(fā)明內(nèi)容
本發(fā)明所要解決的技術(shù)問題是提供一種視頻信號遠(yuǎn)程傳輸?shù)姆椒?,該方法不需要將同步信號與視頻信號打包,僅利用接收芯片的接收數(shù)據(jù)有效信號,即可恢復(fù)同步信號,使視頻信號遠(yuǎn)程傳輸?shù)膫鬏斅侍幱谳^低水平,對傳輸信道的要求也相對較低,克服了現(xiàn)有技術(shù)中存在的不足。
本發(fā)明解決其技術(shù)問題所采用的技術(shù)方案為視頻信號遠(yuǎn)程傳輸?shù)姆椒ǎ摲椒òㄒ韵虏襟E
(a)向發(fā)送芯片3發(fā)送信號將數(shù)據(jù)產(chǎn)生電路1中的相關(guān)圖像數(shù)據(jù)信號發(fā)送至發(fā)送芯片3的并行數(shù)據(jù)輸入引腳TXD,同時(shí)發(fā)送使能信號TX-EN和時(shí)鐘信號至發(fā)送芯片3;(b)發(fā)送數(shù)據(jù)TXD于發(fā)送芯片3并串轉(zhuǎn)換為一路信號,由發(fā)送芯片3的串行數(shù)據(jù)輸出引腳DOUT輸出,再通過光發(fā)送模塊4、傳輸線路5及光接收模塊6向接收芯片7發(fā)送數(shù)據(jù);(c)接收芯片7向圖像數(shù)據(jù)恢復(fù)電路9發(fā)送接收數(shù)據(jù)RXD、數(shù)據(jù)有效信號rxdata_valid以及恢復(fù)時(shí)鐘信號RX_CLK;(d)圖像數(shù)據(jù)恢復(fù)電路9恢復(fù)出圖像信號RO、GO、BO和數(shù)據(jù)有效信號dataen;其中,所述步驟(a)中數(shù)據(jù)產(chǎn)生電路只將數(shù)字圖像信號的數(shù)據(jù)信號R、G、B合并為一組發(fā)送數(shù)據(jù)TXD,時(shí)鐘信號通過晶振2倍頻處理后,產(chǎn)生發(fā)送芯片3的時(shí)鐘信號TX_CLK;所述步驟(c)中的圖像數(shù)據(jù)恢復(fù)電路還包括場同步信號恢復(fù)電路和行同步信號恢復(fù)電路,恢復(fù)時(shí)鐘信號RX_CLK通過晶振8至圖像數(shù)據(jù)恢復(fù)電路9,再經(jīng)分頻器10分頻后產(chǎn)生數(shù)據(jù)時(shí)鐘信號DCLK,所述行同步信號恢復(fù)電路由計(jì)數(shù)器I和比較器II組成,數(shù)據(jù)有效信號rxdata_valid接計(jì)數(shù)器I的同步清零端sclr,時(shí)鐘信號RX_CLK為計(jì)數(shù)器I的時(shí)鐘信號,當(dāng)時(shí)鐘信號RX_CLK檢測到rxdata_valid為高電平時(shí)計(jì)數(shù)器I清零,當(dāng)時(shí)鐘信號RX_CLK檢測到rxdata_valid為低電平時(shí)計(jì)數(shù)器I遞增計(jì)數(shù),根據(jù)比較器II預(yù)設(shè)的標(biāo)準(zhǔn)數(shù)值,比較器II對計(jì)數(shù)值進(jìn)行判斷后,輸出一脈沖信號,此信號既為恢復(fù)出的行同步信號;
所述場同步信號恢復(fù)電路由計(jì)數(shù)器和比較器IV組成,數(shù)據(jù)有效信號rxdata_valid接計(jì)數(shù)器III的同步清零端sclr,時(shí)鐘信號RX_CLK為計(jì)數(shù)器III的時(shí)鐘信號,當(dāng)時(shí)鐘信號RX_CLK檢測到rxdata_valid為高電平時(shí)計(jì)數(shù)器III清零,當(dāng)時(shí)鐘信號RX_CLK檢測到rxdata_valid為低電平時(shí)計(jì)數(shù)器III遞增計(jì)數(shù),根據(jù)比較器IV預(yù)設(shè)的標(biāo)準(zhǔn)數(shù)值,比較器IV對計(jì)數(shù)值進(jìn)行判斷后,輸出一脈沖信號,此信號既為恢復(fù)出的場同步信號。
所述晶振2的晶振頻率至少為時(shí)鐘信號DCLK的三倍。
所述發(fā)送芯片3和接收芯片7為TLK2201。
本發(fā)明的有益效果是本發(fā)明不需要將同步信號與視頻信號打包,僅利用接收芯片的接收數(shù)據(jù)有效信號,即可恢復(fù)同步信號,使視頻信號遠(yuǎn)程傳輸?shù)膫鬏斅侍幱谳^低水平,對傳輸信道的要求也相對較低,從而,在保證信號質(zhì)量的前題下大大降低了傳輸成本,對用該方法制作的產(chǎn)品的低價(jià)普及,提供了技術(shù)保證,是一種較為理想的視頻信號遠(yuǎn)程傳輸方法。
圖1為本發(fā)明流程示意圖。
圖2為數(shù)據(jù)有效信號rxdata_valid與場同步信號Vsync和行同步信號Hsync的時(shí)序關(guān)系圖。
圖3為一個(gè)行同步周期的波形放大圖。
圖4為本發(fā)明行同步信號恢復(fù)電路方框圖。
圖5為本發(fā)明場同步信號恢復(fù)電路方框圖。
其中1代表數(shù)據(jù)產(chǎn)生電路,2代表晶振,3代表專用發(fā)送芯片,4代表光發(fā)送模塊,5代表光纖傳輸線路,6代表光接收模塊,7代表專用接收芯片,8代表第二晶振,9代表圖像數(shù)據(jù)恢復(fù)電路,10代表分頻器。
具體實(shí)施例方式
以下結(jié)合附圖為實(shí)施例對本發(fā)明作進(jìn)一步詳述如圖1所示,(a)向發(fā)送芯片3發(fā)送信號數(shù)據(jù)產(chǎn)生電路1將輸入的數(shù)字圖像信號R、G、B合并為一組發(fā)送數(shù)據(jù)TXD,發(fā)送至發(fā)送芯片3,同時(shí)發(fā)送使能信號TX-EN至發(fā)送芯片3,晶振(2)產(chǎn)生發(fā)送時(shí)鐘信號TX_CLK至數(shù)據(jù)產(chǎn)生電路(1)和發(fā)送芯片(3);(b)發(fā)送數(shù)據(jù)TXD于發(fā)送芯片3并串轉(zhuǎn)換為一路信號,由發(fā)送芯片3的串行數(shù)據(jù)輸出引腳DOUT輸出,再通過光發(fā)送模塊4將電信號轉(zhuǎn)換成光信號,光信號通過光纖傳輸線路5傳輸至光接收模塊6向接收芯片7發(fā)送數(shù)據(jù);(c)光纖傳輸線路5送來的光信號送入光接收模塊6轉(zhuǎn)換成串行的電信號,串行信號送入接收芯片7的輸入端DIN,晶振8產(chǎn)生接收芯片7的恢復(fù)參考時(shí)鐘RX_CLK,其頻率與發(fā)送芯片3的時(shí)鐘信號TX_CLK相同,接收芯片7輸出恢復(fù)的圖像數(shù)據(jù)RXD和數(shù)據(jù)有效信號rxdata_valid,rxdata_valid信號形狀與發(fā)送芯片TX_EN相同,與原始圖像數(shù)據(jù)的數(shù)據(jù)有效信號dataen相似。如圖2所示,可以看出,rxdata_valid具有下列特點(diǎn)rxdata_valid的低電平區(qū)間有兩種寬度分別稱為“短低電平區(qū)間”和“長低電平區(qū)間”,根據(jù)現(xiàn)有技術(shù)的視頻信號標(biāo)準(zhǔn),短低電平區(qū)間約為幾十個(gè)RX_CLK(或DCLK)時(shí)鐘寬度,每1個(gè)短低電平區(qū)間對應(yīng)1個(gè)行同步脈沖Hsync,1場內(nèi)短低電平區(qū)間的個(gè)數(shù)與視頻信號源有關(guān),少的幾百個(gè),多的上千個(gè);每場只有一個(gè)長低電平區(qū)間,其寬度約為幾個(gè)行同步周期,或幾千個(gè)RX_CLK(或DCLK)周期,明顯大大于短低電平區(qū)間,長低電平區(qū)間對應(yīng)于1個(gè)場同步信號Vsync和幾個(gè)行同步信號Hsync。如圖3所示,將1個(gè)行同步周期放大,假設(shè)1個(gè)行同步周期包含N個(gè)RX_CLK時(shí)鐘,行同步頭兩個(gè)邊沿與原點(diǎn)O之間分別包含n1和n2個(gè)RX_CLK時(shí)鐘,rxdata_valid的上升沿與原點(diǎn)O之間包含n3個(gè)RX_CLK時(shí)鐘。
根據(jù)radata_valid的波形特點(diǎn),給出了恢復(fù)行同步信號Hsync電路,行同步信號Hsync恢復(fù)電路如圖4所示,由模N計(jì)數(shù)器I和比較器II組成。RX_CLK作為計(jì)數(shù)器的時(shí)鐘信號,rxdata_valid接計(jì)數(shù)器的同步清零端sclr,當(dāng)RX_CLK檢測到rxdata_valid為高電平時(shí)計(jì)數(shù)器清零,當(dāng)RX_CLK檢測到rxdata_valid為低電平時(shí)(對應(yīng)于圖3中的原點(diǎn)O),計(jì)數(shù)器開始遞增計(jì)數(shù),有兩種情況在rxdata_valid的短低電平區(qū)間,計(jì)數(shù)器的計(jì)數(shù)值最多只能計(jì)到n3,隨后被rxdata_valid的高電平清零。利用比較器判斷,當(dāng)計(jì)數(shù)值在n1和n2之間時(shí),輸出一個(gè)正脈沖,此正脈沖就是短低電平區(qū)間的行同步信號Hsync。
在rxdata_valid的長低電平區(qū)間,當(dāng)模N計(jì)數(shù)器的計(jì)數(shù)值等于N時(shí)自動(dòng)歸零,rxdata_valid的長低電平區(qū)間包含幾個(gè)行同步周期,計(jì)數(shù)器就進(jìn)行幾次循環(huán)計(jì)數(shù),每當(dāng)計(jì)數(shù)值在n1和n2之間時(shí),比較器就產(chǎn)生1個(gè)行同步信號Hsync。通過比較器對計(jì)數(shù)值的判斷,即可恢復(fù)出圖4中的Hsync信號,顯然Hsync信號的相位受n1影響,而Hsync的脈寬等于n2-n1,改變n1和n2-n1差值即可改變Hsync信號的相位和脈寬,使恢復(fù)的Hsync信號與原始Hsync信號的相位和脈寬不同,以滿足特殊的應(yīng)用。
場同步信號Vsync恢復(fù)電路與行同步信號Hsync恢復(fù)電路相似,場同步信號Vsync恢復(fù)電路如圖5所示,由模M計(jì)數(shù)器III和比較器IV組成。場同步信號Vsync恢復(fù)電路與行同步信號Hsync恢復(fù)電路的工作原理相似,只須根據(jù)實(shí)際情況設(shè)置比較器的判斷值m1和m2,要求m2>m1>N,模M計(jì)數(shù)器的M值比rxdata_valid的長低平區(qū)間包含的RX_CLK時(shí)鐘周期數(shù)稍多一點(diǎn)即可,否則無法正確恢復(fù)Vsync信號。選取適當(dāng)?shù)膍1和m2值,可以減少恢復(fù)出的Vsync信號與原始Vsync信號在脈寬和相位上的差別。
(d)圖像數(shù)據(jù)恢復(fù)電路9從接收數(shù)據(jù)RXD中提取出RGB圖像信號RO、GO、BO和數(shù)據(jù)有效信號dataen,晶振8的振蕩時(shí)鐘經(jīng)分頻器9分頻后產(chǎn)生數(shù)據(jù)時(shí)鐘DCLK。
權(quán)利要求
1.視頻信號遠(yuǎn)程傳輸?shù)姆椒ǎ摲椒òㄒ韵虏襟E(a)向發(fā)送芯片(3)發(fā)送信號將數(shù)據(jù)產(chǎn)生電路(1)1中的相關(guān)圖像數(shù)據(jù)信號發(fā)送至發(fā)送芯片(3)的并行數(shù)據(jù)輸入引腳TXD,同時(shí)發(fā)送使能信號TX-EN和時(shí)鐘信號至發(fā)送芯片(3);(b)發(fā)送數(shù)據(jù)TXD于發(fā)送芯片(3)并串轉(zhuǎn)換為一路信號,由發(fā)送芯片(3)的串行數(shù)據(jù)輸出引腳DOUT輸出,再通過光發(fā)送模塊(4)、光纖傳輸線路(5)及光接收模塊(6)向接收芯片(7)發(fā)送數(shù)據(jù);(c)接收芯片(7)向圖像數(shù)據(jù)恢復(fù)電路(9)發(fā)送接收數(shù)據(jù)RXD、數(shù)據(jù)有效信號rxdata_valid以及恢復(fù)時(shí)鐘信號RX_CLK;(d)圖像數(shù)據(jù)恢復(fù)電路(9)恢復(fù)出圖像信號RO、GO、BO和數(shù)據(jù)有效信號dataen,其特征在于所述步驟(a)中數(shù)據(jù)產(chǎn)生電路是將數(shù)字圖像信號的數(shù)據(jù)信號R、G、B合并為一組發(fā)送數(shù)據(jù)TXD,時(shí)鐘信號通過晶振(2)倍頻處理后,產(chǎn)生發(fā)送芯片(3)的時(shí)鐘信號TX_CLK;所述步驟(c)中的圖像數(shù)據(jù)恢復(fù)電路(9)還包括場同步信號恢復(fù)電路和行同步信號恢復(fù)電路,恢復(fù)時(shí)鐘信號RX_CLK通過晶振(8)至圖像數(shù)據(jù)恢復(fù)電路(9),再經(jīng)分頻器(10)分頻后產(chǎn)生數(shù)據(jù)時(shí)鐘信號DCLK,所述行同步信號恢復(fù)電路由計(jì)數(shù)器I和比較器II組成,數(shù)據(jù)有效信號rxdata_valid接計(jì)數(shù)器I的同步清零端sclr,時(shí)鐘信號RX_CLK為計(jì)數(shù)器I的時(shí)鐘信號,當(dāng)時(shí)鐘信號RX_CLK檢測到rxdata_valid為高電平時(shí)計(jì)數(shù)器清零,當(dāng)時(shí)鐘信號RX_CLK檢測到rxdata_valid為低電平時(shí)計(jì)數(shù)器I遞增計(jì)數(shù),根據(jù)比較器II中預(yù)設(shè)的標(biāo)準(zhǔn)數(shù)值,比較器II對計(jì)數(shù)值進(jìn)行判斷后,輸出一脈沖信號,此信號既為恢復(fù)出的行同步信號;所述場同步信號恢復(fù)電路由計(jì)數(shù)器III和比較器IV組成,數(shù)據(jù)有效信號rxdata_valid接計(jì)數(shù)器III的同步清零端sclr,時(shí)鐘信號RX_CLK為計(jì)數(shù)器III的時(shí)鐘信號,當(dāng)時(shí)鐘信號RX_CLK檢測到rxdata_valid為高電平時(shí)計(jì)數(shù)器III清零,當(dāng)時(shí)鐘信號RX_CLK檢測到rxdata_valid為低電平時(shí)計(jì)數(shù)器III遞增計(jì)數(shù),根據(jù)比較器IV預(yù)設(shè)的標(biāo)準(zhǔn)數(shù)值,比較器IV對計(jì)數(shù)值進(jìn)行判斷后,輸出一脈沖信號,此信號既為恢復(fù)出的場同步信號。
2.根據(jù)權(quán)利要求1所述的視頻信號遠(yuǎn)程傳輸?shù)姆椒ǎ涮卣髟谟谒鼍д?2)的晶振頻率至少為時(shí)鐘信號DCLK的三倍。
3.根據(jù)權(quán)利要求1所述的視頻信號遠(yuǎn)程傳輸?shù)姆椒?,其特征在于所述發(fā)送芯片(3)和接收芯片(7)為TLK2201。
全文摘要
本發(fā)明屬于視頻信號遠(yuǎn)程傳輸技術(shù)領(lǐng)域,特別是一種視頻號遠(yuǎn)程傳輸?shù)姆椒āT摲椒ú恍枰獙⑼叫盘柵c視頻信號打包,僅利用接收芯片的接收數(shù)據(jù)有效信號,即可恢復(fù)同步信號,使視頻信號遠(yuǎn)程傳輸?shù)膫鬏斅侍幱谳^低水平,對傳輸信道的要求也相對較低,從而,在保證信號質(zhì)量的前題下大大降低了傳輸成本,對用該方法制作的產(chǎn)品的低價(jià)普及,提供了技術(shù)保證,是一種較為理想的視頻信號遠(yuǎn)程傳輸方法。
文檔編號H04N7/18GK1767637SQ200510037448
公開日2006年5月3日 申請日期2005年9月21日 優(yōu)先權(quán)日2005年9月21日
發(fā)明者梁寧 申請人:康佳集團(tuán)股份有限公司