一種不可重觸發(fā)單穩(wěn)態(tài)電路的制作方法
【技術領域】
[0001] 本領域設及穩(wěn)態(tài)電路,具體設及一種不可重觸發(fā)單穩(wěn)態(tài)電路。
【背景技術】
[0002] 現(xiàn)有數字電路器件的單穩(wěn)態(tài)集成電路中,只有可重觸發(fā)型延時電路。當在某些具 有特殊要求的場合,需要檢測控制信號不可重新再次觸發(fā)延時的控制模式時,可重觸發(fā)型 單穩(wěn)態(tài)電路忍片就不能滿足技術要求。如可重觸發(fā)型單穩(wěn)態(tài)電路在用于齒輪分齒定位時, 采用接近開關拾取齒頂觸發(fā)脈沖的上升沿和下降沿信號,此時如果出現(xiàn)干擾毛刺產生的多 次重復觸發(fā),延時時間將依次后延,導致嚴重影響分齒定位精度。當運轉速度較高時使用可 重觸發(fā)單穩(wěn)態(tài)觸發(fā)延時電路進行毛刺濾除將可能導致下降沿信號后移,也會產生定位不準 的后果,而降低轉速進行對齒定位操作又將會降低工作效率。 【實用新型內容】
[0003] 有鑒于此,本實用新型的目的是提供一種不可重觸發(fā)單穩(wěn)態(tài)電路。
[0004] 本實用新型的目的是通過W下技術方案來實現(xiàn)的,一種不可重觸發(fā)單穩(wěn)態(tài)電路包 括第一反相器U3A、延時電路、第二反相器U3C、第Ξ反向器U3B和高電壓功率驅動電路;所述 延時電路包括數據輸入端、時鐘輸入端、復位端和輸出端,所述第一反相器的輸出端與時鐘 輸入端連接,輸出端與第二反相器的輸入端連接,第二反相器的輸出端與第Ξ反相器的輸 入端連接,第Ξ反相器的輸出端與高電壓功率驅動電路的輸入端連接。
[0005] 進一步,該單穩(wěn)態(tài)電路還包括光禪隔離模塊,所述光禪隔離模塊的輸出端與第一 反相器的輸入端連接。
[0006] 進一步,該單穩(wěn)態(tài)電路還包括光禪保護單元,所述光禪保護單元并聯(lián)于光禪隔離 模塊的輸入端。
[0007] 進一步,所述延時電路包括雙上升沿D觸發(fā)器、電阻R2、電阻R3、電容C3和二極管 D2;所述雙上升沿D觸發(fā)器的數據數輸端與第一電源連接,雙上升沿D觸發(fā)器的時鐘輸入端 分別與電阻R2的一端、第一反相器的輸出端連接,所述電阻R2接地,所述雙上升沿D觸發(fā)器 的復位端經電容C3接地,電阻R3并聯(lián)于雙上升沿D觸發(fā)器的輸出端與復位端之間,二極管D2 與電阻R3并聯(lián)且二極管D2的陽極與雙上升沿D觸發(fā)器的復位端連接,雙上升沿D觸發(fā)器的輸 出端與第二反相器的輸入端連接。
[000引進一步,所述高電壓功率驅動電路包括電阻R5~Κ9、Ξ極管Q1和Ξ極管Q2,所述電 阻R5的一端與第Ξ反相器的輸出端連接,電阻R5的另一端與Ξ極管Q1的基極連接,電阻R7 的一端與Ξ極管Q1的基極連接,電阻R7的另一端接地,Ξ極管Q1的發(fā)射極接地,Ξ極管Q1的 集電極經電阻R8與Ξ極管Q2的基極連接,Ξ極管Q2的基極經電阻R6與第二電源連接,Ξ極 管Q2的集電極經電阻R9接地Ξ極管Q2的集電極與電阻R9的公共端作為整個電路的輸出端。
[0009]進一步,所述光禪隔離模塊包括光禪忍片,所述光禪保護單元包括二極管D1,所述 光禪忍片包括發(fā)光器和受光器,所述發(fā)光器的兩端并聯(lián)二極管D1,且所述二極管D1的陽極 經電阻R1接地,所述光禪忍片的受光器的基極與第一電源連接,受光器的發(fā)射極接地,受光 器的集電極經電阻R10與第一電源連接。
[0010] 有益技術效果:
[0011] 1、用于對脈沖信號前沿觸發(fā)時間長度有高精度要求的場合,即延時期間不可再次 觸發(fā)啟動模式,既可W避免干擾毛刺觸發(fā)引發(fā)起始時間后延偏差,又可W慮除干擾毛刺產 生的多次重復誤觸發(fā)。
[0012] 2、采用二極管單向放電模式,能夠在復位時快速釋放延時電容器的殘留電荷,保 證了穩(wěn)態(tài)時間精度和響應速度。
【附圖說明】
[0013] 為了使本實用新型的目的、技術方案和優(yōu)點更加清楚,下面將結合附圖對本實用 新型作進一步的詳細描述,其中:
[0014] 圖1為本實用新型具體電路圖;
[0015] 圖2為延時電路主要端子波形圖。
【具體實施方式】
[0016] W下將結合附圖,對本實用新型的優(yōu)選實施例進行詳細的描述;應當理解,優(yōu)選實 施例僅為了說明本實用新型,而不是為了限制本實用新型的保護范圍。
[0017] 現(xiàn)有的單穩(wěn)態(tài)觸發(fā)集成電路均為可重觸發(fā)單穩(wěn)態(tài)觸發(fā)電路。為滿足特殊信號拾取 要求,采用雙上升沿D觸發(fā)器搭建一種不可重觸發(fā)的單穩(wěn)態(tài)觸發(fā)脈沖展寬電路。
[0018] 如圖1所示,一種不可重觸發(fā)單穩(wěn)態(tài)電路,包括第一反相器U3A、延時電路、第二反 相器U3C、第Ξ反向器U3B和高電壓功率驅動電路;所述延時電路包括數據輸入端、時鐘輸入 端、復位端和輸出端,所述第一反相器的輸出端與時鐘輸入端連接,輸出端與第二反相器的 輸入端連接,第二反相器的輸出端與第Ξ反相器的輸入端連接,第Ξ反相器的輸出端與高 電壓功率驅動電路的輸入端連接。該單穩(wěn)態(tài)電路還包括光禪隔離模塊,所述光禪隔離模塊 的輸出端與第一反相器的輸入端連接。該單穩(wěn)態(tài)電路還包括光禪保護單元,所述光禪保護 單元并聯(lián)于光禪隔離模塊的輸入端。
[0019] 所述光禪隔離模塊包括光禪忍片,所述光禪保護單元包括二極管D1,所述光禪忍 片包括發(fā)光器和受光器,所述發(fā)光器的兩端并聯(lián)二極管D1,且所述二極管D1的陽極經電阻 R1接地,所述光禪忍片的受光器的基極與第一電源連接,受光器的發(fā)射極接地,受光器的集 電極經電阻R10與第一電源連接。
[0020] 所述延時電路包括雙上升沿D觸發(fā)器、電阻R2、電阻R3、電容C3和二極管D2;所述雙 上升沿D觸發(fā)器的數據數輸端與第一電源連接,雙上升沿D觸發(fā)器的時鐘輸入端分別與電阻 R2的一端、第一反相器的輸出端連接,所述電阻R2接地,所述雙上升沿D觸發(fā)器的復位端經 電容C3接地,電阻R3并聯(lián)于雙上升沿D觸發(fā)器的輸出端與復位端之間,二極管D2與電阻R3并 聯(lián)且二極管D2的陽極與雙上升沿D觸發(fā)器的復位端連接,雙上升沿D觸發(fā)器的輸出端與第二 反相器的輸入端連接。
[0021] 所述高電壓功率驅動電路包括電阻R5~R9、Ξ極管Q1和Ξ極管Q2,所述電阻R5的 一端與第Ξ反相器的輸出端連接,電阻R5的另一端與Ξ極管Q1的基極連接,電阻R7的一端 與Ξ極管Q1的基極連接,電阻R7的另一端接地,Ξ極管Q1的發(fā)射極接地,Ξ極管Q1的集電極 經電阻R8與Ξ極管Q2的基極連接,Ξ極管Q2的基極經電阻R6與第二電源連接,Ξ極管Q2的 集電極經電阻R9接地Ξ極管Q2的集電極與電阻R9的公共端作為整個電路的輸出端。
[0022] 在本實用新型中,雙上升沿D觸發(fā)器為CD4013,R2為下拉電阻,R3、C3為復位延時器 件,D2提供快速放電回路。
[0023] 在本實用新型中,D1用作保護光禪合;U2為高速光禪合;U3(U3A~U3C)是具有施密 特特性的邏輯反相器;Q1、Q2構成高電壓功率驅動輸出。
[0024] 電路采用了CD4013功能表中第二種上升沿觸發(fā)方式,輸入端D置位高電平,RD高電 平復位。
[0025]
[0026] 圖2為CD4013主要端子波形圖,觸發(fā)上升沿與輸出端同步,觸發(fā)延時期間再次觸發(fā) 無效。R復位端充電時間由R. C參數確定。
[0027] W上所述僅為本實用新型的優(yōu)選實施例,并不用于限制本實用新型,顯然,本領域 的技術人員可W對本實用新型進行各種改動和變型而不脫離本實用新型的精神和范圍。運 樣,倘若本實用新型的運些修改和變型屬于本實用新型權利要求及其等同技術的范圍之 內,則本實用新型也意圖包含運些改動和變型在內。
【主權項】
1. 一種不可重觸發(fā)單穩(wěn)態(tài)電路,其特征在于:包括第一反相器(U3A)、延時電路、第二反 相器(U3C)、第三反向器(U3B)和高電壓功率驅動電路;所述延時電路包括數據輸入端、時鐘 輸入端和輸出端,所述第一反相器的輸出端與時鐘輸入端連接,輸出端與第二反相器的輸 入端連接,第二反相器的輸出端與第三反相器的輸入端連接,第三反相器的輸出端與高電 壓功率驅動電路的輸入端連接。2. 根據權利要求1所述的不可重觸發(fā)單穩(wěn)態(tài)電路,其特征在于:該單穩(wěn)態(tài)電路還包括光 耦隔離模塊,所述光耦隔離模塊的輸出端與第一反相器的輸入端連接。3. 根據權利要求2所述的不可重觸發(fā)單穩(wěn)態(tài)電路,其特征在于:該單穩(wěn)態(tài)電路還包括光 耦保護單元,所述光耦保護單元并聯(lián)于光耦隔離模塊的輸入端。4. 根據權利要求1所述的不可重觸發(fā)單穩(wěn)態(tài)電路,其特征在于:所述延時電路包括雙上 升沿D觸發(fā)器、電阻R2、電阻R3、電容C3和二極管D2;所述雙上升沿D觸發(fā)器的數據數輸端與 第一電源連接,雙上升沿D觸發(fā)器的時鐘輸入端分別與電阻R2的一端、第一反相器的輸出端 連接,所述電阻R2接地,所述雙上升沿D觸發(fā)器的復位端經電容C3接地,電阻R3并聯(lián)于雙上 升沿D觸發(fā)器的輸出端與復位端之間,二極管D2與電阻R3并聯(lián)且二極管D2的陽極與雙上升 沿D觸發(fā)器的復位端連接,雙上升沿D觸發(fā)器的輸出端與第二反相器的輸入端連接。5. 根據權利要求4所述的不可重觸發(fā)單穩(wěn)態(tài)電路,其特征在于:所述高電壓功率驅動電 路包括電阻R5~R9、三極管Q1和三極管Q2,所述電阻R5的一端與第三反相器的輸出端連接, 電阻R5的另一端與三極管Q1的基極連接,電阻R7的一端與三極管Q1的基極連接,電阻R7的 另一端接地,三極管Q1的發(fā)射極接地,三極管Q1的集電極經電阻R8與三極管Q2的基極連接, 三極管Q2的基極經電阻R6與第二電源連接,三極管Q2的集電極經電阻R9接地三極管Q2的集 電極與電阻R9的公共端作為整個電路的輸出端。6. 根據權利要求3所述的不可重觸發(fā)單穩(wěn)態(tài)電路,其特征在于:所述光耦隔離模塊包括 光耦芯片,所述光耦保護單元包括二極管D1,所述光耦芯片包括發(fā)光器和受光器,所述發(fā)光 器的兩端并聯(lián)二極管D1,且所述二極管D1的陽極經電阻R1接地,所述光耦芯片的受光器的 基極與第一電源連接,受光器的發(fā)射極接地,受光器的集電極經電阻R10與第一電源連接。
【專利摘要】本實用新型公開了一種不可重觸發(fā)單穩(wěn)態(tài)電路,包括第一反相器U3A、延時電路、第二反相器U3C、第三反向器U3B和高電壓功率驅動電路;所述延時電路包括數據輸入端、時鐘輸入端和輸出端,所述第一反相器的輸出端與時鐘輸入端連接,輸出端與第二反相器的輸入端連接,第二反相器的輸出端與第三反相器的輸入端連接,第三反相器的輸出端與高電壓功率驅動電路的輸入端連接。該單穩(wěn)態(tài)電路還包括光耦隔離模塊,所述光耦隔離模塊的輸出端與第一反相器的輸入端連接。該單穩(wěn)態(tài)電路還包括光耦保護單元,所述光耦保護單元并聯(lián)于光耦隔離模塊的輸入端。用于對脈沖信號前沿觸發(fā)時間長度有高精度要求的場合,既可以避免干擾毛刺觸發(fā)引發(fā)起始時間后延偏差,又可以慮除干擾毛刺產生的多次重復誤觸發(fā)。
【IPC分類】H03K3/013, H03K3/012
【公開號】CN205336241
【申請?zhí)枴緾N201620040234
【發(fā)明人】劉代福, 陳劍, 楊勇, 李云貴
【申請人】重慶機床(集團)有限責任公司
【公開日】2016年6月22日
【申請日】2016年1月15日