專利名稱:提高電容式電壓互感器抗污能力的方法及其裝置的制作方法
技術(shù)領(lǐng)域:
本發(fā)明涉及一種提高電容式電壓互感器抗污能力的方法及其裝 置,尤其是能提高由多節(jié)電容分壓器構(gòu)成的超高壓、特高壓電容式電 壓互感器抗污能力的方法及其裝置,以消除其對(duì)測(cè)量精度的影響。
背景技術(shù):
目前,高壓(220kV及以上電壓等級(jí))電容式電壓互感器是由多 節(jié)電容分壓器和電磁單元疊裝而成,電容分壓器之間、電容分壓器與 電磁單元之間由金屬法蘭相連接,電容分壓器上下法蘭之間安裝著用 于不同電位間隔離用的高壓絕緣瓷套,瓷套內(nèi)裝著若干個(gè)電容器元 件,而在瓷套內(nèi)構(gòu)成一個(gè)高阻抗電容部件,提供一個(gè)電流回路,用于 均勻承擔(dān)高電壓和將高電壓分壓成用于測(cè)量的低電壓。但這個(gè)結(jié)構(gòu)的 電容分壓器在受到環(huán)境中的污穢和潮濕作用時(shí),高壓絕緣瓷套外會(huì)因 這些污穢和潮濕作用而在瓷套外部形成一個(gè)低電阻通道,構(gòu)成了另一 個(gè)電流回路,這個(gè)電流由上法蘭流出,流入下法蘭,而改變瓷套內(nèi)的 電壓分布,從而導(dǎo)致電容器元件的均壓效果變化,并改變其分壓關(guān)系, 其結(jié)果是電容式電壓互感器在污穢、潮濕環(huán)境下,測(cè)量結(jié)果不準(zhǔn)確, 誤差變大
發(fā)明內(nèi)容
為了克服上述問題。本發(fā)明的目的是用一種提高電容式電壓互感 器抗污能力的方法及其裝置,使電容式電壓互感器的測(cè)量精度受環(huán)境 污穢潮濕影響大大減小。
本發(fā)明的技術(shù)解決方案是提高電容式電壓互感器抗污能力的方 法,采用一種密封抗污罩,該密封抗污罩的內(nèi)絕緣體的上、下兩端分 別安裝上導(dǎo)電環(huán)與下導(dǎo)電環(huán),密封抗污罩的外側(cè)裝有外導(dǎo)電層并與上 導(dǎo)電環(huán)和下導(dǎo)電環(huán)連接,將密封抗污罩緊密套裝在電容式電壓互感器 疊裝法蘭的外側(cè),上導(dǎo)電環(huán)與上瓷套緊密連接,下導(dǎo)電環(huán)與下瓷套緊 密連接,密封抗污罩被緊密套在電容分壓器間上疊裝法蘭和下疊裝法 蘭的外側(cè),內(nèi)絕緣體能使外導(dǎo)電層與上、下疊裝法蘭呈絕緣隔離狀態(tài), 使瓷套外部的泄漏電流不再流入疊裝法蘭,這樣也就不會(huì)影響瓷套內(nèi) 電容器元件的電流和電壓分布,從而達(dá)到電容式電壓互感器的測(cè)量精 度不受環(huán)境污穢的影響的目的。
采用上述方法的裝置,其特征在于它是一個(gè)密封抗污罩,由上 導(dǎo)電環(huán)、外導(dǎo)電層、內(nèi)絕緣體和下導(dǎo)電環(huán)組成,在內(nèi)絕緣體的上、下 兩端分別安裝上導(dǎo)電環(huán)與下導(dǎo)電環(huán)及外側(cè)裝有外導(dǎo)電層,外導(dǎo)電層和 上導(dǎo)電環(huán)、下導(dǎo)電環(huán)緊密串聯(lián)構(gòu)成。
本發(fā)明所述的提高電容式電壓互感器抗污能力的方法和裝置有益 效果為可以提高電容式電壓互感器在污穢潮濕環(huán)境的測(cè)量精度。
圖1是本發(fā)明采用的密閉抗污罩的縱剖面構(gòu)造圖。圖2是電容式電壓互感器安裝了圖1所示密封抗污罩的結(jié)構(gòu)示意圖。
圖3是電容式電壓互感器未安裝密封抗污罩的等值電路圖。 圖4是電容式電壓互感器安裝了密封抗污罩的等值電路圖。
具體實(shí)施例方式
圖1中標(biāo)記的說明l-上導(dǎo)電環(huán);2-外導(dǎo)電層;3-內(nèi)絕緣體;4-下導(dǎo)電環(huán);
圖2中標(biāo)記的說明5-上疊裝法蘭;6-下疊裝法蘭;7-上瓷套;
8-下瓷套。
圖l所示的密閉抗污罩,是由上導(dǎo)電環(huán)l、外導(dǎo)電層2、內(nèi)絕緣 體3和下導(dǎo)電環(huán)4組成,在內(nèi)絕緣體3的上、下兩端分別安裝上導(dǎo)電 環(huán)1與下導(dǎo)電環(huán)4及外側(cè)裝有外導(dǎo)電層2緊緊安裝在內(nèi)絕緣體3的, 并與上導(dǎo)電環(huán)1和下導(dǎo)電環(huán)4連接構(gòu)成。
圖2是電容式電壓互感器安裝了圖1所示密封抗污罩的結(jié)構(gòu)示意 圖,上導(dǎo)電環(huán)1與上瓷套7緊密連接,下導(dǎo)電環(huán)4與下瓷套8緊密連 接,這樣密封抗污罩將緊密套在電容分壓器間上疊裝法蘭5和下疊裝 法蘭6的外側(cè)進(jìn)行密閉隔離,阻止污穢潮濕侵入。內(nèi)絕緣體3能使外 導(dǎo)電層2與電容式電壓互感器的電容分壓器間上疊裝法蘭5和下疊裝 法蘭6呈絕緣隔離狀態(tài),使瓷套外部的泄漏電流不再流入疊裝的法 蘭,從而瓷套內(nèi)的電容器元件的電流、電壓分布也不受外部電流的影 響,電容分壓器的分壓比也不受環(huán)境條件影響,達(dá)到電容式電壓互感器的測(cè)量精度不受環(huán)境污穢的影響的目的。
圖3是電容式電壓互感器未安裝密封抗污罩的等值電路圖,由圖
可得Ie2= Iu+ Iw。當(dāng)無抗污措施時(shí),電容分壓器在干燥條
件下,由于瓷套外絕緣電阻R外i和R外2均趨于^, I外i、 1外2趨于0,
這時(shí)可認(rèn)為I" = Ie2,電容分壓器的電流分布和電壓分布不受絕緣 瓷套外部漏電流的影響。但當(dāng)電容分壓器在受有污穢且受潮濕作用
時(shí),這時(shí)瓷套外絕緣電阻R鄉(xiāng)H和R^不再趨于w而變小,導(dǎo)致產(chǎn)生電
流I夕H和I外2,當(dāng)I外Wl外2時(shí),將導(dǎo)致I" IC2,這時(shí),電容器元
件的電流、電壓分布都將發(fā)生改變,而使電容分壓器的分壓比發(fā)生變 化,從而使電容式電壓互感器的準(zhǔn)確度發(fā)生變化,即電容式電壓互感 器在此時(shí)難以準(zhǔn)確測(cè)量電壓。
圖4是電容式電壓互感器安裝了密封抗污罩的等值電路,按照本 發(fā)明采用的方法是將上瓷套7外部的漏電流通過上導(dǎo)電環(huán)1收集,通 過內(nèi)絕緣體3的外導(dǎo)電層2,流入下導(dǎo)電環(huán)4直接流入到下瓷套8的 外部,使外部的漏電流繞過上疊裝法蘭5和下疊裝法蘭6,不再流入 瓷套內(nèi)部,使瓷套內(nèi)部電容器元件的電流,瓷套外部漏電流成為兩個(gè) 相互獨(dú)立的電流回路,互不影響,這樣就不會(huì)影響瓷套內(nèi)的電容器元 件中的電流和電壓分布,這時(shí)的等值電路由圖3變成了圖4樣,這樣 就可使無論外部環(huán)境如何變化,均可保證正式成立
丄C1 二 lc2
從而保證電容分布器的分壓比不受外部環(huán)境的影響,達(dá)到提高電 容式電壓互感器的抗污穢能力的目的,使電容式電壓互感器無論外部 污穢如何嚴(yán)重,均可保證其測(cè)量的準(zhǔn)確性。
權(quán)利要求
1、一種提高電容式電壓互感器抗污能力的方法,用以消除其對(duì)測(cè)量精度的影響,其特征在于采用一種密封抗污罩,該密封抗污罩的內(nèi)絕緣體(3)的上、下兩端分別安裝上導(dǎo)電環(huán)(1)與下導(dǎo)電環(huán)(4),密封抗污罩的外側(cè)裝有外導(dǎo)電層(2)并與上導(dǎo)電環(huán)(1)和下導(dǎo)電環(huán)(4)連接,將密封抗污罩緊密套裝在電容式電壓互感器疊裝法蘭的外側(cè),上導(dǎo)電環(huán)(1)與上瓷套(7)緊密連接,下導(dǎo)電環(huán)(4)與下瓷套(8)緊密連接,密封抗污罩被緊密套在電容分壓器間上疊裝法蘭(5)和下疊裝法蘭(6)的外側(cè),內(nèi)絕緣體(3)能使外導(dǎo)電層(2)與上疊裝法蘭(5)、下疊裝法蘭(6)呈絕緣隔離狀態(tài),使瓷套外部的泄漏電流不再流入疊裝法蘭。
2、 采用權(quán)利要求1方法的裝置,其特征在于它是一個(gè)密封抗 污罩,由上導(dǎo)電環(huán)、外導(dǎo)電層、內(nèi)絕緣體和下導(dǎo)電環(huán)組成,在內(nèi)絕緣 體的上、下兩端分別安裝上導(dǎo)電環(huán)與下導(dǎo)電環(huán)及外側(cè)裝有外導(dǎo)電層, 外導(dǎo)電層和上導(dǎo)電環(huán)、下導(dǎo)電環(huán)緊密串聯(lián)構(gòu)成。
全文摘要
本發(fā)明涉及一種提高電容式電壓互感器抗污能力的方法及其裝置,采用一種在內(nèi)絕緣體(3)的上、下兩端分別安裝上導(dǎo)電環(huán)(1)與下導(dǎo)電環(huán)(4)及外側(cè)裝有外導(dǎo)電層(2)并與上導(dǎo)電環(huán)(1)和下導(dǎo)電環(huán)(4)連接構(gòu)成的密封抗污罩,套裝在電容式電壓互感器疊裝法蘭的外側(cè),上導(dǎo)電環(huán)(1)與上瓷套(7)緊密連接,下導(dǎo)電環(huán)(4)與下瓷套(8)緊密連接,密閉抗護(hù)罩被緊密套在電容分壓器間上疊裝法蘭(5)和下疊裝法蘭(6)的外側(cè),內(nèi)絕緣體(3)能使外導(dǎo)電層(2)與上疊裝法蘭(5)、下疊裝法蘭(6)呈絕緣隔離狀態(tài),使瓷套外部的泄漏電流不再流入疊裝法蘭,以達(dá)到電容式電壓互感器的測(cè)量精度不受環(huán)境污穢的影響的目的。
文檔編號(hào)H01F38/26GK101447327SQ20081019708
公開日2009年6月3日 申請(qǐng)日期2008年9月27日 優(yōu)先權(quán)日2008年9月27日
發(fā)明者飛 嚴(yán), 嚴(yán)玉婷, 倪學(xué)鋒, 姜?jiǎng)賹? 浩 林 申請(qǐng)人:國(guó)網(wǎng)武漢高壓研究院