專利名稱:帶域內(nèi)群延遲平坦電路及失真補(bǔ)償型放大器的制作方法
技術(shù)領(lǐng)域:
本發(fā)明涉及高頻段使用的帶域內(nèi)群延遲平坦電路及失真補(bǔ)償型放大器。
背景技術(shù):
近年來(lái),為了基地臺(tái)的小型化,在移動(dòng)通信系統(tǒng)基地臺(tái)無(wú)線裝置上,失真補(bǔ)償型放大器的使用變得多起來(lái)。
作為失真補(bǔ)償電路例如用反饋放大器,在失真檢測(cè)電路和失真抑制電路中,有必要在大功率側(cè)和小功率側(cè)使群使群延遲時(shí)間一致。起初,為此曾用過(guò)同軸線路(電纜),但近年來(lái),為了小型化、降低損耗,而用延遲濾波器。
對(duì)于延遲濾波器當(dāng)然要求在通帶內(nèi)的群延遲時(shí)間的平坦度(群延遲時(shí)間偏差小的程度)。過(guò)去,用多級(jí)帶通濾波器作為延遲濾波器。這類例子示于圖14~圖16。圖14為8級(jí)諧振器組成的延遲濾波器等價(jià)電路圖。其中,Ra~Rh分別為諧振器,通過(guò)電容使相鄰諧振器間耦合。
圖15為該延遲濾波器構(gòu)造圖。圖中4為基板,基板4的上面,Ra~Rh為同軸諧振器,及載置著構(gòu)成多個(gè)電容的耦合基板21。各同軸諧振器的中心導(dǎo)體連接耦合基板21的規(guī)定的電極。
圖16(A)表示該延遲濾波器的群延遲特性,(B)表示通過(guò)特性。
另外,日本特開(kāi)2001-257505揭示,在標(biāo)準(zhǔn)的帶通濾波器上附加渡越耦合用并聯(lián)電容的延遲濾波器。該例示于圖17~圖19。圖17為其等價(jià)電路圖、圖18為構(gòu)成圖。在該例中,第2級(jí)的諧振器Rb和第5級(jí)的諧振器Re通過(guò)并聯(lián)電容耦合。圖18示出的22為該渡越耦合用基板。圖19(a)為該延遲濾波器的群延遲特性、(B)為其通過(guò)特性。
另外,WO01/01511A1揭示通過(guò)在具有凹形群延遲特性的帶通濾波器上附加有凸形群延遲特性的電路,使全體的群延遲特性平坦化的技術(shù)。圖20表示該例子。圖20(A)表示其群延遲特性(B)表示通過(guò)特性。(A)中,b表示凹形的群延遲特性,c表示凸形的群延遲特性。通過(guò)加上這兩個(gè)特性,得到以a示出的帶域內(nèi)群延遲平坦特性。在圖20的(B)中,S21為輸入輸出間的通過(guò)特性、S11為輸入側(cè)的反射特性、S22為輸出側(cè)的反射特性。
還有,在這些過(guò)去的例子中,若想要得到通帶211-=2170MHZ、群延遲量7.5ns、群延遲偏差0.2ns的特性,則前述多級(jí)帶通濾波器就要8個(gè)(8級(jí))電介質(zhì)諧振器,用日本特開(kāi)2001-257505的帶通濾波器、和WO01/01511A11的延遲濾波器分別也要6個(gè)(6級(jí))電介質(zhì)諧振器。
前述任何一種以往的技術(shù),因?yàn)樵谕◣蓚?cè)邊緣附近持有群延遲量的峰值,群延遲難以擴(kuò)展取得平坦的頻率。在將該群延遲帶寬做成寬帶時(shí),就增加構(gòu)成帶通濾波器的諧波器級(jí)數(shù),其結(jié)果,增大外形尺寸,招致插入損耗增加。而且,諧振器級(jí)數(shù)一增多,還會(huì)產(chǎn)生通帶邊緣附近群延遲量峰值再增大的問(wèn)題。
另外,在變更群延遲時(shí)間的場(chǎng)合,任一以往的技術(shù),都要變更帶通濾波器的帶域。通常,在帶通濾波器變更帶域?qū)挄r(shí),有必要使諧振器間耦合系數(shù)及各諧振器的諧振頻率相同合。由此,在批量生產(chǎn)的工序上調(diào)整群延遲時(shí)間時(shí),由于該調(diào)整較為困難,要花費(fèi)時(shí)間,所以存在問(wèn)題。
又,前述的渡越耦合用并聯(lián)電容,因與相鄰諧振器間耦合用電容相比較小,所以,受除了圖17等價(jià)電路所示靜電電容以外產(chǎn)生的雜散電容的影響大,也會(huì)產(chǎn)生制造時(shí)特性離散增大的問(wèn)題。
發(fā)明內(nèi)容
本發(fā)明之目的在于解決上述問(wèn)題,提供以小規(guī)模電路構(gòu)成群延遲特性優(yōu)良的帶域內(nèi)群延遲平坦電路及包括該電路的失真補(bǔ)償型放大器。
本發(fā)明的帶域內(nèi)群延遲平坦電路,包括兩個(gè)以上具有離中心頻率越遠(yuǎn)、延遲時(shí)間越短的凸形群延遲特性的凸形群延遲電路,由使前述凸形群延遲電路的中心頻率各異,而且串聯(lián)連接各凸形群延遲電路構(gòu)成。
另外,該發(fā)明的前述凸形群延遲電路由混合耦合器和與該混合耦合器的分配輸出通道連接的諧振電路構(gòu)成。
另外,該發(fā)明以電介質(zhì)同軸諧振器構(gòu)成前述諧振電路。
另外,本發(fā)明以電介質(zhì)同軸諧振器和電抗元件的串聯(lián)電路構(gòu)成前述諧振電路。
另外,本發(fā)明設(shè)置3級(jí)以上前述凸形群延遲電路、將它們中中心頻率最高的凸形群延遲電路和中心頻率最低的凸形群延遲電路的群延遲時(shí)間做得比其它凸形群延遲電路的群延遲時(shí)間長(zhǎng)。
另外,本發(fā)明在通過(guò)調(diào)整群延遲電路的群延遲時(shí)間進(jìn)行失真補(bǔ)償?shù)氖д嫜a(bǔ)償型放大器中,以前述任一種構(gòu)成組成的帶域內(nèi)群延遲平坦電路構(gòu)成群延遲電路。
另外,本發(fā)明的前述失真補(bǔ)償型放大電路是由分別包含群延遲電路在內(nèi)的失真檢測(cè)電路和失真抑制電路組成的反饋放大器。
圖1表示與第1實(shí)施形態(tài)相關(guān)的帶域內(nèi)群延遲平坦電路的等價(jià)電路圖。
圖2表示同一電路的構(gòu)造圖。
圖3表示同一電路用的耦合器的構(gòu)成圖。
圖4表示同一電路的群延遲特性及通過(guò)特性示例的示意圖。
圖5表示連接耦合的諧振電路特性阻抗和群延遲特性關(guān)系的示意圖。
圖6表示第2與實(shí)施形態(tài)相關(guān)的帶域群延遲平坦電路中用的耦合器的構(gòu)成。
圖7表示第3與實(shí)施形態(tài)相關(guān)的帶域內(nèi)群延遲平坦電路的等價(jià)電路圖。
圖8表示同一電路的構(gòu)造圖。
圖9表示同一電路群延遲特性及通過(guò)特性的示例。
圖10表示與第4實(shí)施形態(tài)相關(guān)的帶域群延遲平坦電路中用的耦合器的構(gòu)成。
圖11表示同一電路的構(gòu)造圖。
圖12表示表諧振電路內(nèi)電容的靜電容量和群延遲量間的關(guān)系。
圖13表示與第5實(shí)施形態(tài)相關(guān)的失真補(bǔ)償型放大器的構(gòu)成。
圖14表示以往的帶通濾波器型群延遲電路的等價(jià)電路圖。
圖15表示同一電路的構(gòu)成圖。
圖16表示同一電路群延遲特性及通過(guò)特性的示例。
圖17表示以往的帶通濾波器型群延遲電路和等價(jià)電路圖。
圖18表示同一電路的構(gòu)造圖。
圖19表示同一電路的群延遲特性及通過(guò)特性的示例。
圖20表示以往的、在帶通濾波器上將凸形群延遲電路組合成群延遲電路的群延遲特性和通過(guò)特性的示例。
具體實(shí)施形態(tài)參照?qǐng)D1-圖5說(shuō)明第1實(shí)施形態(tài)相關(guān)的帶域內(nèi)群延遲平坦電路(以下簡(jiǎn)稱為“群延遲平坦電路”)的構(gòu)成。
圖1為群延遲平坦電路的電路圖。其中,2a、2b、3a、3b分別為諧振器。1a、1b分別為4通道的混合耦合器(以下簡(jiǎn)稱為“耦合器”),該耦合器1a、1b的#1是輸入通道、#2、#4是分配輸出通道、#3是終端通道。但這里,通過(guò)分配輸出通道#2、#4與諧振器2a、3a、2b、3b連接,在這些諧振器上使終端連接。而且,終端通道#3作為輸出通道用。
10a為耦合器1a和兩個(gè)諧振器2a、3a組成的凸形群延遲電路,由輸入端子輸入的信號(hào)輸入耦合器1a的#1通道,在#2通道、和#4通道輸出,因?yàn)檫@些通道上分別連接諧振器2a、3a的諧振電路,所以附加該諧振電路特性的信號(hào)相反以#2、#4通道輸入,其從輸出通道#3輸出,由此,如后所述,表示出凸形的群延遲特性。
同樣,10b為由耦合器1b及兩個(gè)諧振器2b、3b組成的凸形群延遲電路,表示出凸形的群延遲特性。
將凸形群延遲電路10a的輸出即耦合器1a的通道#3與凸形群延遲電路10b的輸入即耦合器1b的通道#1連接。而且,將耦合器1a的通道#1作為凸形群延遲電路10a的輸入部,將耦合器1b的通道3作為凸形群延遲電路10b的輸出部。
通過(guò)上述方法,將兩個(gè)凸形群延遲電路10a、10b串聯(lián)連接。
這樣做,就將兩個(gè)凸形群延遲電路10a、10b接成串聯(lián)連接,即組成2級(jí)凸形群延遲電路,構(gòu)成群延遲平坦電路。
圖2為群延遲平坦電路的構(gòu)成圖。圖中4為基板、其上面安裝著4個(gè)諧振器2a、3a、2b、3b。這些諧振器分別為電介質(zhì)同軸諧振器。各電介質(zhì)諧振器包括中心形成貫穿孔的棱柱體形電介質(zhì)部件,貫穿孔的內(nèi)面上形成內(nèi)導(dǎo)體,電介質(zhì)部件的外面上形成外導(dǎo)體。另外,將與內(nèi)導(dǎo)體導(dǎo)體的針形端子插入貫穿孔內(nèi)。這些電介質(zhì)同軸諧振器外導(dǎo)體與基板4上的接地電極連接之同時(shí),這些針形端子和基板4上電極圖案連接。另外,基板4上裝著耦合器1a、1b,與基板上電極圖案連接。依靠這一結(jié)構(gòu),通過(guò)基板上的電極圖案,耦合器1a的4個(gè)通道#1-#4分別連接輸入端子、諧振器2a、3a、耦合器1b的輸入部。另外,耦合器1b的4個(gè)通道#1-#4通過(guò)基板上的電極圖案,分別連接耦合器1a的輸出部、諧振器2b、3b、輸出端子。
圖3表示上述耦合器的構(gòu)成。該例中,由兩線路的耦合構(gòu)成混合式耦合器。即通道#1來(lái)的輸入信號(hào)電功率分成1/2,從通道#2、#4分配輸出。假設(shè)該通道#2、#4連接電阻終端,則通道#3無(wú)輸出顯現(xiàn)。但如圖1所示,,在通道#2、#4,通過(guò)分別連接諧振器,在這些諧振器的諧振頻率附近,從通道#3輸出持有群延遲量為凸形峰值的信號(hào)。
圖4表示該群延遲平坦電路特性。(A)為其群延遲特性,(B)為通過(guò)特性,(C)為凸形群延遲電路1級(jí)(10b)的通過(guò)特性。在上述諸圖中,橫軸為頻率[MHZ]、以后,對(duì)于其它的參照?qǐng)D也一樣表示。
在圖4(a)中,a為凸形群延遲電路10a的群延遲特性、b為凸形群延遲電路10b的群延遲特性。另外,c表示圖1所示群延遲平坦電路全體的群延遲特性。該圖的縱軸為群延遲時(shí)間[ns]。對(duì)于以后參照的其它群延遲特性圖也同樣表示。
第1級(jí)凸形群延遲電路10a的群延遲特性的中心頻率為2095MHZ、第2級(jí)凸形群延遲電路10b的群延遲特性中的頻率約為2185MHZ。這樣,通過(guò)利用離中心頻率越遠(yuǎn)、延遲時(shí)間越短的凸形群延遲電路,并將其峰值頻率不同的電路組合,從而如以c所示,呈現(xiàn)由兩個(gè)群延遲特性合成的、在規(guī)定帶域內(nèi),群延遲時(shí)間平坦的特性。
在圖4的(B)上,S21為群延遲平坦電路輸入輸出間的通過(guò)特性、S12為其輸入側(cè)反向特性、S22為其輸出側(cè)反向特性。另外,在圖4的(C),S21為凸形群延遲電路輸入輸出間的通過(guò)特性、S11為其輸入側(cè)反向特性、S22為其輸出側(cè)反向特性。在上述力部,縱軸為衰減量[dB],對(duì)于以后參照的其它的通過(guò)特性圖也同樣表示。
因這樣使用耦合器,所以輸入側(cè)及輸出側(cè)的反向在較寬的帶域上被壓得很低。另外,兩個(gè)凸形群延遲電路10a、10b的通過(guò)特性和同軸線路一樣來(lái)表示出衰減特性。由此,如(B)所示,群延遲平坦電路輸入輸出間的通過(guò)特性就在較寬的帶域上變得平坦。
還有,在圖3所示的例子中,用分布耦合型3dB的混合耦合器構(gòu)成耦合器,但該耦合器也可以是持有混合耦合器的功能的耦合器。如后所述,也可是利用電橋式電路的混合耦合器。即,也可為特定的通道間持有規(guī)定的耦合量,與其它通道絕緣的4通道的耦合器。
然而,只用上述混合耦合器不能增減群延遲時(shí)間,但凸形群延遲電路(10a、10b)的群延遲時(shí)間能靠與混合耦合器(1a、1b)連接的諧振電路的阻抗來(lái)增減。在圖1所示的例中,通過(guò)改變構(gòu)成諧振電路的諧振器2a、3a、2b、3b的特性阻抗,能增減群延遲時(shí)間。
對(duì)于改變電介質(zhì)同軸諧振器特性阻抗,有改變電介質(zhì)同軸諧振器的內(nèi)徑和外徑比的方法,或改變介電常數(shù)的方法等。這里,圖5示出使特性阻抗變化時(shí)的群延遲特性的例子。在圖5,a為特性阻抗是2.0Ω、b為特性阻抗是4.0Ω、c為特性阻抗是6.0Ω時(shí)。這樣,特性阻抗做得越小,能使群延遲時(shí)間越大。
在批量生產(chǎn)中進(jìn)行群延遲時(shí)間調(diào)整時(shí),通過(guò)將凸形群延遲電路10的峰值頻率作為可變而對(duì)應(yīng)調(diào)整。即,如圖1所示,凸形群延遲電路接成兩級(jí)時(shí),該兩個(gè)凸形群延遲電路10a、10b的群延遲時(shí)間的峰值頻率之差一增大,全體的群延遲時(shí)間就變小,反之,兩個(gè)峰值頻率的頻率差一縮小,全體的群延遲時(shí)間就變大。凸形群延遲電路10a、10b的群延遲時(shí)間的峰值頻率通過(guò)調(diào)整諧振器2a、3a、2b、3b的諧振頻率來(lái)進(jìn)行。例如,在1/4波長(zhǎng)的電介質(zhì)同加諧振器的場(chǎng)合,通過(guò)對(duì)其開(kāi)放面微調(diào)提高諧振頻率,反之,通過(guò)微調(diào)短的面降低諧振頻率。
下面,圖6表示第2實(shí)施形態(tài)相關(guān)的群延遲平坦電路所用的混合耦合器的示例。
圖6為由包括電感L1、L2和電容C0的電橋電路組成的混合耦合器。該電橋電路組成的混合耦合器適用于例如圖1所示的耦合器1a、1b。即代替圖3所示構(gòu)造的耦合器,利用該電橋電路組成的混合耦合器。因此,連接該電橋電路組成的混合耦合器的兩個(gè)諧振器,構(gòu)成一個(gè)凸形群延遲電路,再將兩個(gè)凸形群延遲電路串聯(lián)連接就構(gòu)成群延遲平坦電路。
在圖6中,IN為輸入端子、OUT為輸出端子。設(shè)定電路常數(shù),使得各端子間的相位以使用頻率表示為1/4波長(zhǎng)。
從IN一輸入信號(hào)就分成IN→OUT的路徑、和IN→終端1→終端2→OUT的路徑傳送信號(hào)。由此,該兩個(gè)信號(hào)在OUT端子為相反的相位關(guān)系。另外,規(guī)定電路常數(shù)使得這兩條路徑傳送的信號(hào)振幅相等。因此,IN輸入的信號(hào)不會(huì)直接在OUT上呈現(xiàn)出來(lái)。
另外,從IN輸入的信號(hào)分成IN→終端1的路徑、和IN→OUT→終端2→終端1的路徑傳送。由此,這兩個(gè)信號(hào)在終端1上為相反的相位關(guān)系。但,因?yàn)樵谶@兩條路徑傳輸?shù)男盘?hào)振幅不等(因?yàn)橐?guī)定電路常數(shù)使得不相等),所以IN輸入的信號(hào)向終端1輸出。
另外,IN輸入的信號(hào)分別IN→終端1→終端2的路徑、和IN→OUT→終端2的路戲傳送。因這兩信號(hào)在終端2為相位關(guān)系相同,故IN輸入的信號(hào)向終端2輸出。
終端1(通道#2)上連接諧振電路,所以兩終端1輸出的信號(hào)在該諧振器上連接終端。其結(jié)果,附加諧振電路特性的信號(hào)本次變成比終端1輸入。該信號(hào)分成終端1→IN→OUT→的路徑和終端1→終端2→OUT→的路徑傳送。因這兩信號(hào)在OUT上為相同的相位關(guān)系,故終端1輸入的信號(hào)向OUT輸出。
同樣,因終端2(通道#4)上連接諧振電路,向終端2輸出的信在其諧振器上連接終端。其結(jié)果,附加諧振電路特性的信號(hào)本次就從終端2輸入。該信號(hào)分成終端2→OUT的路徑和終端2→終端1→IN→OUT的路徑傳送。這兩信號(hào)在OUT上為相反的相位關(guān)系。但因?yàn)檫@兩條路徑上傳送的信號(hào)振幅不等(因規(guī)定的電路常數(shù),使得不相等),故終端2輸入的信號(hào)向OUT輸出。
如上所述,從OUT輸出的IN輸入的信號(hào)上附加了兩個(gè)諧振電路特性的信號(hào)。
以下,參照?qǐng)D7-圖9,說(shuō)明第3實(shí)施形態(tài)相關(guān)的群延遲平坦電路的構(gòu)成。
圖7為其電路圖。在圖1所示的例子中,利用2級(jí)凸形群延遲電路,但在圖7所示的例子中,利用了3級(jí)凸形群延遲電路10a、10b、10c。即將凸形群延遲電路10a的輸出即耦合器1a的通道#3接凸形群延遲電路10b的輸入即耦合器1b的通道#1。另外,凸形群延遲電路10b的輸出即耦合器1b的通道#3接凸形群延遲電路10c的輸入即耦合器1c的通道#1。而且,將耦合器1a的通道#1作為凸形群延遲電路10a的輸入部、將耦合器1c的通道#3作為凸形群延遲電路10c的輸出部。
用這樣的方法,三個(gè)凸形群延遲電路10a、10b、10c串聯(lián)連接。
圖8為該群延遲平坦電路的構(gòu)造圖。和第1實(shí)施形態(tài)時(shí)一樣,基板4上和耦合器10a、1b、1c一起安裝著諧振器2a、3a、2b、3b、2c、3c。即,這些諧振器分別是電介質(zhì)同軸諧振器,它們外導(dǎo)體與基板4上接地電極連接,同時(shí),它們的針形端子與基板4上電極圖案連接。另外,基板4的上面還裝著耦合器1a、1b、1c,連接基板上電極圖案。憑借這種構(gòu)造,通過(guò)基板上的電極圖案,耦合器1a的四個(gè)通道#1-#4分別與輸入端子、諧振器2a、3a、耦合器1b的輸入部連接。另外,通過(guò)基板上的電極圖案,耦合器1b的四個(gè)通道#1-#4分別與耦合器1a的輸出部、諧振器2b、3b、耦合器1c的輸入部連接。另外,通過(guò)基板上的電極圖案,耦合器1c的四個(gè)通道#1-#4分別與耦合器1b的輸出部、諧振器2c、3c、輸出端子連接。
圖9表示該群延遲平坦電路的延遲特性及通過(guò)特性。圖9的(A)中,a為凸形群延遲電路10a的群延遲特性、b為凸形群延遲電路10b的群延遲特性、c為凸形群延遲電路10c的群延遲特性。而且,d表示全體的群延遲平坦電路的群延遲特性。這樣,得到三個(gè)凸形群延遲電路的合成特性。
通過(guò)這樣地增加凸形群延遲電路的級(jí)數(shù),從而能加寬全體群延遲平坦電路的群延遲量平坦的帶域?qū)?。如圖1所示,在兩級(jí)凸形群延遲電路上,若將兩者的群延遲特性的中心頻率(峰值頻率)的頻率差做得太大,則群延遲平坦電路全體的群延遲特性其中央部就下凹群延遲偏差變大。因此,根據(jù)所要求的群延遲偏差和帶域?qū)?,可設(shè)置3級(jí)以上的凸形群延遲電路。其際,將中心頻率最高的凸形群延遲電路和中心頻率最低的凸形群延遲電路的群延遲時(shí)間設(shè)定成比其它的群延遲電路的群延遲時(shí)間長(zhǎng)。在圖9(A)所示的例子中,將以a、c表示的凸形群延遲特性的最大群延遲時(shí)間設(shè)定成比以b表示的凸形群延遲特性的最大延遲時(shí)間長(zhǎng),由此,在更廣闊的帶域上使群延遲偏差變得平坦。
還有,如圖9(B)所示,在將凸形群延遲電路做成3級(jí)的場(chǎng)合,也能夠在較寬的帶域上,得到低插入損耗特性及低反射特性。
以下,參照?qǐng)D10-圖12說(shuō)明第4實(shí)施形態(tài)相關(guān)的群延遲平坦電路的構(gòu)成。
圖10為等價(jià)電路圖,和圖1所示的第1實(shí)施形態(tài)相關(guān)的群延遲平坦電路不同,將連接耦合器1a、1b的諧振電路作為電容和諧振器的串聯(lián)電路。即5a、6a、5b、6b為對(duì)電介質(zhì)諧振器即諧振器2a、3a、2b、3b分別串聯(lián)連接的電容。
圖11為該群延遲平坦電路的構(gòu)造圖?;?的上面分別裝著耦合器1a、1b、電介質(zhì)同軸諧振器即諧振器2a、2b、3a、3b、及電容5a、6a、5b、6b。
第1實(shí)施形態(tài)中,為了調(diào)整群延遲時(shí)間,而改變電介質(zhì)諧振器的特性阻抗,其后果,有時(shí)會(huì)偏離諧振器的Q值成為最大的條件。但是,如圖10所示,通過(guò)改變諧振電路內(nèi)電容的靜電容量調(diào)整群延遲時(shí)間,則能維持諧振器的Q最佳條件。
圖12表示使電容的靜電容量變化時(shí),1級(jí)凸形群延遲電視的群延遲特性。圖中是將靜電電容容量分別規(guī)定成a為1.0PF、b為1.5PF、c為2.0PF時(shí)的群延遲特性。這樣,一減小串聯(lián)連接的電容的靜電容量,群延遲特性的最大延遲時(shí)間就延長(zhǎng)。在該例中,諧振電路的諧振頻率為2140MHZ,調(diào)整電介質(zhì)諧振器的諧振器長(zhǎng)度,使其保持一定。
再者,將上述諧振電路中所用的電容量換成線圈(電感)也能得到同樣的效果。其時(shí),通過(guò)調(diào)整串聯(lián)地附加的電感能調(diào)整群延遲特性的最大群延遲時(shí)間。在此時(shí),將電感做得越小最大延遲時(shí)間也越小。這樣,在諧振器上將電抗元件串聯(lián)連接構(gòu)成諧振電路,通過(guò)調(diào)整該電抗元件能調(diào)整群延遲時(shí)間的最大值。
在第1-第4實(shí)施形態(tài)中,利用電介質(zhì)同軸諧振器作為諧振器,但,通常電介質(zhì)同軸諧振器無(wú)負(fù)載Q(Q0)高。因此,例如,如圖9(B)的特性所示,能減少群延遲平坦電路的插入損耗。
還有,作為諧振器,除了這種電介質(zhì)諧振器以外,也可以用LC諧振電路、SAW諧振器(彈性表面波元件)。
以下,參照?qǐng)D13,說(shuō)明第5實(shí)施形態(tài)相關(guān)的失真補(bǔ)償型放大器的構(gòu)成。
圖13為反饋放大器組成的失真補(bǔ)償型放大器的方框圖。圖中,分配器11分配輸入信號(hào)、放大器12放大分配器11所分配的信號(hào),而分配器13輸出。群延遲平坦電路16將分配器11分配后的信號(hào)延遲并傳給合成器17。分配器13分配放大器12來(lái)的輸出信號(hào)。合成器17合成分配器13來(lái)的信號(hào)和群延遲平坦電路16來(lái)的信號(hào),而放大器18輸出。放大器18將其放大后給合成器15。群延遲平坦電路14將分配器13來(lái)的信號(hào)延遲后給合成器15。合成器15將該群延遲平坦電路14來(lái)的信號(hào)和放大器18來(lái)的信號(hào)合成并輸出。
分配器11、放大器12、分配器13、合成器17及群延遲平坦電路16構(gòu)成失真檢測(cè)電路。即分配器13給合成器17的信號(hào)、和群延遲平坦電路16給合成器17的信號(hào)的合成結(jié)果相當(dāng)于與放大器12發(fā)生的失真成分成比例的信號(hào)。分配器13、群延遲平坦電路14、合成器15、合成器17、及放大器18構(gòu)成失真抑制電路,即放大器18將合成器17輸出的失真成分放大,作為失真信號(hào)給合成器15。由此,抵消放大器12的非線性失真成分。這里,群延遲平坦電路16其延遲時(shí)間預(yù)先定好,以和放大器12的信號(hào)路徑一樣的延遲時(shí)間向合成器17輸入信號(hào)。同樣,群延遲平坦電路14也預(yù)先定好其延遲時(shí)間,使得由合成器15以相反的相位合成失真抑制信號(hào)。
采用本發(fā)明,可不用以往那種帶通濾波器,通過(guò)將群延遲特性的中心頻率不同的、多個(gè)凸形延遲電路組合,從而不增大電路規(guī)模,就能獲得在較寬的帶域上群延遲時(shí)間偏差小的帶域內(nèi)群延遲平坦電路。
另外,采用本發(fā)明,通過(guò)以混合耦合器、和與其分配輸出通道連接的諧振電路構(gòu)成凸型群延遲電路,從而能用小型的部件并較少的諧振器構(gòu)成電路,所以能實(shí)現(xiàn)整體小型、重量輕、成本低。
另外,采用本發(fā)明,通過(guò)用電介質(zhì)同軸諧振器構(gòu)成連接混合耦合器的諧振電路,從而能在謀求整體小型化之同時(shí),其諧振頻率的調(diào)整亦變得容易。
另外,采用本發(fā)明,通過(guò)用電介質(zhì)同軸諧振器和電抗元件的串聯(lián)電路構(gòu)成連接混合耦合器的諧振電路,從而不會(huì)降低電介質(zhì)同軸諧振器的Q值,能便利地決定諧振電路的諧振頻率。其結(jié)果,帶域的調(diào)整成為可能,而帶域內(nèi)群延遲平坦電路的延遲時(shí)間偏差一直保持在很小的范圍。
另外,采用本發(fā)明,設(shè)置3級(jí)以上的凸形群延遲電路,通過(guò)將它們的中心頻率最高的凸形群延遲電路和中心頻率最低的凸形群延遲電路的延遲時(shí)間設(shè)定得比其它的凸形群延遲電路的延遲時(shí)間長(zhǎng),從而能在更寬的帶域上得到平坦的群延遲時(shí)間。
另外,采用本發(fā)明,通過(guò)利用上述帶域內(nèi)群延遲平坦電路構(gòu)成失真補(bǔ)償型放大器,從而能進(jìn)行更準(zhǔn)確的失真檢測(cè)和失真抑制,得到低失真的放大器。
另外,采用本發(fā)明,通過(guò)在失真檢測(cè)回路及失真抑制回路上構(gòu)成分別包含群延遲電路的反饋放大器,從而能以小規(guī)模電路更準(zhǔn)確地抑制失真。
權(quán)利要求
1.一種帶域內(nèi)群延遲平坦電路,其特征在于,包括兩個(gè)以上具有離中心頻率越遠(yuǎn)、延遲時(shí)間越短的凸形群延遲特性的凸形群延遲電路,由使所述凸形群延遲電路的中心頻率各異,而且串聯(lián)連接各凸形群延遲電路構(gòu)成。
2.根據(jù)權(quán)利要求1所述的帶域內(nèi)群延遲平時(shí)電路,其特征在于,用混合耦合器和與該混合耦合器的分配輸出通道連接的諧振電路,構(gòu)成所述凸形群延遲電路。
3.根據(jù)權(quán)利要求2所述的帶域內(nèi)群延遲平坦電路,其特征在于,用電介質(zhì)同軸諧振器構(gòu)成所述諧振電路。
4.根據(jù)權(quán)利要求2所述的帶域內(nèi)群延遲平坦電路,其特征在于,用電介質(zhì)同軸諧振器和電抗元件的串聯(lián)電路構(gòu)成所述諧振電路。
5.根據(jù)權(quán)利要求1至4任一項(xiàng)所述的帶域內(nèi)群延遲平坦電路,其特征在于,設(shè)置3級(jí)以上所述凸形群延遲電路,使它們的中心頻率最高的凸形群延遲電路和中心頻率最低的凸形群延遲電路的群延遲時(shí)間比其它的凸形群延遲電路的群延遲時(shí)間長(zhǎng)。
6.一種失真補(bǔ)償型放大器,通過(guò)調(diào)整群延遲電路的群延遲時(shí)間進(jìn)行失真補(bǔ)償,其特征在于,以如權(quán)利要求1至4任一項(xiàng)所述的帶域內(nèi)群延遲平坦電路,構(gòu)成所述群延遲電路。
7.根據(jù)權(quán)利要求6所述的失真補(bǔ)償型放大器,其特征在于,所述失真補(bǔ)償型放大器是由分別包含群延遲電路在內(nèi)的失真檢測(cè)電路和失真抑制電路組成的反饋放大器。
全文摘要
本發(fā)明提供一種帶域內(nèi)群延遲平坦電路及包括該電路的失真補(bǔ)償型放大器,它們做成不會(huì)在通帶兩側(cè)邊緣附近產(chǎn)生群延遲量的峰值,加寬群延遲量的平坦區(qū)域,另外,帶域?qū)捈叭貉舆t時(shí)間容易調(diào)整,電路構(gòu)成規(guī)模小,顯示出平坦的群延遲特性。設(shè)置多級(jí)、諧振器2a、3a、2b、3b分別與混合耦合器1a、1b的兩個(gè)分配輸出通道#2、#4連接的凸形群延遲電路,通過(guò)使各凸形群延遲電路的中心頻率各異,作為一個(gè)整體構(gòu)成帶域內(nèi)群延遲平坦電路。
文檔編號(hào)H01P1/00GK1444335SQ03120269
公開(kāi)日2003年9月24日 申請(qǐng)日期2003年3月7日 優(yōu)先權(quán)日2002年3月7日
發(fā)明者永浜亮, 松平実, 山田康雄 申請(qǐng)人:株式會(huì)社村田制作所