專利名稱:一種內(nèi)置式稅控機(jī)的制作方法
技術(shù)領(lǐng)域:
本發(fā)明涉及的是一種稅控機(jī),特別涉及的是一種放置在PC機(jī)內(nèi),構(gòu)威 一個(gè)整體的內(nèi)置式稅控機(jī)。
背景技術(shù):
目前市場(chǎng)上已經(jīng)出現(xiàn)了一些外掛式的稅控器,該類型稅控器是通過串口或
USB等連接線連接到PC機(jī),組成稅控開票系統(tǒng),滿足了用戶的相應(yīng)需求。
但是外掛式稅控器也帶來了其他一些問題,其需要外接的電源,需要連接PC 機(jī)的接口,造成零亂的接線,不僅占用空間,同時(shí)帶來了整個(gè)系統(tǒng)的不安全,不 穩(wěn)定。
鑒于這種情況,本發(fā)明創(chuàng)作者經(jīng)過長(zhǎng)時(shí)間的研究和開發(fā)終于獲得了本創(chuàng)作。
發(fā)明內(nèi)容
本發(fā)明的目的在于,提供一種內(nèi)置式稅控機(jī),用以克服上述的缺陷。 為實(shí)現(xiàn)上述目的,本發(fā)明采用的技術(shù)方案在于,提供一種內(nèi)置式稅控機(jī),其 包括一計(jì)算機(jī)本體,其中,還包括一稅控器本體以及一內(nèi)置式接口單元,所述的 內(nèi)置式接口單元將所述的計(jì)算機(jī)本體以及稅控器本體結(jié)合到 一起,其中,
所述的稅控器本體包括一IC卡讀寫模塊、數(shù)據(jù)存儲(chǔ)模塊以及一主控模塊; 所述的IC卡讀寫模塊用以讀取稅控卡和用戶卡中的數(shù)據(jù),所述的數(shù)據(jù)存儲(chǔ)模塊用 以存放臨時(shí)性數(shù)據(jù)以及稅控?cái)?shù)據(jù),所述的主控模塊為控制中心,其分別與上述的 兩個(gè)模塊相連接;
較佳的,所述的IC卡讀寫模塊包括IC卡接口芯片和與其連接的兩個(gè)IC卡 接口,所述的IC卡接口分別與所述的稅控卡和用戶卡相匹配,所述的IC卡接口 芯片通過一通用異步收發(fā)器接口與所述的主控模塊相連接;
較佳的,所述的數(shù)據(jù)存儲(chǔ)模塊包括 一在運(yùn)行時(shí)存放臨時(shí)數(shù)據(jù)的RAM存儲(chǔ) 器以及一用于存放稅控?cái)?shù)據(jù)的非易失性存儲(chǔ)器,所述的兩個(gè)存儲(chǔ)器均通過總線連
接所述的主控模塊;
較佳的,所述的內(nèi)置式接口單元包括數(shù)據(jù)接口電路和電源轉(zhuǎn)換接口電路,
所述的電源轉(zhuǎn)換接口電路為一電源管理芯片,其與所述的計(jì)算機(jī)本體內(nèi)部的電源
設(shè)備相連接;
較佳的,所述的數(shù)據(jù)接口電路至少為數(shù)據(jù)串行接口電路或USB接口電路其中 之一,所述的數(shù)據(jù)串行接口與所述的計(jì)算機(jī)本體內(nèi)部的串行接口相連接,另一方 面通過一數(shù)據(jù)傳輸接口與所述的主控模塊相連接;所述的USB接口電路與所述的 計(jì)算機(jī)本體內(nèi)部的USB接口相連接,另一方面所述的USB接口電路與所述的主 控模塊相連接;
較佳的,所述的主控模塊包括 一晶振電路、一CPU、 一時(shí)鐘電路以及一程 序?qū)懭虢涌陔娐?,所述的晶振電路、時(shí)鐘電路以及程序?qū)懭虢涌陔娐贩謩e與所述
的CPU相連;
較佳的,所述的主控模塊還包括 一蜂鳴器與所述的CPU的通用數(shù)據(jù)接口相
連;
較佳的,所述的主控模塊還包括 一復(fù)位及電源監(jiān)控電路,其與所述的CPU 相連接,為所述的稅控器本體提供上電復(fù)位、手動(dòng)復(fù)位、掉電復(fù)位信號(hào),同時(shí)還 監(jiān)控電源,為CPU提供電壓跌落預(yù)警;
較佳的,所述的時(shí)鐘電路還包括一電池為其供電;
較佳的,所述的稅控器本體固定設(shè)置于所述的計(jì)算機(jī)本體內(nèi)。與現(xiàn)有技術(shù)比較,本發(fā)明的有益效果為,穩(wěn)定性提高了,可靠性增強(qiáng)了。
圖1為本發(fā)明內(nèi)置式稅控機(jī)的功能結(jié)構(gòu)簡(jiǎn)圖2為本發(fā)明內(nèi)置式稅控機(jī)的稅控器本體的內(nèi)部功能結(jié)構(gòu)簡(jiǎn)圖3A為本發(fā)明內(nèi)置式稅控機(jī)的稅控器本體的外部結(jié)構(gòu)投影示意圖之一 ;
圖3B為本發(fā)明內(nèi)置式稅控機(jī)的稅控器本體的外部結(jié)構(gòu)投影示意圖之二。
具體實(shí)施例方式
以下結(jié)合附圖,對(duì)本發(fā)明上述的和另外的技術(shù)特征和優(yōu)點(diǎn)作更詳細(xì)的說明。 請(qǐng)參閱圖l所示,其為本發(fā)明內(nèi)置式稅控機(jī)1的功能結(jié)構(gòu)簡(jiǎn)圖;其包括一計(jì)
算機(jī)本體ll,其中,還包括一稅控器本體12以及一內(nèi)置式接口單元13,所述的 內(nèi)置式接口單元13將所述的計(jì)算機(jī)本體11以及稅控器本體12連接到一起,所述
的計(jì)算機(jī)本體11具有現(xiàn)在通用計(jì)算機(jī)的主體結(jié)構(gòu),用以實(shí)現(xiàn)通用的數(shù)據(jù)的輸入、
處理、顯示和傳輸?shù)茸饔?,所述的稅控器本體12其實(shí)現(xiàn)處理稅控?cái)?shù)據(jù),進(jìn)行加密
以及給出稅控編碼等功能。
請(qǐng)參閱圖2所示,其為本發(fā)明內(nèi)置式稅控機(jī)1的稅控器本體的內(nèi)部功能結(jié)構(gòu) 簡(jiǎn)圖;所述的稅控本體12在其殼體內(nèi)部為主電路板結(jié)構(gòu),其是用以實(shí)現(xiàn)稅控功能 的主體結(jié)構(gòu),包括一 IC卡讀寫模塊123、數(shù)據(jù)存儲(chǔ)模塊122以及一主控模塊121; 所述的IC卡讀寫模塊123用以讀取稅控卡和用戶卡中的數(shù)據(jù),所述的數(shù)據(jù)存儲(chǔ)模 塊122用以存放臨時(shí)性數(shù)據(jù)以及稅控?cái)?shù)據(jù),所述的主控模塊121為控制中心,其 分別與上述的兩個(gè)模塊相連接;
所述的IC卡讀寫模塊123包括IC卡接口芯片1231和與其連接的兩個(gè)IC 卡接口 1233、 1234,所述的IC卡接口 1233、 1234分別與所述的稅控卡和用戶卡 相匹配,所述的IC卡接口芯片1231通過一通用異步收發(fā)器接口 (UART),當(dāng) 然也可以采用數(shù)據(jù)總線形式與所述的主控模塊121相連接,所述的IC卡接口芯片 1231是WATCHCORE,提供兩個(gè)符合IS07816標(biāo)準(zhǔn)的IC卡接口 ,負(fù)責(zé)對(duì)IC卡 的讀寫操作,所述的IC卡為稅控卡和用戶卡,還包括一個(gè)發(fā)光二極管1232其與 所述的IC卡接口芯片1231相連,用以指示操作狀態(tài);
所述的數(shù)據(jù)存儲(chǔ)模塊122包括 一個(gè)在系統(tǒng)運(yùn)行時(shí)作為系統(tǒng)內(nèi)存,并存放臨 時(shí)數(shù)據(jù)的RAM存儲(chǔ)器1221,我們可以采用128KB、 M68AW127的SRAM存儲(chǔ) 器,和一個(gè)用于存放稅控?cái)?shù)據(jù)和用戶其它一些經(jīng)營(yíng)數(shù)據(jù)的非易失性存儲(chǔ)器1222, 我們可以采用4MB的NOR型E28F320J3的FLASH存儲(chǔ)器,所述的兩個(gè)存儲(chǔ)器 均經(jīng)由總線連接所述的主控模塊121。
所述的主控模塊121包括一 CPU1214,我們可以采用的PHILIPS公司的 LPC2214,其以ARM7TDMI-S為內(nèi)核的32位微處理器,負(fù)責(zé)數(shù)據(jù)處理和各個(gè)模 塊的控制;還包括晶振電路1211、 一時(shí)鐘電路1216、 一復(fù)位及電源監(jiān)控電路 1213以及一程序?qū)懭虢涌陔娐?212,所述的晶振電路1211采用無源晶體振蕩電 路,為CPU1214提供時(shí)鐘信號(hào);所述的時(shí)鐘電路1216為M41T80,其通過I2C總 線與CPU1214相連,為系統(tǒng)提供時(shí)間數(shù)據(jù),并由一鈕扣電池1215單獨(dú)供電;所 述的程序?qū)懭虢涌陔娐?212 ( JTAG)用以輸入相應(yīng)的控制程序;所述的復(fù)位及
電源監(jiān)控電路1213 ,其采用的復(fù)位電路及電源監(jiān)控芯片是MAX708 ,其與所述的 CPU1214相連接,為所述的稅控器本體提供上電復(fù)位、手動(dòng)復(fù)位、掉電復(fù)位信號(hào), 同時(shí)還監(jiān)控電源,為CPU提供電壓跌落預(yù)警;還包括 一蜂鳴器1217與CPU1214 的通用數(shù)據(jù)接口相連,用來指示機(jī)器工作狀態(tài)。
對(duì)于本發(fā)明而言,為達(dá)到預(yù)期的技術(shù)效果和技術(shù)目的,所述的內(nèi)置式接口單 元13是非常重要的組成部分,其包括數(shù)據(jù)接口電路131和電源轉(zhuǎn)換接口電路 133,所述的電源轉(zhuǎn)換接口電路133為一電源管理芯片,其是AS1117,其將+5V 電壓降壓后分別得到+3.3V和+1.8V向CPU和其他芯片供電,其與所述的計(jì)算機(jī) 本體11內(nèi)部的電源設(shè)備的輸出接口 113相連接;所述的數(shù)據(jù)接口電路131至少為 數(shù)據(jù)串行接口電路1311或USB接口電路1312其中之一,所述的數(shù)據(jù)串行接口 1311可以為MAX3232與所述的計(jì)算機(jī)本體內(nèi)部的串行接口 111 ( RS232接口 ) 相連接,另一方面所述的MAX323通過一通用異步收發(fā)器接口 (UART)與所述 的CPU1214相連接;所述的USB接口電路1312與所述的計(jì)算機(jī)本體內(nèi)部的USB 接口 112相連接,另一方面所述的USB接口電^各1312與所述的CPU1214相連接。
請(qǐng)參閱圖3A、圖3B所示,其為本發(fā)明內(nèi)置式稅控機(jī)的稅控器本體的外部結(jié) 構(gòu)示意圖;所述的稅控本體12與所述的計(jì)算機(jī)本體11之間進(jìn)行的安裝可以有多 種多樣的,這里僅僅給出兩種較佳的實(shí)施方式,其中一種可以設(shè)置在通用機(jī)箱的 光驅(qū)位置, 一種可以設(shè)置在通用機(jī)箱的軟驅(qū)位置(圖中未示),其主要是所述的 稅控本體11的外殼21要與所述的通用箱體的承載位置相匹配,在殼體21外部設(shè) 置有與內(nèi)置式接口單元相對(duì)應(yīng)的接口 ,如串行接口 27、 USB接口 26以及電源接 口 28,還包括電源開關(guān)22、用戶IC卡插口 24、 USB接口 25、電源指示燈23、 IC卡操作指示燈29外露于本發(fā)明內(nèi)置式稅控機(jī)1的前面,也就是計(jì)算機(jī)的主機(jī) 面板上。稅控IC卡接口位于稅控器底部,在稅控器安裝于專用計(jì)算機(jī)之前,稅控 IC卡需要安裝在稅控器內(nèi)。
本發(fā)明特別適用于使用計(jì)算機(jī)進(jìn)行開票操作的用戶的需求。采用內(nèi)部固定的 RS232串口或者USB接口與用戶PC機(jī)在內(nèi)部相連,電源的連接也是固定在機(jī)箱 內(nèi)部的。它一旦開始工作,就會(huì)自動(dòng)采集每筆交易的信息,記錄下納稅戶的經(jīng)營(yíng) 數(shù)據(jù),并可以按機(jī)器初始化設(shè)定的不同稅種、稅目、稅率,分別正確生成和記錄 納稅戶經(jīng)營(yíng)數(shù)據(jù)。另外還可以對(duì)所采集的經(jīng)營(yíng)數(shù)據(jù)進(jìn)行匯總處理,并以加密的方 式安全可靠的存儲(chǔ)在機(jī)器內(nèi)部的稅控存儲(chǔ)器中。在記錄納稅戶經(jīng)營(yíng)數(shù)據(jù)的同時(shí),
產(chǎn)生能夠鑒別發(fā)票真?zhèn)蔚亩惪卮a,可上傳到計(jì)算機(jī)打印在發(fā)票上。計(jì)算機(jī)內(nèi)置式 稅控器利用數(shù)據(jù)安全防偽技術(shù),以稅控IC卡為核心,采用"機(jī)卡分離"模式和先進(jìn) 的密碼安全技術(shù),變被動(dòng)的記錄為主動(dòng)的監(jiān)控和管理。
以上所述僅為本發(fā)明的較佳實(shí)施例,對(duì)本發(fā)明而言僅僅是說明性的,而非限 制性的。本專業(yè)技術(shù)人員理解,在本發(fā)明權(quán)利要求所限定的精神和范圍內(nèi)可對(duì)其 進(jìn)行許多改變,修改,甚至等效,但都將落入本發(fā)明的保護(hù)范圍內(nèi)。
權(quán)利要求
1、一種內(nèi)置式稅控機(jī),其包括一計(jì)算機(jī)本體,其特征在于還包括一稅控器本體以及一內(nèi)置式接口單元,通過所述的內(nèi)置式接口單元將計(jì)算機(jī)本體以及所述的稅控器本體結(jié)合到一起,其中,所述的稅控器本體包括一IC卡讀寫模塊、數(shù)據(jù)存儲(chǔ)模塊以及一主控模塊;所述的IC卡讀寫模塊用以讀取稅控卡和用戶卡中的數(shù)據(jù),所述的數(shù)據(jù)存儲(chǔ)模塊用以存放臨時(shí)性數(shù)據(jù)以及稅控?cái)?shù)據(jù),所述的主控模塊為控制中心,其分別與上述的兩個(gè)模塊相連接。
2、 根據(jù)權(quán)利要求1所述的內(nèi)置式稅控機(jī),其特征在于,所述的IC卡讀寫模 塊包括IC卡接口芯片和與其連接的兩個(gè)IC卡接口,所述的IC卡接口分別與所 述的稅控卡和用戶卡相匹配,所述的IC卡接口芯片通過一通用異步收發(fā)器接口與 所述的主控模塊相連接。
3、 根據(jù)權(quán)利要求1所述的內(nèi)置式稅控機(jī),其特征在于,所述的數(shù)據(jù)存儲(chǔ)模塊 包括 一在運(yùn)行時(shí)存放臨時(shí)數(shù)據(jù)的RAM存儲(chǔ)器以及一用于存放稅控?cái)?shù)據(jù)的非易 失性存儲(chǔ)器,所述的兩個(gè)存儲(chǔ)器均通過總線連接所述的主控模塊。
4、 根據(jù)權(quán)利要求1所述的內(nèi)置式稅控機(jī),其特征在于,所述的內(nèi)置式接口單 元包括數(shù)據(jù)接口電路和電源轉(zhuǎn)換接口電路,所述的電源轉(zhuǎn)換接口電路為 一電源 管理芯片,其與所述的計(jì)算機(jī)本體內(nèi)部的電源設(shè)備相連接。
5、 根據(jù)權(quán)利要求4所述的內(nèi)置式稅控機(jī),其特征在于,所述的數(shù)據(jù)接口電路 至少為數(shù)據(jù)串行接口電路或USB接口電路其中之一,所述的數(shù)據(jù)串行接口與所述 的計(jì)算機(jī)本體內(nèi)部的串行接口相連接,另 一方面通過一數(shù)據(jù)傳輸口與所述的主控 模塊相連接;所述的USB接口電路與所述的計(jì)算機(jī)本體內(nèi)部的USB接口相連接, 另一方面所述的USB接口電路與所述的主控模塊相連接。
6、 根據(jù)權(quán)利要求1所述的內(nèi)置式稅控機(jī),其特征在于,所述的主控模塊包括 一晶振電路、一CPU、 一時(shí)鐘電路以及一程序?qū)懭虢涌陔娐?,所述的晶振電路?時(shí)鐘電路以及程序?qū)懭虢涌陔娐贩謩e與所述的CPU相連。
7、 根據(jù)權(quán)利要求6所述的內(nèi)置式稅控機(jī),其特征在于,所述的主控模塊還包 括 一蜂鳴器與所述的CPU的通用數(shù)據(jù)接口相連。
8、 根據(jù)權(quán)利要求6所述的內(nèi)置式稅控機(jī),其特征在于,所述的主控模塊還包 括 一復(fù)位及電源監(jiān)控電路,其與所述的CPU相連接,為所述的稅控器本體提供 上電復(fù)位、手動(dòng)復(fù)位、掉電復(fù)位信號(hào),同時(shí)還監(jiān)控電源,為CPU提供電壓跌落預(yù)警。
9、 根據(jù)權(quán)利要求6所述的內(nèi)置式稅控機(jī),其特征在于,所述的時(shí)鐘電路還包括一電池為其供電。
10、 根據(jù)權(quán)利要求1所述的內(nèi)置式稅控機(jī),其特征在于,所述的稅控器本體 固定設(shè)置于所述的計(jì)算機(jī)本體內(nèi)。
全文摘要
本發(fā)明為一種內(nèi)置式稅控機(jī),其包括一計(jì)算機(jī)本體,還包括一稅控器本體以及一內(nèi)置式接口單元,通過所述的內(nèi)置式接口單元將計(jì)算機(jī)本體以及所述的稅控器本體結(jié)合到一起,其中,所述的稅控器本體包括一IC卡讀寫模塊、數(shù)據(jù)存儲(chǔ)模塊以及一主控模塊;所述的IC卡讀寫模塊用以讀取稅控卡和用戶卡中的數(shù)據(jù),所述的數(shù)據(jù)存儲(chǔ)模塊用以存放臨時(shí)性數(shù)據(jù)以及稅控?cái)?shù)據(jù),所述的主控模塊為控制中心,其分別與上述的兩個(gè)模塊相連接。
文檔編號(hào)G07G1/12GK101101690SQ20071011980
公開日2008年1月9日 申請(qǐng)日期2007年7月31日 優(yōu)先權(quán)日2007年7月31日
發(fā)明者孫葆青, 崔霈文, 偉 張, 堃 王, 郭東明, 懿 陳, 皓 陳 申請(qǐng)人:航天信息股份有限公司