一種arm服務(wù)器的配置方法及arm服務(wù)器的制造方法
【專利摘要】本發(fā)明實(shí)施例公開了一種ARM服務(wù)器的配置方法,其中方法包括:判斷每個(gè)ARM處理器是否與微處理器連接;若ARM處理器與微處理器連接,將ARM處理器配置為主控ARM處理器;若ARM處理器不與微處理器連接,將ARM處理器配置為從控ARM處理器;讀取所有的主控ARM處理器和從控ARM處理器的IP地址;記錄所有主控ARM處理器和從控ARM處理器的IP地址。本發(fā)明實(shí)施例通過主控ARM處理器與從控ARM處理器的高度集成以及配置主控ARM處理器與從控ARM處理器的關(guān)系,提高了ARM服務(wù)器的處理能力,可以適應(yīng)未來各種復(fù)雜的技術(shù)需求,本發(fā)明實(shí)施例還公開了一種ARM服務(wù)器。
【專利說明】
一種ARM服務(wù)器的配置方法及ARM服務(wù)器
技術(shù)領(lǐng)域
[0001]本發(fā)明涉及計(jì)算機(jī)網(wǎng)絡(luò)技術(shù)領(lǐng)域,尤其涉及一種ARM服務(wù)器的配置方法及ARM服務(wù)器。
【背景技術(shù)】
[0002]目前計(jì)算機(jī)中心主要采X86架構(gòu)的服務(wù)器,X86架構(gòu)的服務(wù)器是復(fù)雜指令集架構(gòu),可處理大數(shù)據(jù)分析,但是X86架構(gòu)的服務(wù)器具有發(fā)熱量大和功耗大,成本高等,不符合未來節(jié)能省源的要求。ARM處理器具有低功耗的特點(diǎn),但是單個(gè)ARM處理器的處理能力有限,若在服務(wù)器中采用一個(gè)ARM處理器不能滿足云計(jì)算、大數(shù)據(jù)分析等需求。
【發(fā)明內(nèi)容】
[0003]有鑒于此,實(shí)有必要本發(fā)明實(shí)施例提供一種ARM服務(wù)器的配置方法及ARM服務(wù)器,可以提高ARM服務(wù)器的處理能力。
[0004]第一方面,本發(fā)明實(shí)施例提供了一種ARM服務(wù)器的配置方法,該方法包括判斷每個(gè)ARM處理器是否與微處理器連接;若ARM處理器與微處理器連接,將ARM處理器配置為主控ARM處理器;若ARM處理器不與微處理器連接,將ARM處理器配置為從控ARM處理器;讀取所有的主控ARM處理器和從控ARM處理器的IP地址;記錄所有主控ARM處理器和從控ARM處理器的IP地址。
[0005]另一方面,本發(fā)明實(shí)施例提供了一種ARM服務(wù)器,該ARM月艮務(wù)器包括判斷模塊、配置模塊、讀取模塊以及記錄模塊,其中,判斷模塊用于判斷每個(gè)ARM處理器是否與微處理器連接;配置模塊用于若ARM處理器與微處理器連接,將ARM處理器配置為主控ARM處理器;以及還用于若ARM處理器不與微處理器連接,將ARM處理器配置為從控ARM處理器;讀取模塊用于讀取所有的主控ARM處理器和從控ARM處理器的IP地址;記錄模塊用于記錄所有主控ARM處理器和從控ARM處理器的IP地址。
[0006]本發(fā)明實(shí)施例ARM服務(wù)器通過主控ARM處理器與從控ARM處理器的高度集成,提高了ARM服務(wù)器的處理能力以適應(yīng)未來各種復(fù)雜的技術(shù)需求;以及通過配置主控ARM處理器與從控ARM處理器的關(guān)系,獲取到包括所有ARM處理器的IP地址,以便運(yùn)行時(shí)可準(zhǔn)確分配ARM處理器。
【附圖說明】
[0007]為了更清楚地說明本發(fā)明實(shí)施例技術(shù)方案,下面將對實(shí)施例描述中所需要使用的附圖作簡單地介紹,顯而易見地,下面描述中的附圖是本發(fā)明的一些實(shí)施例,對于本領(lǐng)域普通技術(shù)人員來講,在不付出創(chuàng)造性勞動(dòng)的前提下,還可以根據(jù)這些附圖獲得其他的附圖。
[0008]圖1為本發(fā)明實(shí)施例提供的一種ARM服務(wù)器的結(jié)構(gòu)示意圖。
[0009]圖2為本發(fā)明實(shí)施例提供的一種ARM服務(wù)器的配置方法的流程示意圖。
[0010]圖3為本發(fā)明另一實(shí)施例提供的一種ARM服務(wù)器的配置方法的流程示意圖。[0011 ]圖4為本發(fā)明實(shí)施例提供的一種ARM服務(wù)器的功能模塊示意圖。
[0012]圖5為本發(fā)明另一實(shí)施例提供的一種ARM服務(wù)器的功能單元示意圖。
【具體實(shí)施方式】
[0013]下面將結(jié)合本發(fā)明實(shí)施例中的附圖,對本發(fā)明實(shí)施例中的技術(shù)方案進(jìn)行清楚、完整地描述,顯然,所描述的實(shí)施例是本發(fā)明一部分實(shí)施例,而不是全部的實(shí)施例?;诒景l(fā)明中的實(shí)施例,本領(lǐng)域普通技術(shù)人員在沒有做出創(chuàng)造性勞動(dòng)前提下所獲得的所有其他實(shí)施例,都屬于本發(fā)明保護(hù)的范圍。
[0014]應(yīng)當(dāng)理解,當(dāng)在本說明書和所附權(quán)利要求書中使用時(shí),術(shù)語“包括”和“包含”指示所描述特征、整體、步驟、操作、元素和/或組件的存在,但并不排除一個(gè)或多個(gè)其它特征、整體、步驟、操作、元素、組件和/或其集合的存在或添加。還應(yīng)當(dāng)理解,在此本發(fā)明說明書中所使用的術(shù)語僅僅是出于描述特定實(shí)施例的目的而并不意在限制本發(fā)明。如在本發(fā)明說明書和所附權(quán)利要求書中所使用的那樣,除非上下文清楚地指明其它情況,否則單數(shù)形式的“一”、“一個(gè)”及“該”意在包括復(fù)數(shù)形式。
[0015]請參看圖1,其公開了本發(fā)明實(shí)施例提供的一種ARM服務(wù)器的配置方法所涉及的ARM服務(wù)器的結(jié)構(gòu)示意圖。該ARM服務(wù)器包括若干個(gè)ARM處理器200以及微處理器500,其中ARM處理器(CUP)200包括與微處理器(MCU)500連接的主控ARM處理器300以及若干個(gè)從控ARM處理器400。主控ARM處理器300是用于控制從控ARM處理器400的資源分配,實(shí)現(xiàn)控制多個(gè)從控ARM處理器400同頻或異步運(yùn)算處理即從控ARM處理器400可以同步處理業(yè)務(wù),也可以相互獨(dú)立互不干涉;主控ARM處理器300與微處理器500連接,可提高ARM服務(wù)器的控制能力,例如主控ARM處理器300可利用微處理器500控制從控ARM處理器400與電源的通斷,來減輕主控ARM處理器300運(yùn)行負(fù)載。例如應(yīng)用于游戲試玩的ARM服務(wù)器包括32個(gè)ARM處理器,其中I個(gè)是主控ARM處理器,31個(gè)是從控ARM處理器,該31個(gè)從控ARM處理器用于對客戶端輸出數(shù)據(jù)。
[0016]請參看圖2,本公開實(shí)施例提供的一種ARM服務(wù)器的配置方法,該配置方法包括如下步驟:
[0017]步驟SlOl,判斷每個(gè)ARM處理器是否與微處理器連接,若ARM處理器與微處理器連接,則執(zhí)行步驟S102;若ARM處理器不予微處理器連接,則執(zhí)行步驟S106。具體的,本實(shí)施例中,通過串口驗(yàn)證的方式來檢測ARM處理器是否與微處理器連接。
[0018]步驟S102,將該與微處理器連接的ARM處理器配置為主控ARM處理器。
[0019]步驟S103,讀取主控ARM處理器的MAC地址和IP地址。應(yīng)當(dāng)理解,MAC地址和IP地址作為主控ARM處理器標(biāo)識。
[0020]步驟S104,控制主控ARM處理器廣播該主控ARM處理器的IP地址。具體的,廣播主控ARM處理器的IP地址是為了通知其他ARM處理器哪個(gè)是主控ARM處理器。
[0021]步驟S106,將該不與微處理器連接的ARM處理器配置為從控ARM處理器。
[0022]步驟S107,讀取從控ARM處理器的MAC地址和IP地址。還應(yīng)當(dāng)理解,MAC地址和IP地址同時(shí)也作為從控ARM處理器標(biāo)識。
[0023]步驟S108,判斷從控ARM處理器是否接收到主控ARM處理器的廣播,若接收到,執(zhí)行步驟S109 ;若沒有接收到,重復(fù)步驟S108直至從控ARM處理器均接收到主控ARM處理器廣播的主控ARM處理器的IP地址。
[0024]步驟S109,控制已接收到廣播的從控ARM處理器上報(bào)其IP地址。
[0025 ] 需要說明的是,步驟S104后執(zhí)行步驟S105。
[0026]步驟S105,判斷預(yù)設(shè)時(shí)間內(nèi)是否已接收所有從控ARM處理器的IP地址,若已接收到所有從控ARM處理器的IP地址,則執(zhí)行步驟SI 10;若還未接收到所有從控ARM處理器的IP地址,則執(zhí)行步驟S104。應(yīng)當(dāng)理解,本實(shí)施例中步驟S109后還可執(zhí)行步驟S105;還應(yīng)當(dāng)理解,其他實(shí)施例中步驟S102?步驟S105與步驟S106?步驟S109的執(zhí)行時(shí)間可不受限制,相互獨(dú)立進(jìn)行。
[0027]步驟SI 10,記錄所有主控ARM處理器和從控ARM處理器的IP地址。具體的,可記錄并生成包括所有主控ARM處理器和從控ARM處理器的IP地址的IP地址列表。
[0028]本公開實(shí)施例提供的方法,ARM服務(wù)器通過主控ARM處理器與從控ARM處理器的高度集成,提高了ARM服務(wù)器的處理能力;以及通過配置主控ARM處理器與從控ARM處理器的關(guān)系,獲取到所有ARM處理器的IP地址,以便主控ARM處理器根據(jù)所獲取的所有ARM處理器的IP地址來控制和分配從控ARM處理器對外輸送數(shù)據(jù),實(shí)現(xiàn)由主控ARM處理器控制多個(gè)從控ARM處理器400同頻或異步運(yùn)算處理,因此提高ARM服務(wù)器的運(yùn)行穩(wěn)定性和多任務(wù)的處理能力。再者,主控ARM處理器與微處理器通信,提高ARM服務(wù)器的控制能力,進(jìn)而提高了ARM服務(wù)器運(yùn)行的穩(wěn)定性。
[0029]請參看圖3,本公開另一實(shí)施例提供的一種ARM服務(wù)器的配置方法,該配置方法應(yīng)用于ARM處理器,該配置方法包括如下步驟:
[0030]步驟S201,每個(gè)ARM處理器判斷自身是否與微處理器連接,若ARM處理器與微處理器連接,則執(zhí)行步驟S202;若ARM處理器不予微處理器連接,則執(zhí)行步驟S206。具體的,本實(shí)施例中,該步驟是每個(gè)ARM處理器通過串口驗(yàn)證的方式來實(shí)現(xiàn)。
[0031]步驟S202,與微處理器連接的ARM處理器接收配置指令被配置為主控ARM處理器。
[0032]步驟S203,主控ARM處理器讀取自身的MAC地址和IP地址。應(yīng)當(dāng)理解,MAC地址和IP地址作為主控ARM處理器標(biāo)識。
[0033]步驟S204,主控ARM處理器廣播自身的IP地址。
[0034]步驟S206,不與微處理器連接的ARM處理器接收配置指令被配置為從控ARM處理器。
[0035]步驟S207,從控ARM處理器讀取自身的MAC地址和IP地址。
[0036]步驟S208,從控ARM處理器判斷是否接收到主控ARM處理器的廣播,若接收到,執(zhí)行步驟S209 ;若沒有接收到,重復(fù)步驟S208直至該從控ARM處理器接收到主控ARM處理器廣播的主控ARM處理器的IP地址。
[0037]步驟S209,已接收到廣播的從控ARM處理器上報(bào)其自身的IP地址。
[0038]需要說明的是,步驟S204后執(zhí)行步驟S205。
[0039]步驟S205,主控ARM處理器判斷預(yù)設(shè)時(shí)間內(nèi)是否已接收所有從控ARM處理器的IP地址,若已接收到所有從控ARM處理器的IP地址,則執(zhí)行步驟S210;若還未接收到所有從控ARM處理器的IP地址,則執(zhí)行步驟S204。應(yīng)當(dāng)理解,本實(shí)施例,步驟S209后還可執(zhí)行步驟S205;還應(yīng)當(dāng)理解,其他實(shí)施例步驟S202?步驟S205與步驟S206?步驟S209的執(zhí)行時(shí)間不受限制,相互獨(dú)立進(jìn)行。
[0040]請從參看圖4,本公開實(shí)施例提供的一種ARM服務(wù)器的功能模塊圖。如圖所示,ARM服務(wù)器100包括判斷模塊101、配置模塊102、讀取模塊103、廣播模塊104、上報(bào)模塊105以及記錄模塊106。
[0041 ] 其中判斷模塊101用于判斷每個(gè)ARM處理器200是否與微處理器500連接。
[0042]配置模塊102用于若判斷模塊101判斷出ARM處理器200與微處理器500連接,將該與微處理器500連接的ARM處理器200配置為主控ARM處理器300 ;以及還用于若判斷模塊101判斷出ARM處理器200不與微處理器500連接,將該不與微處理器500連接的ARM處理器200配置為從控ARM處理器400。
[0043]讀取模塊103用于讀取所有的主控ARM處理器300和從控ARM處理器400的MAC地址和IP地址。
[0044]廣播模塊104用于讀取模塊103讀取主控ARM處理器300的IP地址后,控制主控ARM處理器300廣播主控ARM處理器300的IP地址。
[0045]判斷模塊101還用于讀取模塊103讀取從控ARM處理器400的IP地址后,判斷從控ARM處理器400是否接收到主控ARM處理器300的廣播以及還用于若判斷出從控ARM處理器400未接收到主控ARM處理器300的廣播,繼續(xù)判斷從控ARM處理器400是否接收到主控ARM處理器300的廣播。
[0046]上報(bào)模塊105用于判斷模塊101判斷出若從控ARM處理器400接收到主控ARM處理器300的廣播,控制已接收到廣播的從控ARM處理器400上報(bào)IP地址。
[0047]判斷模塊101還用于廣播模塊104控制主控ARM處理器300廣播主控ARM處理器300的IP地址后或者上報(bào)模塊105控制已接收到廣播的從控ARM處理器400上報(bào)IP地址后,判斷預(yù)設(shè)時(shí)間內(nèi)是否已接收所有從控ARM處理器400的IP地址。
[0048]廣播模塊104還用于若判斷模塊101判斷出預(yù)設(shè)時(shí)間內(nèi)未接收到所有從控ARM處理器400的IP地址,控制主控ARM處理器300繼續(xù)廣播主控ARM處理器300的IP地址。
[0049]記錄模塊106用于記錄所有主控ARM處理器300和從控ARM處理器400的IP地址。
[0050]請參看圖5,本公開另一實(shí)施例提供的一種ARM服務(wù)器的功能單元圖。如圖所示,主控ARM處理器300包括第一判斷單元301、第一獲取單元302、第一讀取單元303、廣播單元304以及記錄單元305;從控ARM處理器400包括第二判斷單元401、第二獲取單元402、第二讀取單元403以及上報(bào)單元404。
[0051]其中,第一判斷單元301和第二判斷單元401均用于判斷ARM服務(wù)器是否與微處理器500連接。
[0052]第一獲取單元302用于若第一判斷單元301判斷出ARM處理器200與微處理器500連接,接收配置指令被配置為主控ARM處理器300。
[0053]第一讀取單元303用于讀取主控ARM處理器300自身的MAC地址和IP地址。
[0054]廣播單元304用于廣播主控ARM處理器300自身的IP地址。
[0055]第二獲取單元402用于若第一判斷單元301判斷出ARM處理器200不與微處理器500連接,接收配置指令被配置為從控ARM處理器400。
[0056]第二讀取單元403用于讀取從控ARM處理器400自身的MAC地址和IP地址。
[0057]第二判斷單元401還用于第二讀取單元403讀取從控ARM處理器400的IP地址后,判斷從控ARM處理器400是否接收到主控ARM處理器300的廣播以及還用于若判斷出從控ARM處理器400未接收到主控ARM處理器300的廣播,繼續(xù)判斷從控ARM處理器400是否接收到主控ARM處理器300的廣播。
[°°58] 上報(bào)單元404用于第二判斷單元401判斷出若從控ARM處理器400接收到主控ARM處理器300的廣播,已接收到廣播的從控ARM處理器400上報(bào)其自身的IP地址。
[0059]第一判斷單元301還用于廣播單元304廣播主控ARM處理器300的IP地址后或者已接收到廣播的從控ARM處理器400上報(bào)IP地址后,判斷預(yù)設(shè)時(shí)間內(nèi)是否已接收所有從控ARM處理器400的IP地址。
[0060]第一獲取單元302還用于獲取所有的從控ARM處理器400的IP地址。
[0061 ] 記錄單元305,用于記錄所有主控ARM處理器和從控ARM處理器的IP地址。
[0062]本公開實(shí)施例提供的ARM服務(wù)器以及配置方法,通過主控ARM處理器與從控ARM處理器的高度集成以及配置主控ARM處理器與從控ARM處理器的關(guān)系,提高ARM服務(wù)器的處理能力和運(yùn)行的穩(wěn)定性。
[0063]本發(fā)明實(shí)施例方法中的步驟可以根據(jù)實(shí)際需要進(jìn)行順序調(diào)整、合并和刪減。
[0064]本發(fā)明實(shí)施例終端中的單元可以根據(jù)實(shí)際需要進(jìn)行合并、劃分和刪減。
[0065]所屬領(lǐng)域的技術(shù)人員可以清楚地了解到,為了描述的方便和簡潔,上述描述的系統(tǒng)、終端和模塊的具體工作過程,可以參考前述方法實(shí)施例中的對應(yīng)過程,在此不再贅述。
[0066]在本申請所提供的幾個(gè)實(shí)施例中,應(yīng)該理解到,所揭露的系統(tǒng)、終端和方法,可以通過其它的方式實(shí)現(xiàn)。例如,以上所描述的裝置實(shí)施例僅僅是示意性的,例如,所述模塊的劃分,僅僅為一種邏輯功能劃分,實(shí)際實(shí)現(xiàn)時(shí)可以有另外的劃分方式,例如多個(gè)模塊或組件可以結(jié)合或者可以集成到另一個(gè)系統(tǒng),或一些特征可以忽略,或不執(zhí)行。另外,所顯示或討論的相互之間的耦合或直接耦合或通信連接可以是通過一些接口、裝置或模塊的間接耦合或通信連接,也可以是電的,機(jī)械的或其它的形式連接。
[0067]另外,在本發(fā)明各個(gè)實(shí)施例中的各功能模塊可以集成在一個(gè)處理模塊中,也可以是各個(gè)模塊單獨(dú)物理存在,也可以是兩個(gè)或兩個(gè)以上模塊集成在一個(gè)模塊中。上述集成的模塊既可以采用硬件的形式實(shí)現(xiàn),也可以采用軟件功能模塊的形式實(shí)現(xiàn)。
[0068]以上所述,為本發(fā)明的【具體實(shí)施方式】,但本發(fā)明的保護(hù)范圍并不局限于此,任何熟悉本技術(shù)領(lǐng)域的技術(shù)人員在本發(fā)明揭露的技術(shù)范圍內(nèi),可輕易想到各種等效的修改或替換,這些修改或替換都應(yīng)涵蓋在本發(fā)明的保護(hù)范圍之內(nèi)。因此,本發(fā)明的保護(hù)范圍應(yīng)以權(quán)利要求的保護(hù)范圍為準(zhǔn)。
【主權(quán)項(xiàng)】
1.一種ARM服務(wù)器的配置方法,其特征在于,包括: 判斷每個(gè)ARM處理器是否與微處理器連接; 若ARM處理器與所述微處理器連接,將所述ARM處理器配置為主控ARM處理器; 若ARM處理器不與所述微處理器連接,將所述ARM處理器配置為從控ARM處理器; 讀取所有的主控ARM處理器和從控ARM處理器的IP地址; 記錄所有主控ARM處理器和從控ARM處理器的IP地址。2.根據(jù)權(quán)利要求1所述的配置方法,其特征在于,所述配置方法還包括: 讀取主控ARM處理器的IP地址后,控制所述主控ARM處理器廣播所述主控ARM處理器的IP地址; 讀取從控ARM處理器的IP地址后,判斷從控ARM處理器是否接收到所述主控ARM處理器的廣播; 若從控ARM處理器未接收到所述主控ARM處理器的廣播,重復(fù)所述判斷從控ARM處理器是否接收到所述主控ARM處理器的廣播。3.根據(jù)權(quán)利要求2所述的配置方法,其特征在于,所述配置方法還包括: 若從控ARM處理器接收到所述主控ARM處理器的廣播,控制已接收到廣播的從控ARM處理器上報(bào)IP地址。4.根據(jù)權(quán)利要求3所述的配置方法,其特征在于,所述配置方法還包括: 所述控制所述主控ARM處理器廣播所述主控ARM處理器的IP地址后,判斷預(yù)設(shè)時(shí)間內(nèi)是否已接收所有從控ARM處理器的IP地址; 若未接收到所有從控ARM處理器的IP地址,重復(fù)所述控制所述主控ARM處理器廣播所述主控ARM處理器的IP地址; 若已接收到所有從控ARM處理器的IP地址,執(zhí)行所述記錄所有主控ARM處理器和從控ARM處理器的IP地址。5.根據(jù)權(quán)利要求1所述的配置方法,其特征在于,所述判斷每個(gè)ARM處理器是否與處理器連接由每個(gè)ARM處理器通過串口驗(yàn)證的方式來實(shí)現(xiàn)。6.一種ARM服務(wù)器,其特征在于,包括: 判斷模塊,用于判斷每個(gè)ARM處理器是否與微處理器連接; 配置模塊,用于若ARM處理器與所述微處理器連接,將所述ARM處理器配置為主控ARM處理器;以及還用于若ARM處理器不與所述微處理器連接,將所述ARM處理器配置為從控ARM處理器; 讀取模塊,用于讀取所有的主控ARM處理器和從控ARM處理器的IP地址; 記錄模塊,用于記錄所有主控ARM處理器和從控ARM處理器的IP地址。7.根據(jù)權(quán)利要求6所述的ARM服務(wù)器,其特征在于,所述ARM服務(wù)器還包括廣播模塊: 所述廣播模塊,用于所述讀取模塊讀取主控ARM處理器的IP地址后,控制所述主控ARM處理器廣播所述主控ARM處理器的IP地址; 所述判斷模塊,還用于所述讀取模塊讀取從控ARM處理器的IP地址后,判斷從控ARM處理器是否接收到所述主控ARM處理器的廣播以及還用于若判斷出從控ARM處理器未接收到所述主控ARM處理器的廣播,繼續(xù)判斷從控ARM處理器是否接收到所述主控ARM處理器的廣播。8.根據(jù)權(quán)利要求7所述的ARM服務(wù)器,其特征在于,所述ARM服務(wù)器還包括: 上報(bào)模塊,用于所述判斷模塊判斷出若從控ARM處理器接收到所述主控ARM處理器的廣播,控制已接收到廣播的從控ARM處理器上報(bào)IP地址。9.根據(jù)權(quán)利要求8所述的ARM服務(wù)器,其特征在于, 所述判斷模塊,還用于所述廣播模塊控制所述主控ARM處理器廣播所述主控ARM處理器的IP地址后,判斷預(yù)設(shè)時(shí)間內(nèi)是否已接收所有從控ARM處理器的IP地址; 所述廣播模塊,還用于若所述判斷模塊判斷出預(yù)設(shè)時(shí)間內(nèi)未接收到所有從控ARM處理器的IP地址,控制所述主控ARM處理器廣播所述主控ARM處理器的IP地址; 所述記錄模塊,還用于若所述判斷模塊判斷出已接收到所有從控ARM處理器的IP地址,記錄所有主控ARM處理器和從控ARM處理器的IP地址。10.根據(jù)權(quán)利要求6所述的ARM服務(wù)器,其特征在于,所述判斷模塊判斷每個(gè)ARM處理器是否與處理器連接由每個(gè)ARM處理器通過串口驗(yàn)證的方式來實(shí)現(xiàn)。
【文檔編號】G06F15/177GK105912499SQ201610230170
【公開日】2016年8月31日
【申請日】2016年4月14日
【發(fā)明人】張祥鈞, 李軍
【申請人】深圳市特納電子有限公司