亚洲狠狠干,亚洲国产福利精品一区二区,国产八区,激情文学亚洲色图

一種USBType-C接口電路及其控制裝置的制造方法

文檔序號:10511598閱讀:266來源:國知局
一種USB Type-C接口電路及其控制裝置的制造方法
【專利摘要】本發(fā)明公開一種USB Type?C接口電路及其控制裝置。其中該電路包括:功率電路,用于輸出第一電壓;功率控制器,用于和功率電路連接,并且輸出控制信號以控制功率電路輸出第一電壓;微處理器,用于分別與USB Type?C接口的第一電源引腳和功率控制器連接,并且當(dāng)USB Type?C接口沒有連接設(shè)備時,接收從USB Type?C接口的第一電源引腳輸入的第二電壓,通過第一使能端輸出低電平信號使USB檢測設(shè)備處于待機(jī)狀態(tài),通過第二使能端輸出低電平信號使功率控制器處于待機(jī)狀態(tài)。本發(fā)明通過將待機(jī)情況下的USB檢測設(shè)備和功率控制器關(guān)掉,USB檢測設(shè)備和功率控制器無需24小時不斷工作,從而減少整電路待機(jī)功耗。
【專利說明】
_種此8 Type-C接口電路及其控制裝置
技術(shù)領(lǐng)域
[0001]本發(fā)明涉及USB技術(shù)領(lǐng)域,尤其涉及一種USBType-C接口電路及其控制裝置。
【背景技術(shù)】
[0002]USB規(guī)范組織公布了新型的USB接口即USB Type-C接口。這種新型的USBType-C接口相比老式的USBType-A接口和USBType-B接口具有以下特點:1、接口尺寸更薄更?。?、數(shù)據(jù)傳輸速度更快;3、傳輸功率能力更強(qiáng);4、支持正反插。
[0003]請參考圖1,圖1是USBType-C插座的接口定義的示意圖。如圖1所示,該接口分兩排,每一排均有12個信號引腳。其中有4根電源引腳都是USB的電源VBUS,分別為A4、B4、A9和B9。另外有4根接地引腳都是USB的地GND,分別為A1、B1、A12和B12。兩個不同的USBType-C插座之間通過Type-C連接線連接起來。在Type-C的連接線兩端分別有一個Type-C插頭。USBType-C插頭中的A4、B4、A9和B9引腳在連接線中被連接在一起,而USB Type-C插頭中Al、B1、A12和B12引腳也在連接線中被連接在一起。另外,USB Type-C插座還有CCl和CC2這兩根引腳分別用來做Type-C接口的檢測,用來判斷設(shè)備連接的方向,以及設(shè)備的類型等信息。
[0004]發(fā)明人在實現(xiàn)本發(fā)明的過程中,發(fā)現(xiàn)現(xiàn)有技術(shù)至少存在以下問題:通常支持這種接口的設(shè)備都需要一個專門的USB Type-C接口控制器來檢測接口的插拔情況,用來識別設(shè)備是否插入或拔出,以及設(shè)備的類型。為了實現(xiàn)這一功能,該USB Type-C接口控制器需要一直持續(xù)的檢測。即使沒有設(shè)備插入,USB Type-C接口控制器也要24小時一直的在線檢測,這無疑會增加USB Type-C接口控制器的待機(jī)功耗??紤]到移動設(shè)備在絕大部分時間都是由內(nèi)置的電池供電,對本身系統(tǒng)的待機(jī)電流有著比較嚴(yán)格的要求。從移動USB系統(tǒng)的節(jié)能角度考慮,這些在待機(jī)的時候額外消耗的電流都是需要消除的。

【發(fā)明內(nèi)容】

[0005]為了克服上述技術(shù)問題,本發(fā)明目的旨在提供一種USBType-C接口電路及其控制裝置,以解決現(xiàn)有USB Type-C接口電路或者控制裝置在待機(jī)情況下存在功耗高的技術(shù)問題。
[0006]為解決上述技術(shù)問題,本發(fā)明實施例提供以下技術(shù)方案:
[0007]在第一方面,本發(fā)明實施例提供一種USBType-C接口電路,所述電路包括:
[0008]功率電路,用于輸出第一電壓;
[0009]功率控制器,用于和所述功率電路連接,并且輸出控制信號以控制所述功率電路輸出所述第一電壓;
[0010]微處理器,用于分別與USBType-C接口的第一電源引腳和所述功率控制器連接,并且當(dāng)USB Type-C接口沒有連接外接設(shè)備時,接收從所述USBType-C接口的第一電源引腳輸入的第二電壓,通過第一使能端輸出低電平信號使USB檢測設(shè)備處于待機(jī)狀態(tài),通過第二使能端輸出低電平信號使所述功率控制器處于待機(jī)狀態(tài);其中,所述第二電壓為所述外接設(shè)備拔出USBType-C接口時,第一電源引腳因懸空而對所述微處理器輸入的低電平信號。[0011 ]可選地,所述電路還包括第一開關(guān)和第二開關(guān);
[0012]所述第一開關(guān)分別和所述功率電路、所述USBType-C接口的第二電源引腳、第三電源引腳、第四電源引腳以及所述微處理器連接;所述第二開關(guān)分別和所述功率電路、所述微處理器、所述USB Type-C接口的第一接地引腳、第二接地腳、第三接地引腳以及第四接地引腳連接;
[0013]當(dāng)所述外接設(shè)備插接所述USBType-C接口時,所述微處理器接收從所述USBType-C接口的第一電源引腳輸入的第一電壓,通過第三使能端輸出低電平信號,將所述第一開關(guān)的閉合狀態(tài)切換至斷開狀態(tài);所述微處理器通過第四使能端輸出高電平信號將所述第二開關(guān)的斷開狀態(tài)切換至閉合狀態(tài),通過第一使能端輸出高電平信號使所述USB檢測設(shè)備開始檢測所述外接設(shè)備;所述USB檢測設(shè)備識別出所述外接設(shè)備后,所述微處理器通過第二使能端輸出高電平信號使所述功率控制器開始工作,通過第三使能端輸出高電平信號將所述第一開關(guān)的斷開狀態(tài)切換至閉合狀態(tài);
[0014]或者,
[0015]當(dāng)所述外接設(shè)備拔出所述USBType-C接口,所述微處理器接收從所述USB Type-C接口的第一電源引腳輸入的第二電壓,并且通過第三使能端輸出低電平信號,將所述第一開關(guān)的閉合狀態(tài)切換至斷開狀態(tài);將所述第一開關(guān)斷開之后,所述微處理器通過第一使能端輸出低電平信號使所述USB檢測設(shè)備處于待機(jī)狀態(tài),通過第二使能端輸出低電平信號使所述功率控制器處于待機(jī)狀態(tài),通過第四使能端輸出低電平信號將所述第二開關(guān)的閉合狀態(tài)切換至斷開狀態(tài);將所述第二開關(guān)斷開之后,所述微處理器通過第三使能端輸出高電平信號將所述第一開關(guān)的斷開狀態(tài)切換至閉合狀態(tài)。
[0016]在第二方面,本發(fā)明實施例提供一種USBType-C接口電路,所述電路包括:
[0017]功率電路,用于輸出第一電壓;
[0018]功率控制器,用于和所述功率電路連接,并且輸出控制信號以控制所述功率電路輸出所述第一電壓;
[0019]微處理器,用于分別和USBType-C接口的第一電源引腳、第二電源引腳以及所述功率控制器連接,并且當(dāng)USB Type-C接口沒有連接外接設(shè)備時,接收從所述USB Type-C接口的第一電源引腳或第二電源引腳輸入的第二電壓,通過第一使能端輸出低電平信號使USB檢測設(shè)備處于待機(jī)狀態(tài),通過第二使能端輸出低電平信號使所述功率控制器處于待機(jī)狀態(tài);其中,所述第二電壓為所述外接設(shè)備拔出USB Type-C接口時,第一電源引腳或第二電源引腳因懸空而對所述微處理器輸入的低電平信號。
[0020]可選地,所述電路還包括第一開關(guān)和第二開關(guān);
[0021]所述第一開關(guān)分別和所述功率電路、所述USBType-C接口的第三電源引腳、第四電源引腳以及所述微處理器連接;所述第二開關(guān)分別和所述功率電路、所述微處理器、所述USB Type-C接口的第一接地弓丨腳、第二接地腳、第三接地引腳以及第四接地弓I腳連接;
[0022]當(dāng)所述外接設(shè)備插接所述USBType-C接口時,所述微處理器接收從所述USBType-C接口的第一電源引腳或第二電源引腳輸入的第一電壓,通過第三使能端輸出低電平信號,將所述第一開關(guān)的閉合狀態(tài)切換至斷開狀態(tài);所述微處理器通過第四使能端輸出高電平信號將所述第二開關(guān)的斷開狀態(tài)切換至閉合狀態(tài),通過第一使能端輸出高電平信號使所述USB檢測設(shè)備開始檢測所述外接設(shè)備;所述USB檢測設(shè)備識別出所述外接設(shè)備后,所述微處理器通過第二使能端輸出高電平信號使所述功率控制器開始工作,通過第三使能端輸出高電平信號將所述第一開關(guān)的斷開狀態(tài)切換至閉合狀態(tài);
[0023]或者,
[0024]當(dāng)所述外接設(shè)備拔出所述USBType-C接口,所述微處理器接收從所述USB Type-C接口的第一電源引腳或第二電源引腳輸入的第二電壓,并且通過第三使能端輸出低電平信號,將所述第一開關(guān)的閉合狀態(tài)切換至斷開狀態(tài);將所述第一開關(guān)斷開之后,所述微處理器通過第一使能端輸出低電平信號使所述USB檢測設(shè)備處于待機(jī)狀態(tài),通過第二使能端輸出低電平信號使所述功率控制器處于待機(jī)狀態(tài),通過第四使能端輸出低電平信號將所述第二開關(guān)的閉合狀態(tài)切換至斷開狀態(tài);將所述第二開關(guān)斷開之后,所述微處理器通過第三使能端輸出高電平信號將所述第一開關(guān)的斷開狀態(tài)切換至閉合狀態(tài)。
[0025]在第三方面,本發(fā)明實施例提供一種USBType-C接口電路,所述電路包括:
[0026]功率電路,用于輸出第一電壓;
[0027]功率控制器,用于和所述功率電路連接,并且輸出控制信號以控制所述功率電路輸出所述第一電壓;
[0028]微處理器,用于分別和USBType-C接口的第一電源引腳、第二電源引腳、第三電源引腳以及所述功率控制器連接,并且當(dāng)USB Type-C接口沒有連接外接設(shè)備時,接收從所述USB Type-C接口的第一電源引腳或第二電源引腳或第三電源引腳輸入的第二電壓,通過第一使能端輸出低電平信號使USB檢測設(shè)備處于待機(jī)狀態(tài),通過第二使能端輸出低電平信號使所述功率控制器處于待機(jī)狀態(tài);其中,所述第二電壓為所述外接設(shè)備拔出USB Type-C接口時,第一電源引腳或第二電源引腳或第三電源引腳因懸空而對所述微處理器輸入的低電平信號。
[0029]可選地,所述電路還包括第一開關(guān)和第二開關(guān);
[0030]所述第一開關(guān)分別和所述功率電路、所述USBType-C接口的第四電源引腳以及所述微處理器連接;所述第二開關(guān)分別和所述功率電路、所述微處理器、所述USB Type-C接口的第一接地引腳、第二接地腳、第三接地引腳以及第四接地引腳連接;
[0031]當(dāng)所述外接設(shè)備插接所述USBType-C接口時,所述微處理器接收從所述USBType-C接口的第一電源引腳或第二電源引腳或第三電源引腳輸入的第一電壓,通過第三使能端輸出低電平信號,將所述第一開關(guān)的閉合狀態(tài)切換至斷開狀態(tài);所述微處理器通過第四使能端輸出高電平信號將所述第二開關(guān)的斷開狀態(tài)切換至閉合狀態(tài),通過第一使能端輸出高電平信號使所述USB檢測設(shè)備開始檢測所述外接設(shè)備;所述USB檢測設(shè)備識別出所述外接設(shè)備后,所述微處理器通過第二使能端輸出高電平信號使所述功率控制器開始工作,通過第三使能端輸出高電平信號將所述第一開關(guān)的斷開狀態(tài)切換至閉合狀態(tài);
[0032]或者,
[0033]當(dāng)所述外接設(shè)備拔出所述USBType-C接口,所述微處理器接收從所述USB Type-C接口的第一電源引腳或第二電源引腳或第三電源引腳輸入的第二電壓,并且通過第三使能端輸出低電平信號,將所述第一開關(guān)的閉合狀態(tài)切換至斷開狀態(tài);將所述第一開關(guān)斷開之后,所述微處理器通過第一使能端輸出低電平信號使所述USB檢測設(shè)備處于待機(jī)狀態(tài),通過第二使能端輸出低電平信號使所述功率控制器處于待機(jī)狀態(tài),通過第四使能端輸出低電平信號將所述第二開關(guān)的閉合狀態(tài)切換至斷開狀態(tài);將所述第二開關(guān)斷開之后,所述微處理器通過第三使能端輸出高電平信號將所述第一開關(guān)的斷開狀態(tài)切換至閉合狀態(tài)。
[0034]在第四方面,本發(fā)明實施例提供一種USBType-C接口控制裝置,所述裝置包括:
[0035]功率電路,用于輸出第一電壓;
[0036]功率控制器,用于和所述功率電路連接,并且輸出控制信號以控制所述功率電路輸出所述第一電壓;
[0037]Type-C接口控制器,用于與USB Type-C接口的第一檢測引腳和第二檢測引腳連接,并且檢測外接設(shè)備;
[0038]微處理器,用于分別與USBType-C接口的第一電源引腳和所述功率控制器連接,并且當(dāng)USB Type-C接口沒有連接外接設(shè)備時,接收從所述USBType-C接口的第一電源引腳輸入的第二電壓,通過第一使能端輸出低電平信號使所述Type-C接口控制器處于待機(jī)狀態(tài),通過第二使能端輸出低電平信號使所述功率控制器處于待機(jī)狀態(tài);其中,所述第二電壓為所述外接設(shè)備拔出USB Type-C接口時,第一電源引腳因懸空而對所述微處理器輸入的低電平信號。
[0039]可選地,所述裝置還包括第一開關(guān)和第二開關(guān);
[0040]所述第一開關(guān)分別和所述功率電路、所述USBType-C接口的第二電源引腳、第三電源引腳、第四電源引腳以及所述微處理器連接;所述第二開關(guān)分別和所述功率電路、所述微處理器、所述USB Type-C接口的第一接地引腳、第二接地腳、第三接地引腳以及第四接地引腳連接;
[0041]當(dāng)所述外接設(shè)備插接所述USBType-C接口時,所述微處理器接收從所述USBType-C接口的第一電源引腳輸入的第一電壓,通過第三使能端輸出低電平信號,將所述第一開關(guān)的閉合狀態(tài)切換至斷開狀態(tài);所述微處理器通過第四使能端輸出高電平信號將所述第二開關(guān)的斷開狀態(tài)切換至閉合狀態(tài),通過第一使能端輸出高電平信號使所述Type-C接口控制器開始檢測所述外接設(shè)備;所述Type-C接口控制器識別出所述外接設(shè)備后,所述微處理器通過第二使能端輸出高電平信號使所述功率控制器開始工作,通過第三使能端輸出高電平信號將所述第一開關(guān)的斷開狀態(tài)切換至閉合狀態(tài);
[0042]或者,
[0043]當(dāng)所述外接設(shè)備拔出所述USBType-C接口,所述微處理器接收從所述USB Type-C接口的第一電源引腳輸入的第二電壓,并且通過第三使能端輸出低電平信號,將所述第一開關(guān)的閉合狀態(tài)切換至斷開狀態(tài);將所述第一開關(guān)斷開之后,所述微處理器通過第一使能端輸出低電平信號使所述Type-C接口控制器處于待機(jī)狀態(tài),通過第二使能端輸出低電平信號使所述功率控制器處于待機(jī)狀態(tài),通過第四使能端輸出低電平信號將所述第二開關(guān)的閉合狀態(tài)切換至斷開狀態(tài);將所述第二開關(guān)斷開之后,所述微處理器通過第三使能端輸出高電平信號將所述第一開關(guān)的斷開狀態(tài)切換至閉合狀態(tài)。
[0044]在第五方面,本發(fā)明實施例提供一種USBType-C接口控制裝置,所述裝置包括:
[0045]功率電路,用于輸出第一電壓;
[0046]功率控制器,用于和所述功率電路連接,并且輸出控制信號以控制所述功率電路輸出所述第一電壓;
[0047]Type-C接口控制器,用于與USB Type-C接口的第一檢測引腳和第二檢測引腳連接,并且檢測外接設(shè)備;
[0048]微處理器,用于分別和USBType-C接口的第一電源引腳、第二電源引腳以及所述功率控制器連接,并且當(dāng)USB Type-C接口沒有連接外接設(shè)備時,接收從所述USB Type-C接口的第一電源引腳或第二電源引腳輸入的第二電壓,通過第一使能端輸出低電平信號使Type-C接口控制器處于待機(jī)狀態(tài),通過第二使能端輸出低電平信號使所述功率控制器處于待機(jī)狀態(tài);其中,所述第二電壓為所述外接設(shè)備拔出USB Type-C接口時,第一電源引腳或第二電源引腳因懸空而對所述微處理器輸入的低電平信號。
[0049]可選地,所述裝置還包括第一開關(guān)和第二開關(guān);
[0050]所述第一開關(guān)分別和所述功率電路、所述USBType-C接口的第三電源引腳、第四電源引腳以及所述微處理器連接;所述第二開關(guān)分別和所述功率電路、所述微處理器、所述USB Type-C接口的第一接地弓丨腳、第二接地腳、第三接地引腳以及第四接地弓I腳連接;
[0051]當(dāng)所述外接設(shè)備插接所述USBType-C接口時,所述微處理器接收從所述USBType-C接口的第一電源引腳或第二電源引腳輸入的第一電壓,通過第三使能端輸出低電平信號,將所述第一開關(guān)的閉合狀態(tài)切換至斷開狀態(tài);所述微處理器通過第四使能端輸出高電平信號將所述第二開關(guān)的斷開狀態(tài)切換至閉合狀態(tài),通過第一使能端輸出高電平信號使所述Type-C接口控制器開始檢測所述外接設(shè)備;所述Type-C接口控制器識別出所述外接設(shè)備后,所述微處理器通過第二使能端輸出高電平信號使所述功率控制器開始工作,通過第三使能端輸出高電平信號將所述第一開關(guān)的斷開狀態(tài)切換至閉合狀態(tài);
[0052]或者,
[0053]當(dāng)所述外接設(shè)備拔出所述USBType-C接口,所述微處理器接收從所述USB Type-C接口的第一電源引腳或第二電源引腳輸入的第二電壓,并且通過第三使能端輸出低電平信號,將所述第一開關(guān)的閉合狀態(tài)切換至斷開狀態(tài);將所述第一開關(guān)斷開之后,所述微處理器通過第一使能端輸出低電平信號使所述Type-C接口控制器處于待機(jī)狀態(tài),通過第二使能端輸出低電平信號使所述功率控制器處于待機(jī)狀態(tài),通過第四使能端輸出低電平信號將所述第二開關(guān)的閉合狀態(tài)切換至斷開狀態(tài);將所述第二開關(guān)斷開之后,所述微處理器通過第三使能端輸出高電平信號將所述第一開關(guān)的斷開狀態(tài)切換至閉合狀態(tài)。
[0054]在第六方面,本發(fā)明實施例提供一種USBType-C接口控制裝置,所述裝置包括:
[0055]功率電路,用于輸出第一電壓;
[0056]功率控制器,用于和所述功率電路連接,并且輸出控制信號以控制所述功率電路輸出所述第一電壓;
[0057]Type-C接口控制器,用于與USB Type-C接口的第一檢測引腳和第二檢測引腳連接,并且檢測外接設(shè)備;
[0058]微處理器,用于分別和USBType-C接口的第一電源引腳、第二電源引腳、第三電源引腳以及所述功率控制器連接,并且當(dāng)USB Type-C接口沒有連接外接設(shè)備時,接收從所述USB Type-C接口的第一電源引腳或第二電源引腳或第三電源引腳輸入的第二電壓,通過第一使能端輸出低電平信號使Type-C接口控制器處于待機(jī)狀態(tài),通過第二使能端輸出低電平信號使所述功率控制器處于待機(jī)狀態(tài);其中,所述第二電壓為所述外接設(shè)備拔出USBType-C接口時,第一電源引腳或第二電源引腳或第三電源引腳因懸空而對所述微處理器輸入的低電平信號。
[0059]可選地,所述裝置還包括第一開關(guān)和第二開關(guān);
[0060]所述第一開關(guān)分別和所述功率電路、所述USBType-C接口的第四電源引腳以及所述微處理器連接;所述第二開關(guān)分別和所述功率電路、所述微處理器、所述USB Type-C接口的第一接地引腳、第二接地腳、第三接地引腳以及第四接地引腳連接;
[0061]當(dāng)所述外接設(shè)備插接所述USBType-C接口時,所述微處理器接收從所述USBType-C接口的第一電源引腳或第二電源引腳或第三電源引腳輸入的第一電壓,通過第三使能端輸出低電平信號,將所述第一開關(guān)的閉合狀態(tài)切換至斷開狀態(tài);所述微處理器通過第四使能端輸出高電平信號將所述第二開關(guān)的斷開狀態(tài)切換至閉合狀態(tài),通過第一使能端輸出高電平信號使所述Type-C接口控制器開始檢測所述外接設(shè)備;所述Type-C接口控制器識別出所述外接設(shè)備后,所述微處理器通過第二使能端輸出高電平信號使所述功率控制器開始工作,通過第三使能端輸出高電平信號將所述第一開關(guān)的斷開狀態(tài)切換至閉合狀態(tài);
[0062]或者,
[0063]當(dāng)所述外接設(shè)備拔出所述USBType-C接口,所述微處理器接收從所述USB Type-C接口的第一電源引腳或第二電源引腳或第三電源引腳輸入的第二電壓,并且通過第三使能端輸出低電平信號,將所述第一開關(guān)的閉合狀態(tài)切換至斷開狀態(tài);將所述第一開關(guān)斷開之后,所述微處理器通過第一使能端輸出低電平信號使所述Type-C接口控制器處于待機(jī)狀態(tài),通過第二使能端輸出低電平信號使所述功率控制器處于待機(jī)狀態(tài),通過第四使能端輸出低電平信號將所述第二開關(guān)的閉合狀態(tài)切換至斷開狀態(tài);將所述第二開關(guān)斷開之后,所述微處理器通過第三使能端輸出高電平信號將所述第一開關(guān)的斷開狀態(tài)切換至閉合狀態(tài)。
[0064]在本發(fā)明實施例中,當(dāng)USBType-C接口沒有連接外接設(shè)備時,微處理器接收從所述USB Type-C接口的第一電源引腳輸入的第二電壓,通過第一使能端輸出低電平信號使USB檢測設(shè)備處于待機(jī)狀態(tài),通過第二使能端輸出低電平信號使所述功率控制器處于待機(jī)狀態(tài),從而解決現(xiàn)有USB Type-C接口電路在待機(jī)情況下存在功耗高的技術(shù)問題。
【附圖說明】
[0065]圖1是USBType-C插座的接口定義的示意圖;
[0066]圖2是本發(fā)明實施例一提供的一種USBType-C接口電路的原理框圖;
[0067]圖2a是本發(fā)明實施例一提供的一種USBType-C接口電路的原理框圖;
[0068]圖3是本發(fā)明實施例提供一提供的一種USBType-C接口電路的結(jié)構(gòu)示意圖;
[0069]圖4是本發(fā)明實施例一提供的外接設(shè)備插接USBType-C接口時的時序圖;
[0070]圖5是本發(fā)明實施例一提供的外接設(shè)備拔出USBType-C接口時的時序圖;
[0071]圖6是本發(fā)明實施例二提供的一種USBType-C接口電路的結(jié)構(gòu)示意圖;
[0072]圖7是本發(fā)明實施例三提供的一種USBType-C接口電路的結(jié)構(gòu)示意圖;
[0073]圖8是本發(fā)明實施例四提供的一種USBType-C接口控制裝置的結(jié)構(gòu)示意圖;
[0074]圖9是本發(fā)明實施例五提供的一種USBType-C接口控制裝置的結(jié)構(gòu)示意圖;
[0075]圖10是本發(fā)明實施例六提供的一種USBType-C接口控制裝置的結(jié)構(gòu)示意圖。
【具體實施方式】
[0076]為了使本發(fā)明的目的、技術(shù)方案及優(yōu)點更加清楚明白,以下結(jié)合附圖及實施例,對本發(fā)明進(jìn)行進(jìn)一步詳細(xì)說明。應(yīng)當(dāng)理解,此處所描述的具體實施例僅用以解釋本發(fā)明,并不用于限定本發(fā)明。
[0077]實施例一
[0078]請參考圖2,圖2是本發(fā)明實施例一提供的一種USBType-C接口電路的原理框圖。如圖2所示,該USB Type-C接口電路20通過USB Type-C接口 21和外接設(shè)備22連接,并且通過控制USB檢測設(shè)備23檢測外接設(shè)備23。具體的,USB檢測設(shè)備23分別與USB Type-C接口21的第一檢測引腳CCl和第二檢測引腳CC2連接,并且通過第一檢測引腳CCl和第二檢測引腳CC2識別出外接設(shè)備23的類型或者插入方向。此處的外接設(shè)備23包括帶有USB Type-C接口的充電器、智能手機(jī)、智能音響、智能電視、臺式電腦、平板電腦、智能手環(huán)、智能手表等等設(shè)備。
[0079]請一并參考圖2和圖2a,圖2a是本發(fā)明實施例一提供的一種USBType-C接口電路的原理框圖。如圖2a所示,該USB Type-C接口電路20包括:
[0080]功率電路201,用于輸出第一電壓;
[0081 ]功率控制器202,用于和功率電路201連接,并且輸出控制信號以控制功率電路201輸出所述第一電壓;
[0082]微處理器203,用于分別與USB Type-C接口的第一電源引腳B9和功率控制器202連接,并且當(dāng)外接設(shè)備拔出USB Type-C接口,接收從USB Type-C接口的第一電源引腳B9輸入的第二電壓204,通過第一使能端ENl輸出低電平信號使USB檢測設(shè)備205處于待機(jī)狀態(tài),通過第二使能端EN2輸出低電平信號使功率控制器202處于待機(jī)狀態(tài);其中,所述第二電壓為所述外接設(shè)備拔出USB Type-C接口時,第一電源引腳B9因懸空而對所述微處理器203輸入的低電平信號。
[0083]在本實施例中,第一使能端ENl輸出的低電平信號使USB檢測設(shè)備處于待機(jī)狀態(tài)和第二使能端EN2輸出的低電平信號使功率控制器202處于待機(jī)狀態(tài)是有效信號,當(dāng)然,還可以將USB檢測設(shè)備處于待機(jī)狀態(tài)或者功率控制器202處于待機(jī)狀態(tài)的信號為高電平信號有效,此處并不局限于有效信號的形式,只要輸出的信號能夠使USB檢測設(shè)備處于待機(jī)狀態(tài)和功率控制器202處于待機(jī)狀態(tài),并能夠結(jié)合本實施例所訓(xùn)導(dǎo)的內(nèi)容來實施,應(yīng)當(dāng)落入本發(fā)明的保護(hù)范圍內(nèi)。
[0084]此處的微處理器還可以是通用處理器、數(shù)字信號處理器(DSP)、專用集成電路(ASIC)、現(xiàn)場可編程門陣列(FPGA)或其它可編程邏輯器件、分立門或晶體管邏輯、分立的硬件組件或者這些部件的任何組合。還有,此處的微處理器可以是任何傳統(tǒng)處理器、控制器、微控制器或狀態(tài)機(jī)。微處理器也可以被實現(xiàn)為計算設(shè)備的組合,例如,DSP和微處理器的組合、多個微處理器、一個或多個微處理器結(jié)合DSP核、或任何其它這種配置。
[0085]在本實施例中,當(dāng)外接設(shè)備拔出USB Type-C接口時,微處理器203根據(jù)USB Type-C接口的第一電源引腳B9輸入的第二電壓,此處的第二電壓為外接設(shè)備拔出USB Type-C接口時,第一電源引腳因懸空而對所述微處理器輸入的低電平信號。微處理器203通過邏輯判斷,分析出“外接設(shè)備未插接USB Type-C接口”,則通過第一使能端ENl輸出低電平信號使USB檢測設(shè)備處于待機(jī)狀態(tài),通過第二使能端EN2輸出低電平信號使功率控制器202處于待機(jī)狀態(tài),使USB檢測設(shè)備204或者功率控制器202不用24小時不斷充分檢測端口的工作,從而大大降低設(shè)備的待機(jī)功耗。
[0086]請參考圖3,圖3是本發(fā)明實施例提供一提供的一種USBType-C接口電路的結(jié)構(gòu)示意圖。如圖3所示,該電路包括功率電路31、功率控制器32、微處理器33、第一開關(guān)S1、第二開關(guān)S2以及電阻R。第一開關(guān)SI分別和功率電路31、USB Type-C接口的第二電源引腳A9、第三電源引腳B4、第四電源引腳A4以及微處理器33連接,第二開關(guān)S2分別和功率電路31、微處理器33、USB Type-C接口的第一接地引腳Al、第二接地腳B1、第三接地引腳A12以及第四接地引腳B12連接。
[0087]在本實施例中,微處理器33包括四個使能端和參考接地端,第一使能端ENl和USB檢測設(shè)備34連接,第二使能端EN2和功率控制器32連接,第三使能端EN3和第一開關(guān)SI連接并且可以控制第一開關(guān)SI的斷開或閉合狀態(tài),第四使能端EN4和第二開關(guān)S2連接并且可以控制第二開關(guān)S2的斷開或閉合狀態(tài),參考接地端GND_BAT接地。
[0088]在本實施例中,功率電路31包括電池V1、電感L1、第一NPN場效應(yīng)管Ql的第一體二極管Dl、第一 NPN場效應(yīng)管Ql、第二 NPN場效應(yīng)管Q2的第二體二極管D2、第二 NPN場效應(yīng)管Q2以及電容Cl,電池Vl的正極和電感LI的一端連接,電感LI的另一端分別和第一體二極管Dl的正極、第二體二極管D2的負(fù)極連接,第一體二極管Dl的負(fù)極通過第一開關(guān)SI和USB Type-C接口的第二電源引腳A9、第三電源引腳B4、第四電源引腳A4連接,并且第一體二極管Dl的負(fù)極通過電容CI接地,第二體二極管D2的正極和電池VI的負(fù)極連接,并且電池Vl的負(fù)極通過第二開關(guān)S2和USB Type-C接口的第一接地引腳Al、第二接地腳B1、第三接地引腳A12以及第四接地引腳B12連接。第一體二極管Dl并聯(lián)于第一 NPN場效應(yīng)管Ql的漏極和源極的兩端,第二體二極管D2并聯(lián)于第二 NPN場效應(yīng)管Q2的漏極和源極的兩端。此處的Q2和Ql也可以是PNP場效應(yīng)管。
[0089]在本實施例中,功率控制器32分別與第一NPN場效應(yīng)管Ql的柵極和第二NPN場效應(yīng)管Q2的柵極連接,功率控制器32的接地端GND_BAT接地。當(dāng)功率控制器32工作時,功率控制器32通過輸出控制信號控制功率電路輸出第一電壓VBUS_BAT,并且該第一電壓VBUS_BAT加載于USB Type-C接口的第二電源引腳A9、第三電源引腳B4、第四電源引腳A4上。其中,該第一電壓VBUS_BAT的電壓伏值或者電流大小和方向受功率控制器32的控制。當(dāng)功率控制器32處于待機(jī)狀態(tài)時,電池Vl的電壓輸出到電容Cl上。因此當(dāng)功率電路處于待機(jī)狀態(tài)時,輸出電容Cl對地的電壓,即第一電壓VBUS_BAT到地端GND的電壓近似等于電池電壓。
[0090]在本實施例中,USB Type-C接口的第一電源引腳B9和微處理器33連接,并且電阻Rl的一端和微處理器33連接,另一端接地。設(shè)置電阻Rl,在USB Type-C接口沒有接入外接設(shè)備的情況下,保證了微處理器33的PLUGIN輸入端的電平信號是低電平信號,從而使該USBType-C接口電路能夠穩(wěn)定可靠的工作。
[0091]在本實施例中,微處理器33通過USB檢測設(shè)備34分別和USBType-C接口的第一檢測引腳CC1、第二檢測引腳CC2連接。USB檢測設(shè)備34用于檢測外接設(shè)備的類型和插入方向。在一些可能的實施方式中,USB檢測設(shè)備34可以是USB Type-C接口控制器,或者其它USB檢測識別電路。
[0092]在本實施例中,第一開關(guān)SI控制該第一電壓VBUS_BAT加載或者斷開于USB Type-C接口的第二電源引腳A9、第三電源引腳B4、第四電源引腳A4上。第二開關(guān)SI控制功率控制器32的參考地端GND_BAT或者USB檢測設(shè)備34的參考地端GND_BAT與USB Type-C接口電路的輸出地GND_C之間的通斷。此處的第一開關(guān)SI或第二開關(guān)S2可以是開關(guān)陣列模組,也可以是單個開關(guān),可以是電子開關(guān),也可以是繼電器開關(guān)。在一些可能的實施方式中,只要第一開關(guān)SI或第二開關(guān)S2是受電氣而控制,均應(yīng)當(dāng)落入本發(fā)明的保護(hù)范圍之內(nèi)。
[0093]請參考圖4,圖4是本發(fā)明實施例一提供的外接設(shè)備插接USBType-C接口時的時序圖。如圖4所示,在tl之前,由于沒有外接設(shè)備插入USB Type-C接口,微處理器33的PLUGIN輸入端的輸入信號是低電平信號,第三使能端EN3的輸入信號是高電平,即第一開關(guān)SI處于閉合狀態(tài),則第一電壓VBUS_BAT加載于USB Type-C接口的第二電源引腳A9、第三電源引腳B4、第四電源引腳A4上是高電平信號。標(biāo)記此時的第一電壓VBUS_BAT加載于USB Type-C接口處的端口為VBUS端口,此時VBUS端口到參考地端GND_BAT之間有電壓。此時的第四使能端EN4輸出的信號是低電平,即第二開關(guān)S2處于斷開狀態(tài),VBUS端口到參考地端GND_C之間沒有電壓。此時第一使能端ENl和第二使能端EN2輸出低電平信號,S卩USB檢測設(shè)備和功率控制器處于待機(jī)狀態(tài)。
[0094]在tl時刻,當(dāng)所述外接設(shè)備插接所述USBType-C接口時,由于第一電源引腳B9和第二電源引腳A9短路,并且第三電源引腳B4和第四電源引腳A4短路,此時輸入PLUGIN輸入端的信號是高電平信號,微處理器33接收從所述USB Type-C接口的第一電源引腳輸入的第一電壓,即從PLUGIN輸入端接收第一電壓,此處的第一電壓是高電平信號。PLUGIN輸入端的高電平信號維持的時間是tl至t2。
[0095]在t2時刻,微處理器33通過第三使能端EN3輸出低電平信號,將所述第一開關(guān)SI的閉合狀態(tài)切換至斷開狀態(tài),此時VBUS端口到GND_BAT之間沒有電壓。微處理器33通過第四使能端EN4輸出高電平信號將第二開關(guān)S2的斷開狀態(tài)切換至閉合狀態(tài),通過第一使能端ENl輸出高電平信號使所述USB檢測設(shè)備開始檢測所述外接設(shè)備,此時相連。
[0096]在t3時刻,當(dāng)USB檢測設(shè)備根據(jù)Type-C的協(xié)議檢測到相應(yīng)的設(shè)備后,送出ID身份識別信息,微處理器33根據(jù)該ID身份識別信息,通過第二使能端EN2輸出高電平信號使功率控制器開始工作,通過第三使能端EN3輸出高電平信號將所述第一開關(guān)的斷開狀態(tài)切換至閉合狀態(tài),此時,VBUS端口到GND_C2間開始有電壓,PLUG IN輸入端的輸入信號重新是高電平信號,因此,該USB Type-C接口電路開始正常工作。
[0097]請參考圖5,圖5是本發(fā)明實施例一提供的外接設(shè)備拔出USBType-C接口時的時序圖。如圖5所示,在tl之前,外接設(shè)備是一直插接USB Type-C接口,PLUGIN輸入端的輸入信號維持著高電平,第一使能端ENl至第四使能端EN4的輸入信號維持著高電平,則,VBUS端口到GND_BAT之間的電壓是高電平,VBUS端口到GND_C2間的電壓是高電平。
[0098]在tl時刻,外接設(shè)備拔出USBType-C接口時,微處理器33接收從USB Type-C接口的第一電源引腳B9輸入的第二電壓,該第二電壓是低電平信號,即PLUGIN輸入端的輸入信號在tl時刻由高電平信號變成低電平信號。此時,微處理器33通過第三使能端EN3輸出低電平信號,將第一開關(guān)SI的閉合狀態(tài)切換至斷開狀態(tài),即VBUS端口到GND_C2間沒有電壓,VBUS端口到GND_BAT之間也沒有電壓。當(dāng)微處理器33通過第三使能端EN3輸出的低電平信號維持在tl至t2之間。
[0099]在t2時刻,將所述第一開關(guān)斷開之后,確認(rèn)外接設(shè)備已經(jīng)被拔出,微處理器33通過第一使能端EN輸出低電平信號使USB檢測設(shè)備處于待機(jī)狀態(tài),通過第二使能端EN2輸出低電平信號使功率控制器處于待機(jī)狀態(tài),通過第四使能端EN4輸出低電平信號將第二開關(guān)S2的閉合狀態(tài)切換至斷開狀態(tài),從而降低功耗。
[0100]在t3時刻,將第二開關(guān)S2斷開之后,微處理器33通過第三使能端EN3輸出高電平信號將第一開關(guān)的斷開狀態(tài)切換至閉合狀態(tài),用來承接外接設(shè)備下次插入時的信號檢測。
[0101]本實施例通過在USBType-C接口的接地端上接入第二開關(guān)S2,并且將USB Type-C接口上的其中一個電源引腳線引出作為檢測信號的輸入端,從而實現(xiàn)自動檢測外接設(shè)備的插入與拔出USB Type-C接口的目的。
[0102]本實施例通過將待機(jī)情況下的USB檢測設(shè)備和功率控制器關(guān)掉,這樣USB檢測設(shè)備和功率控制器無需24小時不斷的工作,從而大大減少整電路的待機(jī)功耗。
[0103]在本實施例中,當(dāng)外接設(shè)備或者該USBType-C接口電路發(fā)生故障時,微處理器通過將VBUS端口上的第一開關(guān)SI斷開,或者將地線上的第二開關(guān)S2斷開,從而保護(hù)整機(jī)電路。
[0104]本實施例的外接設(shè)備拔出后,USB Type-C端口即VBUS端口到GND_C的兩端是沒有電的,從而滿足Type-C的協(xié)議。并且,當(dāng)檢測到外接設(shè)備插入后,通過打開第一開關(guān)SI和第二開關(guān)S2,Type-C端口即VBUS端口到GND_C的兩端有電,從而滿足Type-C的協(xié)議。
[0105]在上述各個實施例中,所描述的本發(fā)明各個實施方式中所涉及到的技術(shù)特征只要彼此之間未構(gòu)成沖突就可以相互組合。
[0106]實施例二
[0107]請參考圖6,圖6是本發(fā)明實施例二提供的一種USBType-C接口電路的結(jié)構(gòu)示意圖。如圖6所示,該USB Type-C接口電路包括:
[0108]功率電路61,用于輸出第一電壓;
[0109]功率控制器62,用于和所述功率電路連接,并且輸出控制信號以控制所述功率電路輸出所述第一電壓;
[0110]微處理器63,用于分別和USB Type-C接口的第一電源引腳B9、第二電源引腳A9以及所述功率控制器62連接,并且當(dāng)USB Type-C接口沒有連接外接設(shè)備時,接收從所述USBType-C接口的第一電源引腳B9或第二電源引腳A9輸入的第二電壓,通過第一使能端輸出低電平信號使USB檢測設(shè)備64處于待機(jī)狀態(tài),通過第二使能端輸出低電平信號使所述功率控制器處于待機(jī)狀態(tài);其中,所述第二電壓為所述外接設(shè)備拔出USB Type-C接口時,第一電源引腳B9或第二電源引腳A9因懸空而對所述微處理器63輸入的低電平信號。
[0111]所述電路還包括第一開關(guān)SI和第二開關(guān)S2;
[0112]所述第一開關(guān)SI分別和所述功率電路61、所述USBType-C接口的第三電源引腳B4、第四電源引腳A4以及所述微處理器63連接;所述第二開關(guān)S2分別和所述功率電路61、所述微處理器63、所述USB Type-C接口的第一接地引腳Al、第二接地腳B1、第三接地引腳A12以及第四接地引腳B12連接。
[0113]當(dāng)所述外接設(shè)備插接所述USBType-C接口時,所述微處理器63接收從所述USBType-C接口的第一電源引腳B9或第二電源引腳A9輸入的第一電壓,通過第三使能端EN3輸出低電平信號,將所述第一開關(guān)SI的閉合狀態(tài)切換至斷開狀態(tài);所述微處理器63通過第四使能端EN4輸出高電平信號將所述第二開關(guān)S2的斷開狀態(tài)切換至閉合狀態(tài),通過第一使能端ENl輸出高電平信號使所述USB檢測設(shè)備64開始檢測所述外接設(shè)備;所述USB檢測設(shè)備識別出所述外接設(shè)備后,所述微處理器63通過第二使能端EN2輸出高電平信號使所述功率控制器62開始工作,通過第三使能端EN3輸出高電平信號將所述第一開關(guān)SI的斷開狀態(tài)切換至閉合狀態(tài)。
[0114]當(dāng)所述外接設(shè)備拔出所述USBType-C接口,所述微處理器63接收從所述USBType-C接口的第一電源引腳B9或第二電源引腳A9輸入的第二電壓,并且通過第三使能端EN3輸出低電平信號,將所述第一開關(guān)SI的閉合狀態(tài)切換至斷開狀態(tài);將所述第一開關(guān)SI斷開之后,所述微處理器63通過第一使能端ENl輸出低電平信號使所述USB檢測設(shè)備64處于待機(jī)狀態(tài),通過第二使能端EN2輸出低電平信號使所述功率控制器處于待機(jī)狀態(tài),通過第四使能端EN4輸出低電平信號將所述第二開關(guān)S2的閉合狀態(tài)切換至斷開狀態(tài);將所述第二開關(guān)S2斷開之后,所述微處理器63通過第三使能端EN3輸出高電平信號將所述第一開關(guān)SI的斷開狀態(tài)切換至閉合狀態(tài)。
[0115]在上述各個實施例中,所描述的本發(fā)明各個實施方式中所涉及到的技術(shù)特征只要彼此之間未構(gòu)成沖突就可以相互組合。
[0116]實施例三
[0117]請參考圖7,圖7是本發(fā)明實施例三提供的一種USBType-C接口電路的結(jié)構(gòu)示意圖。如圖7所示,該USB Type-C接口電路包括:
[0118]功率電路71,用于輸出第一電壓;
[0119]功率控制器72,用于和所述功率電路連接,并且輸出控制信號以控制所述功率電路輸出所述第一電壓;
[0120]微處理器73,用于分別和USB Type-C接口的第一電源引腳、第二電源引腳、第三電源引腳以及所述功率控制器連接,并且當(dāng)USB Type-C接口沒有連接外接設(shè)備時,接收從所述USB Type-C接口的第一電源引腳或第二電源引腳或第三電源引腳輸入的第二電壓,通過第一使能端輸出低電平信號使USB檢測設(shè)備處于待機(jī)狀態(tài),通過第二使能端輸出低電平信號使所述功率控制器處于待機(jī)狀態(tài);其中,所述第二電壓為所述外接設(shè)備拔出USB Type-C接口時,第一電源引腳B9或第二電源引腳A9或第三電源引腳B4因懸空而對所述微處理器73輸入的低電平信號。
[0121]所述電路還包括第一開關(guān)SI和第二開關(guān)S2;所述第一開關(guān)SI分別和所述功率電路71、所述USB Type-C接口的第四電源引腳A4以及所述微處理器73連接;所述第二開關(guān)S2分別和所述功率電路71、所述微處理器73、所述USB Type-C接口的第一接地引腳Al、第二接地腳B1、第三接地引腳Al 2以及第四接地弓I腳B12連接。
[0122]當(dāng)所述外接設(shè)備插接所述USBType-C接口時,所述微處理器73接收從所述USBType-C接口的第一電源引腳B9或第二電源引腳A9或第三電源引腳B4輸入的第一電壓,通過第三使能端EN3輸出低電平信號,將所述第一開關(guān)SI的閉合狀態(tài)切換至斷開狀態(tài);所述微處理器73通過第四使能端EN4輸出高電平信號將所述第二開關(guān)S2的斷開狀態(tài)切換至閉合狀態(tài),通過第一使能端ENl輸出高電平信號使所述USB檢測設(shè)備74開始檢測所述外接設(shè)備;所述USB檢測設(shè)備74識別出所述外接設(shè)備后,所述微處理器73通過第二使能端EN2輸出高電平信號使所述功率控制器72開始工作,通過第三使能端EN3輸出高電平信號將所述第一開關(guān)SI的斷開狀態(tài)切換至閉合狀態(tài)。
[0123]當(dāng)所述外接設(shè)備拔出所述USBType-C接口,所述微處理器73接收從所述USBType-C接口的第一電源引腳B9或第二電源引腳A9或第三電源引腳B4輸入的第二電壓,并且通過第三使能端EN3輸出低電平信號,將所述第一開關(guān)SI的閉合狀態(tài)切換至斷開狀態(tài);將所述第一開關(guān)SI斷開之后,所述微處理器73通過第一使能端ENl輸出低電平信號使所述USB檢測設(shè)備74處于待機(jī)狀態(tài),通過第二使能端EN2輸出低電平信號使所述功率控制器72處于待機(jī)狀態(tài),通過第四使能端EN4輸出低電平信號將所述第二開關(guān)S2的閉合狀態(tài)切換至斷開狀態(tài);將所述第二開關(guān)S2斷開之后,所述微處理器73通過第三使能端EN3輸出高電平信號將所述第一開關(guān)SI的斷開狀態(tài)切換至閉合狀態(tài)。
[0124]在上述各個實施例中,所描述的本發(fā)明各個實施方式中所涉及到的技術(shù)特征只要彼此之間未構(gòu)成沖突就可以相互組合。
[0125]實施例四
[0126]請參考圖8,圖8是本發(fā)明實施例四提供的一種USBType-C接口控制裝置的結(jié)構(gòu)示意圖。該裝置包括:
[0127]功率電路81,用于輸出第一電壓;
[0128]功率控制器82,用于和所述功率電路連接,并且輸出控制信號以控制所述功率電路輸出所述第一電壓;
[0129]Type-C接口控制器83,用于與USB Type-C接口的第一檢測引腳和第二檢測引腳連接,并且檢測外接設(shè)備;
[0130]微處理器84,用于分別與USB Type-C接口的第一電源引腳和所述功率控制器連接,并且當(dāng)USB Type-C接口沒有連接外接設(shè)備時,接收從所述USB Type-C接口的第一電源引腳輸入的第二電壓,通過第一使能端輸出低電平信號使所述Type-C接口控制器處于待機(jī)狀態(tài),通過第二使能端輸出低電平信號使所述功率控制器處于待機(jī)狀態(tài)。其中,所述第二電壓為所述外接設(shè)備拔出USB Type-C接口時,第一電源引腳B9因懸空而對所述微處理器84輸入的低電平信號。
[0131]所述裝置還包括第一開關(guān)SI和第二開關(guān)S2;所述第一開關(guān)SI分別和所述功率電路81、USB Type-C接口的第二電源引腳A9、第三電源引腳B4、第四電源引腳A4以及所述微處理器84連接;所述第二開關(guān)S2分別和所述功率電路81、所述微處理器84、所述USB Type-C接口的第一接地弓I腳Al、第二接地腳B1、第三接地引腳Al2以及第四接地弓丨腳BI2連接。
[0132]當(dāng)所述外接設(shè)備插接所述USBType-C接口時,所述微處理器84接收從所述USBType-C接口的第一電源引腳B9輸入的第一電壓,通過第三使能端EN3輸出低電平信號,將所述第一開關(guān)SI的閉合狀態(tài)切換至斷開狀態(tài);所述微處理器84通過第四使能端EN4輸出高電平信號將所述第二開關(guān)S2的斷開狀態(tài)切換至閉合狀態(tài),通過第一使能端ENl輸出高電平信號使所述Type-C接口控制器83開始檢測所述外接設(shè)備;所述Type-C接口控制器83識別出所述外接設(shè)備后,所述微處理器84通過第二使能端EN2輸出高電平信號使所述功率控制器82開始工作,通過第三使能端EN3輸出高電平信號將所述第一開關(guān)SI的斷開狀態(tài)切換至閉合狀態(tài);
[0133]當(dāng)所述外接設(shè)備拔出所述USBType-C接口,所述微處理器84接收從所述USBType-C接口的第一電源引腳B9輸入的第二電壓,并且通過第三使能端EN3輸出低電平信號,將所述第一開關(guān)SI的閉合狀態(tài)切換至斷開狀態(tài);將所述第一開關(guān)SI斷開之后,所述微處理器84通過第一使能端ENl輸出低電平信號使所述Type-C接口控制器83處于待機(jī)狀態(tài),通過第二使能端EN2輸出低電平信號使所述功率控制器處于待機(jī)狀態(tài),通過第四使能端EN4輸出低電平信號將所述第二開關(guān)S2的閉合狀態(tài)切換至斷開狀態(tài);將所述第二開關(guān)S2斷開之后,所述微處理器84通過第三使能端EN3輸出高電平信號將所述第一開關(guān)SI的斷開狀態(tài)切換至閉合狀態(tài)。
[0134]在上述各個實施例中,所描述的本發(fā)明各個實施方式中所涉及到的技術(shù)特征只要彼此之間未構(gòu)成沖突就可以相互組合。
[0135]實施例五
[0136]請參考圖9,圖9是本發(fā)明實施例五提供的一種USBType-C接口控制裝置的結(jié)構(gòu)示意圖。如圖9所示,該裝置包括:
[0137]功率電路91,用于輸出第一電壓;
[0138]功率控制器92,用于和所述功率電路連接,并且輸出控制信號以控制所述功率電路輸出所述第一電壓;
[0139]Type-C接口控制器93,用于與USB Type-C接口的第一檢測引腳和第二檢測引腳連接,并且檢測外接設(shè)備;
[0140]微處理器94,用于分別和USB Type-C接口的第一電源引腳、第二電源引腳以及所述功率控制器連接,并且當(dāng)USB Type-C接口沒有連接外接設(shè)備時,接收從所述USB Type-C接口的第一電源引腳或第二電源引腳輸入的第二電壓,通過第一使能端輸出低電平信號使Type-C接口控制器處于待機(jī)狀態(tài),通過第二使能端輸出低電平信號使所述功率控制器處于待機(jī)狀態(tài)。其中,所述第二電壓為所述外接設(shè)備拔出USB Type-C接口時,第一電源引腳B9或第二電源引腳A9因懸空而對所述微處理器94輸入的低電平信號。
[0141]所述裝置還包括第一開關(guān)SI和第二開關(guān)S2;所述第一開關(guān)SI分別和所述功率電路91、所述USB Type-C接口的第三電源引腳B4、第四電源引腳A4以及所述微處理器94連接;所述第二開關(guān)S2分別和所述功率電路91、所述微處理器94、所述USB Type-C接口的第一接地弓丨腳Al、第二接地腳B1、第三接地引腳Al 2以及第四接地引腳BI 2連接。
[OH2]當(dāng)所述外接設(shè)備插接所述USB Type-C接口時,所述微處理器94接收從所述USBType-C接口的第一電源引腳B9或第二電源引腳A9輸入的第一電壓,通過第三使能端EN3輸出低電平信號,將所述第一開關(guān)SI的閉合狀態(tài)切換至斷開狀態(tài);所述微處理器94通過第四使能端EN4輸出高電平信號將所述第二開關(guān)S2的斷開狀態(tài)切換至閉合狀態(tài),通過第一使能端ENl輸出高電平信號使所述Type-C接口控制器92開始檢測所述外接設(shè)備;所述Type-C接口控制器92識別出所述外接設(shè)備后,所述微處理器94通過第二使能端EN2輸出高電平信號使所述功率控制器92開始工作,通過第三使能端EN3輸出高電平信號將所述第一開關(guān)SI的斷開狀態(tài)切換至閉合狀態(tài)。
[0143]當(dāng)所述外接設(shè)備拔出所述USBType-C接口,所述微處理器94接收從所述USBType-C接口的第一電源引腳B9或第二電源引腳A9輸入的第二電壓,并且通過第三使能端EN3輸出低電平信號,將所述第一開關(guān)SI的閉合狀態(tài)切換至斷開狀態(tài);將所述第一開關(guān)SI斷開之后,所述微處理器94通過第一使能端ENl輸出低電平信號使所述Type-C接口控制器93處于待機(jī)狀態(tài),通過第二使能端EN2輸出低電平信號使所述功率控制器92處于待機(jī)狀態(tài),通過第四使能端EN4輸出低電平信號將所述第二開關(guān)S2的閉合狀態(tài)切換至斷開狀態(tài);將所述第二開關(guān)S2斷開之后,所述微處理器94通過第三使能端EN3輸出高電平信號將所述第一開關(guān)SI的斷開狀態(tài)切換至閉合狀態(tài)。
[0144]在上述各個實施例中,所描述的本發(fā)明各個實施方式中所涉及到的技術(shù)特征只要彼此之間未構(gòu)成沖突就可以相互組合。
[0145]實施例六
[0146]請參考圖10,圖10是本發(fā)明實施例六提供的一種USBType-C接口控制裝置的結(jié)構(gòu)示意圖。如圖10所示,該裝置包括:
[0147]功率電路101,用于輸出第一電壓;
[0148]功率控制器102,用于和所述功率電路連接,并且輸出控制信號以控制所述功率電路輸出所述第一電壓;
[0149]Type-C接口控制器103,用于與USB Type-C接口的第一檢測引腳和第二檢測引腳連接,并且檢測外接設(shè)備;
[0150]微處理器104,用于分別和USB Type-C接口的第一電源引腳B9、第二電源引腳A9、第三電源引腳B4以及所述功率控制器102連接,并且當(dāng)USB Type-C接口沒有連接外接設(shè)備時,接收從所述USB Type-C接口的第一電源引腳B9或第二電源引腳A9或第三電源引腳B4輸入的第二電壓,通過第一使能端ENl輸出低電平信號使Type-C接口控制器處于待機(jī)狀態(tài),通過第二使能端EN2輸出低電平信號使所述功率控制器102處于待機(jī)狀態(tài)。其中,所述第二電壓為所述外接設(shè)備拔出USB Type-C接口時,第一電源引腳B9或第二電源引腳A9或第三電源引腳B4因懸空而對所述微處理器104輸入的低電平信號。
[0151]所述裝置還包括第一開關(guān)SI和第二開關(guān)S2;所述第一開關(guān)SI分別和所述功率電路101、所述USB Type-C接口的第四電源引腳A4以及所述微處理器104連接;所述第二開關(guān)S2分別和所述功率電路11、所述微處理器104、所述USB Type-C接口的第一接地引腳A1、第二接地腳B1、第三接地引腳Al 2以及第四接地弓丨腳B12連接。
[0?52]當(dāng)所述外接設(shè)備插接所述USB Type-C接口時,所述微處理器104接收從所述USBType-C接口的第一電源引腳B9或第二電源引腳A9或第三電源引腳B4輸入的第一電壓,通過第三使能端EN3輸出低電平信號,將所述第一開關(guān)SI的閉合狀態(tài)切換至斷開狀態(tài);所述微處理器104通過第四使能端EN4輸出高電平信號將所述第二開關(guān)S2的斷開狀態(tài)切換至閉合狀態(tài),通過第一使能端ENl輸出高電平信號使所述Type-C接口控制器103開始檢測所述外接設(shè)備;所述Type-C接口控制器103識別出所述外接設(shè)備后,所述微處理器104通過第二使能端EN2輸出高電平信號使所述功率控制器102開始工作,通過第三使能端EN3輸出高電平信號將所述第一開關(guān)SI的斷開狀態(tài)切換至閉合狀態(tài);
[0153]當(dāng)所述外接設(shè)備拔出所述USBType-C接口,所述微處理器104接收從所述USBType-C接口的第一電源引腳B9或第二電源引腳A9或第三電源引腳B4輸入的第二電壓,并且通過第三使能端EN3輸出低電平信號,將所述第一開關(guān)SI的閉合狀態(tài)切換至斷開狀態(tài);將所述第一開關(guān)SI斷開之后,所述微處理器104通過第一使能端ENl輸出低電平信號使所述Type-C接口控制器103處于待機(jī)狀態(tài),通過第二使能端EN2輸出低電平信號使所述功率控制器102處于待機(jī)狀態(tài),通過第四使能端EN4輸出低電平信號將所述第二開關(guān)S2的閉合狀態(tài)切換至斷開狀態(tài);將所述第二開關(guān)S2斷開之后,所述微處理器104通過第三使能端EN3輸出高電平信號將所述第一開關(guān)SI的斷開狀態(tài)切換至閉合狀態(tài)。
[0154]在上述各個實施例中,所描述的本發(fā)明各個實施方式中所涉及到的技術(shù)特征只要彼此之間未構(gòu)成沖突就可以相互組合。
[0155]以上所述僅為本發(fā)明的較佳實施例而已,并不用以限制本發(fā)明,凡在本發(fā)明的精神和原則之內(nèi)所作的任何修改、等同替換和改進(jìn)等,均應(yīng)包含在本發(fā)明的保護(hù)范圍之內(nèi)。
【主權(quán)項】
1.一種USB Type-C接口電路,其特征在于,所述電路包括: 功率電路,用于輸出第一電壓; 功率控制器,用于和所述功率電路連接,并且輸出控制信號以控制所述功率電路輸出所述第一電壓; 微處理器,用于分別與USB Type-C接口的第一電源引腳和所述功率控制器連接,并且當(dāng)USB Type-C接口沒有連接外接設(shè)備時,接收從所述USB Type-C接口的第一電源引腳輸入的第二電壓,通過第一使能端輸出低電平信號使USB檢測設(shè)備處于待機(jī)狀態(tài),通過第二使能端輸出低電平信號使所述功率控制器處于待機(jī)狀態(tài);其中,所述第二電壓為所述外接設(shè)備拔出USB Type-C接口時,第一電源引腳因懸空而對所述微處理器輸入的低電平信號。2.根據(jù)權(quán)利要求1所述的電路,其特征在于, 所述電路還包括第一開關(guān)和第二開關(guān); 所述第一開關(guān)分別和所述功率電路、所述USB Type-C接口的第二電源引腳、第三電源引腳、第四電源引腳以及所述微處理器連接;所述第二開關(guān)分別和所述功率電路、所述微處理器、所述USB Type-C接口的第一接地引腳、第二接地腳、第三接地引腳以及第四接地引腳連接; 當(dāng)所述外接設(shè)備插接所述USB Type-C接口時,所述微處理器接收從所述USB Type-C接口的第一電源引腳輸入的第一電壓,通過第三使能端輸出低電平信號,將所述第一開關(guān)的閉合狀態(tài)切換至斷開狀態(tài);所述微處理器通過第四使能端輸出高電平信號將所述第二開關(guān)的斷開狀態(tài)切換至閉合狀態(tài),通過第一使能端輸出高電平信號使所述USB檢測設(shè)備開始檢測所述外接設(shè)備;所述USB檢測設(shè)備識別出所述外接設(shè)備后,所述微處理器通過第二使能端輸出高電平信號使所述功率控制器開始工作,通過第三使能端輸出高電平信號將所述第一開關(guān)的斷開狀態(tài)切換至閉合狀態(tài); 或者, 當(dāng)所述外接設(shè)備拔出所述USB Type-C接口,所述微處理器接收從所述USB Type-C接口的第一電源引腳輸入的第二電壓,并且通過第三使能端輸出低電平信號,將所述第一開關(guān)的閉合狀態(tài)切換至斷開狀態(tài);將所述第一開關(guān)斷開之后,所述微處理器通過第一使能端輸出低電平信號使所述USB檢測設(shè)備處于待機(jī)狀態(tài),通過第二使能端輸出低電平信號使所述功率控制器處于待機(jī)狀態(tài),通過第四使能端輸出低電平信號將所述第二開關(guān)的閉合狀態(tài)切換至斷開狀態(tài);將所述第二開關(guān)斷開之后,所述微處理器通過第三使能端輸出高電平信號將所述第一開關(guān)的斷開狀態(tài)切換至閉合狀態(tài)。3.一種USB Type-C接口電路,其特征在于,所述電路包括: 功率電路,用于輸出第一電壓; 功率控制器,用于和所述功率電路連接,并且輸出控制信號以控制所述功率電路輸出所述第一電壓; 微處理器,用于分別和USB Type-C接口的第一電源引腳、第二電源引腳以及所述功率控制器連接,并且當(dāng)USB Type-C接口沒有連接外接設(shè)備時,接收從所述USB Type-C接口的第一電源引腳或第二電源引腳輸入的第二電壓,通過第一使能端輸出低電平信號使USB檢測設(shè)備處于待機(jī)狀態(tài),通過第二使能端輸出低電平信號使所述功率控制器處于待機(jī)狀態(tài);其中,所述第二電壓為所述外接設(shè)備拔出USB Type-C接口時,第一電源引腳或第二電源引腳因懸空而對所述微處理器輸入的低電平信號。4.根據(jù)權(quán)利要求3所述的電路,其特征在于, 所述電路還包括第一開關(guān)和第二開關(guān); 所述第一開關(guān)分別和所述功率電路、所述USB Type-C接口的第三電源引腳、第四電源引腳以及所述微處理器連接;所述第二開關(guān)分別和所述功率電路、所述微處理器、所述USBType-C接口的第一接地引腳、第二接地腳、第三接地引腳以及第四接地引腳連接; 當(dāng)所述外接設(shè)備插接所述USB Type-C接口時,所述微處理器接收從所述USB Type-C接口的第一電源引腳或第二電源引腳輸入的第一電壓,通過第三使能端輸出低電平信號,將所述第一開關(guān)的閉合狀態(tài)切換至斷開狀態(tài);所述微處理器通過第四使能端輸出高電平信號將所述第二開關(guān)的斷開狀態(tài)切換至閉合狀態(tài),通過第一使能端輸出高電平信號使所述USB檢測設(shè)備開始檢測所述外接設(shè)備;所述USB檢測設(shè)備識別出所述外接設(shè)備后,所述微處理器通過第二使能端輸出高電平信號使所述功率控制器開始工作,通過第三使能端輸出高電平信號將所述第一開關(guān)的斷開狀態(tài)切換至閉合狀態(tài); 或者, 當(dāng)所述外接設(shè)備拔出所述USB Type-C接口,所述微處理器接收從所述USB Type-C接口的第一電源引腳或第二電源引腳輸入的第二電壓,并且通過第三使能端輸出低電平信號,將所述第一開關(guān)的閉合狀態(tài)切換至斷開狀態(tài);將所述第一開關(guān)斷開之后,所述微處理器通過第一使能端輸出低電平信號使所述USB檢測設(shè)備處于待機(jī)狀態(tài),通過第二使能端輸出低電平信號使所述功率控制器處于待機(jī)狀態(tài),通過第四使能端輸出低電平信號將所述第二開關(guān)的閉合狀態(tài)切換至斷開狀態(tài);將所述第二開關(guān)斷開之后,所述微處理器通過第三使能端輸出高電平信號將所述第一開關(guān)的斷開狀態(tài)切換至閉合狀態(tài)。5.一種USB Type-C接口電路,其特征在于,所述電路包括: 功率電路,用于輸出第一電壓; 功率控制器,用于和所述功率電路連接,并且輸出控制信號以控制所述功率電路輸出所述第一電壓; 微處理器,用于分別和USB Type-C接口的第一電源引腳、第二電源引腳、第三電源引腳以及所述功率控制器連接,并且當(dāng)USB Type-C接口沒有連接外接設(shè)備時,接收從所述USBType-C接口的第一電源引腳或第二電源引腳或第三電源引腳輸入的第二電壓,通過第一使能端輸出低電平信號使USB檢測設(shè)備處于待機(jī)狀態(tài),通過第二使能端輸出低電平信號使所述功率控制器處于待機(jī)狀態(tài);其中,所述第二電壓為所述外接設(shè)備拔出USB Type-C接口時,第一電源引腳或第二電源引腳或第三電源引腳因懸空而對所述微處理器輸入的低電平信號。6.根據(jù)權(quán)利要求5所述的電路,其特征在于, 所述電路還包括第一開關(guān)和第二開關(guān); 所述第一開關(guān)分別和所述功率電路、所述USB Type-C接口的第四電源引腳以及所述微處理器連接;所述第二開關(guān)分別和所述功率電路、所述微處理器、所述USB Type-C接口的第一接地弓I腳、第二接地腳、第三接地引腳以及第四接地引腳連接; 當(dāng)所述外接設(shè)備插接所述USB Type-C接口時,所述微處理器接收從所述USB Type-C接口的第一電源引腳或第二電源引腳或第三電源引腳輸入的第一電壓,通過第三使能端輸出低電平信號,將所述第一開關(guān)的閉合狀態(tài)切換至斷開狀態(tài);所述微處理器通過第四使能端輸出高電平信號將所述第二開關(guān)的斷開狀態(tài)切換至閉合狀態(tài),通過第一使能端輸出高電平信號使所述USB檢測設(shè)備開始檢測所述外接設(shè)備;所述USB檢測設(shè)備識別出所述外接設(shè)備后,所述微處理器通過第二使能端輸出高電平信號使所述功率控制器開始工作,通過第三使能端輸出高電平信號將所述第一開關(guān)的斷開狀態(tài)切換至閉合狀態(tài); 或者, 當(dāng)所述外接設(shè)備拔出所述USB Type-C接口,所述微處理器接收從所述USB Type-C接口的第一電源引腳或第二電源引腳或第三電源引腳輸入的第二電壓,并且通過第三使能端輸出低電平信號,將所述第一開關(guān)的閉合狀態(tài)切換至斷開狀態(tài);將所述第一開關(guān)斷開之后,所述微處理器通過第一使能端輸出低電平信號使所述USB檢測設(shè)備處于待機(jī)狀態(tài),通過第二使能端輸出低電平信號使所述功率控制器處于待機(jī)狀態(tài),通過第四使能端輸出低電平信號將所述第二開關(guān)的閉合狀態(tài)切換至斷開狀態(tài);將所述第二開關(guān)斷開之后,所述微處理器通過第三使能端輸出高電平信號將所述第一開關(guān)的斷開狀態(tài)切換至閉合狀態(tài)。7.一種USB Type-C接口控制裝置,其特征在于,所述裝置包括: 功率電路,用于輸出第一電壓; 功率控制器,用于和所述功率電路連接,并且輸出控制信號以控制所述功率電路輸出所述第一電壓; Type-C接口控制器,用于與USB Type-C接口的第一檢測引腳和第二檢測引腳連接,并且檢測外接設(shè)備; 微處理器,用于分別與USB Type-C接口的第一電源引腳和所述功率控制器連接,并且當(dāng)USB Type-C接口沒有連接外接設(shè)備時,接收從所述USB Type-C接口的第一電源引腳輸入的第二電壓,通過第一使能端輸出低電平信號使所述Type-C接口控制器處于待機(jī)狀態(tài),通過第二使能端輸出低電平信號使所述功率控制器處于待機(jī)狀態(tài);其中,所述第二電壓為所述外接設(shè)備拔出USB Type-C接口時,第一電源引腳因懸空而對所述微處理器輸入的低電平信號。8.根據(jù)權(quán)利要求7所述的裝置,其特征在于, 所述裝置還包括第一開關(guān)和第二開關(guān); 所述第一開關(guān)分別和所述功率電路、所述USB Type-C接口的第二電源引腳、第三電源引腳、第四電源引腳以及所述微處理器連接;所述第二開關(guān)分別和所述功率電路、所述微處理器、所述USB Type-C接口的第一接地引腳、第二接地腳、第三接地引腳以及第四接地引腳連接; 當(dāng)所述外接設(shè)備插接所述USB Type-C接口時,所述微處理器接收從所述USB Type-C接口的第一電源引腳輸入的第一電壓,通過第三使能端輸出低電平信號,將所述第一開關(guān)的閉合狀態(tài)切換至斷開狀態(tài);所述微處理器通過第四使能端輸出高電平信號將所述第二開關(guān)的斷開狀態(tài)切換至閉合狀態(tài),通過第一使能端輸出高電平信號使所述Type-C接口控制器開始檢測所述外接設(shè)備;所述Type-C接口控制器識別出所述外接設(shè)備后,所述微處理器通過第二使能端輸出高電平信號使所述功率控制器開始工作,通過第三使能端輸出高電平信號將所述第一開關(guān)的斷開狀態(tài)切換至閉合狀態(tài); 或者, 當(dāng)所述外接設(shè)備拔出所述USB Type-C接口,所述微處理器接收從所述USB Type-C接口的第一電源引腳輸入的第二電壓,并且通過第三使能端輸出低電平信號,將所述第一開關(guān)的閉合狀態(tài)切換至斷開狀態(tài);將所述第一開關(guān)斷開之后,所述微處理器通過第一使能端輸出低電平信號使所述Type-C接口控制器處于待機(jī)狀態(tài),通過第二使能端輸出低電平信號使所述功率控制器處于待機(jī)狀態(tài),通過第四使能端輸出低電平信號將所述第二開關(guān)的閉合狀態(tài)切換至斷開狀態(tài);將所述第二開關(guān)斷開之后,所述微處理器通過第三使能端輸出高電平信號將所述第一開關(guān)的斷開狀態(tài)切換至閉合狀態(tài)。9.一種USB Type-C接口控制裝置,其特征在于,所述裝置包括: 功率電路,用于輸出第一電壓; 功率控制器,用于和所述功率電路連接,并且輸出控制信號以控制所述功率電路輸出所述第一電壓; Type-C接口控制器,用于與USB Type-C接口的第一檢測引腳和第二檢測引腳連接,并且檢測外接設(shè)備; 微處理器,用于分別和USB Type-C接口的第一電源引腳、第二電源引腳以及所述功率控制器連接,并且當(dāng)USB Type-C接口沒有連接外接設(shè)備時,接收從所述USB Type-C接口的第一電源引腳或第二電源引腳輸入的第二電壓,通過第一使能端輸出低電平信號使Type-C接口控制器處于待機(jī)狀態(tài),通過第二使能端輸出低電平信號使所述功率控制器處于待機(jī)狀態(tài);其中,所述第二電壓為所述外接設(shè)備拔出USB Type-C接口時,第一電源引腳或第二電源引腳因懸空而對所述微處理器輸入的低電平信號。10.根據(jù)權(quán)利要求9所述的裝置,其特征在于, 所述裝置還包括第一開關(guān)和第二開關(guān); 所述第一開關(guān)分別和所述功率電路、所述USB Type-C接口的第三電源引腳、第四電源引腳以及所述微處理器連接;所述第二開關(guān)分別和所述功率電路、所述微處理器、所述USBType-C接口的第一接地引腳、第二接地腳、第三接地引腳以及第四接地引腳連接; 當(dāng)所述外接設(shè)備插接所述USB Type-C接口時,所述微處理器接收從所述USB Type-C接口的第一電源引腳或第二電源引腳輸入的第一電壓,通過第三使能端輸出低電平信號,將所述第一開關(guān)的閉合狀態(tài)切換至斷開狀態(tài);所述微處理器通過第四使能端輸出高電平信號將所述第二開關(guān)的斷開狀態(tài)切換至閉合狀態(tài),通過第一使能端輸出高電平信號使所述Type-C接口控制器開始檢測所述外接設(shè)備;所述Type-C接口控制器識別出所述外接設(shè)備后,所述微處理器通過第二使能端輸出高電平信號使所述功率控制器開始工作,通過第三使能端輸出高電平信號將所述第一開關(guān)的斷開狀態(tài)切換至閉合狀態(tài); 或者, 當(dāng)所述外接設(shè)備拔出所述USB Type-C接口,所述微處理器接收從所述USB Type-C接口的第一電源引腳或第二電源引腳輸入的第二電壓,并且通過第三使能端輸出低電平信號,將所述第一開關(guān)的閉合狀態(tài)切換至斷開狀態(tài);將所述第一開關(guān)斷開之后,所述微處理器通過第一使能端輸出低電平信號使所述Type-C接口控制器處于待機(jī)狀態(tài),通過第二使能端輸出低電平信號使所述功率控制器處于待機(jī)狀態(tài),通過第四使能端輸出低電平信號將所述第二開關(guān)的閉合狀態(tài)切換至斷開狀態(tài);將所述第二開關(guān)斷開之后,所述微處理器通過第三使能端輸出高電平信號將所述第一開關(guān)的斷開狀態(tài)切換至閉合狀態(tài)。11.一種USB Type-C接口控制裝置,其特征在于,所述裝置包括: 功率電路,用于輸出第一電壓; 功率控制器,用于和所述功率電路連接,并且輸出控制信號以控制所述功率電路輸出所述第一電壓; Type-C接口控制器,用于與USB Type-C接口的第一檢測引腳和第二檢測引腳連接,并且檢測外接設(shè)備; 微處理器,用于分別和USB Type-C接口的第一電源引腳、第二電源引腳、第三電源引腳以及所述功率控制器連接,并且當(dāng)USB Type-C接口沒有連接外接設(shè)備時,接收從所述USBType-C接口的第一電源引腳或第二電源引腳或第三電源引腳輸入的第二電壓,通過第一使能端輸出低電平信號使Type-C接口控制器處于待機(jī)狀態(tài),通過第二使能端輸出低電平信號使所述功率控制器處于待機(jī)狀態(tài);其中,所述第二電壓為所述外接設(shè)備拔出USB Type-C接口時,第一電源引腳或第二電源引腳或第三電源引腳因懸空而對所述微處理器輸入的低電平信號。12.根據(jù)權(quán)利要求11所述的裝置,其特征在于, 所述裝置還包括第一開關(guān)和第二開關(guān); 所述第一開關(guān)分別和所述功率電路、所述USB Type-C接口的第四電源引腳以及所述微處理器連接;所述第二開關(guān)分別和所述功率電路、所述微處理器、所述USB Type-C接口的第一接地弓I腳、第二接地腳、第三接地引腳以及第四接地引腳連接; 當(dāng)所述外接設(shè)備插接所述USB Type-C接口時,所述微處理器接收從所述USB Type-C接口的第一電源引腳或第二電源引腳或第三電源引腳輸入的第一電壓,通過第三使能端輸出低電平信號,將所述第一開關(guān)的閉合狀態(tài)切換至斷開狀態(tài);所述微處理器通過第四使能端輸出高電平信號將所述第二開關(guān)的斷開狀態(tài)切換至閉合狀態(tài),通過第一使能端輸出高電平信號使所述Type-C接口控制器開始檢測所述外接設(shè)備;所述Type-C接口控制器識別出所述外接設(shè)備后,所述微處理器通過第二使能端輸出高電平信號使所述功率控制器開始工作,通過第三使能端輸出高電平信號將所述第一開關(guān)的斷開狀態(tài)切換至閉合狀態(tài); 或者,當(dāng)所述外接設(shè)備拔出所述USB Type-C接口,所述微處理器接收從所述USB Type-C接口的第一電源引腳或第二電源引腳或第三電源引腳輸入的第二電壓,并且通過第三使能端輸出低電平信號,將所述第一開關(guān)的閉合狀態(tài)切換至斷開狀態(tài);將所述第一開關(guān)斷開之后,所述微處理器通過第一使能端輸出低電平信號使所述Type-C接口控制器處于待機(jī)狀態(tài),通過第二使能端輸出低電平信號使所述功率控制器處于待機(jī)狀態(tài),通過第四使能端輸出低電平信號將所述第二開關(guān)的閉合狀態(tài)切換至斷開狀態(tài);將所述第二開關(guān)斷開之后,所述微處理器通過第三使能端輸出高電平信號將所述第一開關(guān)的斷開狀態(tài)切換至閉合狀態(tài)。
【文檔編號】G06F13/38GK105867593SQ201610326963
【公開日】2016年8月17日
【申請日】2016年5月17日
【發(fā)明人】劉靖
【申請人】深圳慧能泰半導(dǎo)體科技有限公司
網(wǎng)友詢問留言 已有0條留言
  • 還沒有人留言評論。精彩留言會獲得點贊!
1