專利名稱:電子元件的極性標示方法
技術(shù)領(lǐng)域:
本發(fā)明涉及一種電子元件的極性標示方法,尤其涉及一種能夠正確而快速擺放電 子元件極性標示的方法。
背景技術(shù):
目前電路板上多數(shù)布設(shè)有具有不同功能的電子元件,依據(jù)各該電子元件有引腳 或無引腳等不同形態(tài),對應(yīng)有不同的封裝形式,例如插入式(pin-through)、或表面粘著式 (surface-mount)等,使得各該電子元件也針對其不同封裝形式而有插入式元件、或表面粘 著式元件的稱謂。由于電路板設(shè)計時,零件的擺放角度有多種,特別是對于通過手工作業(yè)插接于電 路板的插入式封裝的電子元件,其中,大部分例如CPU等的插入式封裝的電子元件具有極 性,由于該類電子元件的極性標示很小,很容易導(dǎo)致生產(chǎn)線工作人員在電路板上接置零件 時擺放錯誤,導(dǎo)致電子元件極性插反,這樣就有可能引起電路板的電路特性改變以致?lián)p壞, 而使整個電路板報廢,給生產(chǎn)廠商帶來重大損失、產(chǎn)品成本增加。因此,要求電路板設(shè)計工程師在進行電路板設(shè)計時盡量將具有極性的電子元件的 極性標示放在它所要求擺放的位置,,以便于生產(chǎn)線工作人員通過手工方式插接該些元件, 降低出錯的機率,但是,在實際的電路板設(shè)計過程中,這些極性標識通常是沒有屬性線提 示,并且于設(shè)計人員擺錯時,也不會有任何錯誤提示,故無法降低后續(xù)的手工作業(yè)中容易將 極性插反的風(fēng)險。因此,如何提出一種電子元件的極性標示方法,以避免現(xiàn)有技術(shù)中電子元件的極 性標示擺放錯誤而導(dǎo)致生產(chǎn)線工作人員操作難度增加、出錯機率提高、零件擺放時間增長、 電路損壞、產(chǎn)品成本增加等缺失,實已成為目前業(yè)界亟待克服的難題。
發(fā)明內(nèi)容
鑒于上述現(xiàn)有技術(shù)的缺點,本發(fā)明的目的在于提供一種電子元件的極性標示方 法,以減少電子元件的極性標示于電路板上擺放錯誤,藉以降低生產(chǎn)線工作人員進行零件 擺放操作的難度及出錯的機率,及縮短零件擺放的時間,并減少電路板線路損壞的幾率、降 低產(chǎn)品成本。為達上述目的及其它相關(guān)目的,本發(fā)明提供一種電子元件的極性標示方法,該方 法包括以下步驟1)提供一電路板布線程序,以對布設(shè)有該電子元件的電路板進行文字標 示,且該電子元件具有極性標示點;幻偵測該電子元件的極性標示點的坐標;幻通過該極 性標示點的坐標為起點分別沿第一軸向設(shè)置第一參考點,沿第二軸向設(shè)置第二參考點,且 使該第一參考點及第二參考點分別至該極性標示點的距離小于該電子元件一側(cè)邊長度的 二分之一 ;4)偵測該第一參考點至第二參考點的最小間距,并將該間距的中點設(shè)置為第三 參考點力)偵測該第三參考點至該極性標示點的最小間距,并依據(jù)該第三參考點為圓心, 該第三參考點至該極性標示點的最小間距為半徑畫半圓形,并計算該半圓形面積;6)計算3由該極性標示點、第一參考點及第二參考點確定的三角形面積;以及7)由該半圓形面積減 去該三角形面積得出一文字標示面積,并于該文字標示面積內(nèi)進行文字標示。前述本發(fā)明的電子元件的極性標示方法,其中,該極性標示點為該電子元件的第 一引腳的標示點,該電子元件為中央處理器(CPU)。于一實施例中,該第一參考點及第二參 考點分別至該極性標示點的距離為電子元件一側(cè)邊長度的三分之一;于另一實施例中,該 第一參考點及第二參考點分別至該極性標示點的距離為電子元件一側(cè)邊長度的四分之一。 該極性標示點、第一參考點及第二參考點確定的三角形為直角三角形。該文字標示為文字、 字母、數(shù)字、符號或圖案。如上所述,采用本發(fā)明提供的電子元件的極性標示方法,可使電路板設(shè)計人員快 速準確的將電子元件的文字標示放置于理想?yún)^(qū)域內(nèi),進而有效地減少電子元件的極性標示 于電路板上擺放錯誤,藉以降低后續(xù)的生產(chǎn)線工作人員進行零件擺放操作的難度及出錯的 機率,及縮短零件擺放的時間,并減少電路板線路損壞的幾率、降低產(chǎn)品成本。
圖1為本發(fā)明的電子元件的極性標示方法的步驟流程示意圖;以及圖2為應(yīng)用本發(fā)明的電子元件的極性標示方法的演示圖。[元件符號簡單說明]1 電子元件11第一引腳0 極性標示點A第一參考點B第二參考點C第三參考點D第一參考點至第二參考點最小間距R第三參考點至極性標示點最小間距H第一、第二參考點分別至極性標示點的間距L電子元件的側(cè)邊長度M3 面積X 第一軸Y 第二軸Sl S9 步驟
具體實施例方式以下通過特定的具體實例說明本發(fā)明的實施方式,本領(lǐng)域技術(shù)人員可由本說明書 所揭示的內(nèi)容輕易地了解本發(fā)明的其它優(yōu)點與功效。本發(fā)明亦可通過其它不同的具體實例 加以施行或應(yīng)用,本說明書中的各項細節(jié)亦可基于不同觀點與應(yīng)用,在不背離本發(fā)明的精 神下進行各種修飾與變更。再者,以下圖式均為簡化的示意圖式,而僅以示意方式說明本發(fā)明的基本構(gòu)想,因 此圖式中僅顯示與本發(fā)明有關(guān)的元件而非按照實際實施時的元件數(shù)目、形狀及尺寸繪制,4其實際實施時各元件的型態(tài)、數(shù)量及比例可隨意的變更,且其元件布局型態(tài)可能更為復(fù)雜。請參閱圖1及圖2,圖1為本發(fā)明的電子元件的極性標示方法的步驟流程示意圖, 圖2為應(yīng)用本發(fā)明的電子元件的極性標示方法的演示圖。如圖1所示,本發(fā)明提供一種電 子元件的極性標示方法,該方法包括以下步驟首先,執(zhí)行步驟Si,在步驟Sl中,提供一電路板布線程序,以對布設(shè)有該電子元件 1的電路板進行文字標示,且該電子元件1具有極性標示點0 ;在本實施例中,該電子元件1 是以BGA芯片形式的電子元件,如中央處理器(CPU)為例進行說明,該極性標示點0為該中 央處理器的第一引腳11的標示點。接著執(zhí)行步驟S2。在步驟S2中,偵測該電子元件1的極性標示點0的坐標;在本實施例中,偵測該電 子元件1的極性標示點0的坐標即確定該極性標示點0的坐標的第一軸X的位置以及第二 軸Y的位置,在本實施例中,第二軸Y垂直于第一軸X。接著執(zhí)行步驟S3。在步驟S3中,通過該極性標示點0的坐標為起點沿第一軸向設(shè)置第一參考點A,具 體地,該第一參考點A至該極性標示點0的距離H小于該電子元件1一側(cè)邊長度L的二分 之一。在本實施例中,該第一參考點A至該極性標示點0的距離H為電子元件一側(cè)邊長度 L的三分之一,即3H = L0接著執(zhí)行步驟S4。在步驟S4中,通過該極性標示點0的坐標為起點沿第二軸向設(shè)置第二參考點B,具 體地,該第二參考點B至該極性標示點0的距離H小于該電子元件1一側(cè)邊長度L的二分 之一;在本實施例中,該第二參考點B至該極性標示點0的距離H為電子元件一側(cè)邊長度L 的三分之一,即3H = L。需要進一步說明的是,在另一實施例中,當電子元件為其它芯片時,對應(yīng)其本身的 尺寸,應(yīng)用本發(fā)明的方法亦可以使該第一參考點A及第二參考點B分別至該極性標示點0 的距離H為電子元件一側(cè)邊長度L的四分之一,即4H = L0此外,優(yōu)選地,第一參考點A至 該極性標示點0的距離H與該第二參考點B至該極性標示點0的距離H相同。接著執(zhí)行步驟S5 ο在步驟S5中,偵測該第一參考點A至第二參考點B的最小間距D,并將該間距D的 中點設(shè)置為第三參考點C ;在本實施例中,該最小間距D為連接該第一參考點A至第二參考 點B的直線距離。接著執(zhí)行步驟S6。在步驟S6中,偵測該第三參考點C至該極性標示點0的最小間距R,并依據(jù)該第三 參考點C為圓心,該第三參考點C至該極性標示點0的最小間距R為半徑畫半圓形,在本實 施例中,該最小間距R為連接該第三參考點C至該極性標示點0的直線距離。接著執(zhí)行步 馬聚S7 ο在步驟S7中,計算該半圓形面積;在本實施例中,暫將該半圓形面積定義為M1, 則計算該半圓形面積Ml是依據(jù)公式圓周率π乘圓半徑R的平方之后再除二,即Ml = (Ji XR2) + 2。接著執(zhí)行步驟S8。在步驟S8中,計算由該極性標示點0、第一參考點A及第二參考點B確定的三角形 面積;在本實施例中,該三角形為直角三角形,暫將該三角形面積定義為Μ2,則計算該直角 三角形面積Μ2是依據(jù)公式該第一參考點A至該極性標示點0的距離H乘該第二參考點B 至該極性標示點0的距離H之后再除二,即Μ2 = Η2 + 2。接著執(zhí)行步驟S9。在步驟S9中,由該半圓形面積Ml減去該三角形面積Μ2得出一文字標示面積,并于該文字標示面積內(nèi)進行文字標示。在本實施例中,暫將該文字標示面積定義為M3,則計算 該文字標示面積M3是依據(jù)公式M3 = M1-M2,即圖2中標示斜線的區(qū)域。在具體的實施例 中,該文字標示為文字、字母、數(shù)字、符號或圖案等。綜上所述,采用本發(fā)明提供的電子元件的極性標示方法,可使電路板設(shè)計人員快 速準確的將電子元件的文字標示放置于理想?yún)^(qū)域內(nèi),進而有效地減少電子元件的極性標示 于電路板上擺放錯誤,藉以降低后續(xù)的生產(chǎn)線工作人員進行零件擺放操作的難度及出錯的 機率,及縮短零件擺放的時間,并減少電路板線路損壞的幾率、降低產(chǎn)品成本。因此,應(yīng)用本 發(fā)明可克服現(xiàn)有技術(shù)的前述諸多缺點,而具高度產(chǎn)業(yè)利用價值。上述實施例僅例示性說明本發(fā)明的原理及其功效,而非用于限制本發(fā)明。任何本 領(lǐng)域技術(shù)人員均可在不違背本發(fā)明的精神及范疇下,對上述實施例進行修飾與改變。因此, 舉凡所屬技術(shù)領(lǐng)域中具有通常知識者在未脫離本發(fā)明所揭示的精神與技術(shù)思想下所完成 的一切等效修飾或改變,仍應(yīng)由權(quán)利要求書保護范圍所涵蓋。
權(quán)利要求
1.一種電子元件的極性標示方法,其特征在于,包括以下步驟1)提供一電路板布線程序,以對布設(shè)有電子元件的電路板進行文字標示,且該電子元 件具有極性標示點;2)偵測該電子元件的極性標示點的坐標;3)通過該極性標示點的坐標為起點分別沿第一軸向設(shè)置第一參考點,沿第二軸向設(shè)置 第二參考點,且使該第一參考點及第二參考點分別至該極性標示點的距離小于該電子元件 一側(cè)邊長度的二分之一;4)偵測該第一參考點至第二參考點的最小間距,并將該間距的中點設(shè)置為第三參考點。5)偵測該第三參考點至該極性標示點的最小間距,以該第三參考點為圓心,該第三參 考點至該極性標示點的最小間距為半徑形成半圓形,并計算該半圓形面積;6)計算由該極性標示點、第一參考點及第二參考點所定義出的三角形面積;以及7)由該半圓形面積減去該三角形面積得出一文字標示面積,并于該文字標示面積內(nèi)進 行文字標示。
2.根據(jù)權(quán)利要求1所述的電子元件的極性標示方法,其特征在于,該電子元件為BGA芯片。
3.根據(jù)權(quán)利要求1所述的電子元件的極性標示方法,其特征在于,該極性標示點為該 電子元件的第一引腳的標示點。
4.根據(jù)權(quán)利要求3所述的電子元件的極性標示方法,其特征在于,該電子元件為中央 處理器。
5.根據(jù)權(quán)利要求1所述的電子元件的極性標示方法,其特征在于,該第一參考點及第 二參考點分別至該極性標示點的距離為電子元件一側(cè)邊長度的三分之一。
6.根據(jù)權(quán)利要求1所述的電子元件的極性標示方法,其特征在于,該第一參考點及第 二參考點分別至該極性標示點的距離為電子元件一側(cè)邊長度的四分之一。
7.根據(jù)權(quán)利要求1所述的電子元件的極性標示方法,其特征在于,該第一參考點至該 極性標示點的距離與該第二參考點至該極性標示點的距離相同。
8.根據(jù)權(quán)利要求1所述的電子元件的極性標示方法,其特征在于,該極性標示點、第一 參考點及第二參考點確定的三角形為直角三角形。
9.根據(jù)權(quán)利要求1所述的電子元件的極性標示方法,其特征在于,該文字標示為文字、 字母、數(shù)字、符號或圖案。
10.根據(jù)權(quán)利要求1所述的電子元件的極性標示方法,其特征在于,該第二軸垂直于該 第一軸。
全文摘要
一種電子元件的極性標示方法,通過偵測到的電子元件的該極性標示點的坐標為起點分別沿第一軸向設(shè)置第一參考點,沿第二軸向設(shè)置第二參考點;再偵測該第一參考點至第二參考點的最小間距的中點以得出第三參考點;而后偵測該第三參考點至該極性標示點的最小間距,并依據(jù)該第三參考點為圓心,該最小間距為半徑畫半圓形,并計算該半圓形面積;再計算由該極性標示點、第一、第二參考點確定的三角形面積;最后由該半圓形面積減去該三角形面積得出一文字標示面積,并于該文字標示面積內(nèi)進行文字標示。
文檔編號G06F17/50GK102054084SQ200910211899
公開日2011年5月11日 申請日期2009年11月9日 優(yōu)先權(quán)日2009年11月9日
發(fā)明者龐利康, 范文綱 申請人:英業(yè)達股份有限公司