本發(fā)明提出一種應(yīng)用于低壓差線性調(diào)整器的ab類驅(qū)動(dòng)級(jí)電路設(shè)計(jì),屬于模擬集成電路技術(shù)領(lǐng)域,具體為一種ab類驅(qū)動(dòng)級(jí)電路。
背景技術(shù):
近年集成電路發(fā)展迅猛,電路集成度越來越高,電子設(shè)備功能集成度越來越復(fù)雜,電子設(shè)備功耗的增長(zhǎng)導(dǎo)致電子設(shè)備續(xù)航能力變差??焖訇P(guān)斷和喚醒電子設(shè)備,提高電子設(shè)備待機(jī)續(xù)航能力,減小功耗,這需要電源調(diào)整器可以快速響應(yīng)負(fù)載突變,這就使得能提高調(diào)整器瞬態(tài)響應(yīng)的ab類驅(qū)動(dòng)級(jí)的出現(xiàn)。
技術(shù)實(shí)現(xiàn)要素:
本發(fā)明要解決的問題是提出一種應(yīng)用于低壓差線性調(diào)整器的ab類驅(qū)動(dòng)級(jí)電路設(shè)計(jì),可以輸出或者吸收大電流。
本發(fā)明提出一種應(yīng)用于低壓差線性調(diào)整器的ab類驅(qū)動(dòng)級(jí)電路設(shè)計(jì),可以輸出或者吸收大電流,包括:電壓檢測(cè)電路和電流疊加電路。驅(qū)動(dòng)級(jí)電路可以給p溝道功率管柵極提供很大的灌電流,迅速提高功率管柵極電位;同時(shí)通過檢測(cè)p溝道功率管柵極電路的下降,動(dòng)態(tài)提高驅(qū)動(dòng)級(jí)電路的拉電流,將p溝道功率管柵極電位迅速拉低。
附圖說明
圖1為ab類驅(qū)動(dòng)級(jí)的整體電路。
具體實(shí)施方式
為使本發(fā)明的上述特征和優(yōu)點(diǎn)更加清晰,下面結(jié)合附圖對(duì)本發(fā)明的具體實(shí)施方式做詳細(xì)的說明。
圖1一個(gè)ldo的簡(jiǎn)化電路原理圖,所示:誤差放大器ea,功率管mp,反饋電阻rf1-rf2和驅(qū)動(dòng)級(jí)m1-m2-m3-m4-m5-m6-m7構(gòu)成負(fù)反饋環(huán)路,達(dá)到輸出電壓vo穩(wěn)壓的目的。電容cout用來減小輸出電壓紋波,一般為電解質(zhì)電容,電容c1一般遠(yuǎn)小于cout,具有較低的等效串聯(lián)電阻用改善輸出電壓的高頻特性。
驅(qū)動(dòng)級(jí)m1-m2-m3-m4-m5-m6-m7是ab類的驅(qū)動(dòng)級(jí),輸出端負(fù)載突變時(shí),驅(qū)動(dòng)級(jí)可以輸出或者吸收大電流,快速調(diào)整輸出電壓。負(fù)載rl由小向大瞬態(tài)突變時(shí):輸出電流減小,vo抬高,ea正輸入端電壓抬高,m1的柵極電位被抬高,驅(qū)動(dòng)級(jí)此時(shí)給mp輸出一個(gè)大電流將mp柵極電位迅速抬高,功率管mp輸出電流與負(fù)載電流匹配,輸出電壓穩(wěn)定。負(fù)載rl由大向小突變時(shí):輸出電流增加,vo拉低,ea正輸入端電壓拉低,m1的柵極電位被拉低,使得m1的源級(jí)電位下降,m7檢測(cè)m1源級(jí)電位下降后,會(huì)增加m5-m6-m7路的漏極電流并通過電流鏡疊加到m2的漏極電流中,從而提高驅(qū)動(dòng)級(jí)的吸收電流能力,將mp的柵極電位迅速拉低,功率管輸出電流增加,輸出電壓迅速穩(wěn)定。
以上所述,僅是本發(fā)明的較佳實(shí)施例而已,并非對(duì)本發(fā)明作任何形式上的限制。任何熟悉本領(lǐng)域的技術(shù)人員,在不脫離本發(fā)明技術(shù)方案范圍情況下,都可利用上述揭示的方法和技術(shù)內(nèi)容對(duì)本發(fā)明技術(shù)方案做出許多可能的變動(dòng)和修飾,或修改為等同變化的等效實(shí)施例。因此,凡是未脫離本發(fā)明技術(shù)方案的內(nèi)容,依據(jù)本發(fā)明的技術(shù)實(shí)質(zhì)對(duì)以上實(shí)施例所做的任何簡(jiǎn)單修改、等同變化及修飾,均仍屬于本發(fā)明技術(shù)方案保護(hù)的范圍內(nèi)。