專利名稱:數(shù)據(jù)采集裝置的制作方法
技術(shù)領(lǐng)域:
本實(shí)用新型涉及測控領(lǐng)域,尤其涉及一種數(shù)據(jù)采集裝置。
背景技術(shù):
隨著現(xiàn)代設(shè)備朝向數(shù)字化、信息化的高速發(fā)展,需要大量的數(shù)據(jù)進(jìn)行傳輸,而作為 數(shù)據(jù)的處理與傳輸?shù)谋匾那袄m(xù)步驟,用于對(duì)各種類型數(shù)據(jù)進(jìn)行采集的數(shù)據(jù)采集卡越來越 在各個(gè)領(lǐng)域中起著舉足輕重的作用。數(shù)據(jù)采集卡通過使用模數(shù)轉(zhuǎn)換器(Analog Digital converter,簡稱AD轉(zhuǎn)換器),將采集到的各類模擬數(shù)據(jù)轉(zhuǎn)換為計(jì)算機(jī)可以識(shí)別的數(shù)字?jǐn)?shù) 據(jù),并上傳給與之連接的計(jì)算機(jī),從而使得計(jì)算機(jī)可以實(shí)現(xiàn)對(duì)其進(jìn)行信號(hào)分析的功能。 通常數(shù)據(jù)采集卡具有多種工作模式,外部信號(hào)的觸發(fā)是其中最常用的一種工作模 式,而外部觸發(fā)的工作模式又可分為模擬信號(hào)觸發(fā)和數(shù)字信號(hào)觸發(fā)兩種,其根據(jù)觸發(fā)源信 號(hào)的不同類型進(jìn)行劃分,當(dāng)觸發(fā)源信號(hào)為數(shù)字信號(hào)時(shí),稱之為數(shù)字信號(hào)觸發(fā),當(dāng)觸發(fā)源信號(hào) 為模擬信號(hào)時(shí),稱之為模擬信號(hào)觸發(fā)。相對(duì)而言,模擬信號(hào)觸發(fā)的方式比數(shù)字信號(hào)觸發(fā)的方 式更為復(fù)雜,涉及到硬件電路與軟件的相互配合。 現(xiàn)有的數(shù)據(jù)采集卡中,若使用模擬量觸發(fā)模式,當(dāng)采集到模擬信號(hào)后,并不立即對(duì) 其進(jìn)行模數(shù)信號(hào)的轉(zhuǎn)換,模數(shù)轉(zhuǎn)換器需在控制器的觸發(fā)指令下才執(zhí)行模數(shù)信號(hào)的轉(zhuǎn)換過 程。圖1為現(xiàn)有技術(shù)中數(shù)據(jù)采集卡的硬件電路圖,如圖1所示,各路模擬信號(hào)進(jìn)入多路選 擇器后,由多路選擇器選擇出一路模擬信號(hào),經(jīng)信號(hào)放大器的信號(hào)放大處理后,將其發(fā)送至 AD轉(zhuǎn)換器中,AD轉(zhuǎn)換器并不立即對(duì)其進(jìn)行轉(zhuǎn)換,只有在接收到控制器的觸發(fā)指令后才將接 收到的模擬信號(hào)轉(zhuǎn)換為數(shù)字信號(hào),并通過控制器存入先進(jìn)先出(Firstln First Out,簡稱 FIFO)存儲(chǔ)單元中,最后通過總線接口傳輸給計(jì)算機(jī)。而對(duì)于控制器而言,其發(fā)出的觸發(fā)指 令是由一與之連接的比較器的信號(hào)比較結(jié)果而決定的,該比較器通過將用戶輸入的觸發(fā)源 信號(hào)與數(shù)模轉(zhuǎn)換(Digital Analog converter,簡稱DA轉(zhuǎn)換)芯片產(chǎn)生的觸發(fā)電平信號(hào)進(jìn) 行高速模擬比較,將比較結(jié)果發(fā)送給控制器,控制器對(duì)其進(jìn)行判斷,若滿足觸發(fā)條件,則給 AD轉(zhuǎn)換器發(fā)送觸發(fā)指令,令其開始轉(zhuǎn)換,若不滿足觸發(fā)條件,則不給AD轉(zhuǎn)換器指令,繼續(xù)等 待,直到觸發(fā)事件發(fā)生。 發(fā)明人在發(fā)明的過程中發(fā)現(xiàn),現(xiàn)有技術(shù)中至少存在如下問題首先,對(duì)于比較器而 言,其需專門使用一 DA轉(zhuǎn)換芯片用于提供觸發(fā)電平信號(hào),從而使得采集卡的成本提高,整 個(gè)印刷電路板的面積增大,而且用戶需要使用模擬量觸發(fā)信號(hào)(Analog Trigger,簡稱ATR) 通道以輸入另一路比較源信號(hào),也給用戶的使用帶來了不便;其次,AD轉(zhuǎn)換器只有在控制 器判斷到觸發(fā)事件發(fā)生后才開始轉(zhuǎn)換數(shù)據(jù),從而給整個(gè)數(shù)據(jù)采集過程帶來了延時(shí),降低了 速度。
實(shí)用新型內(nèi)容本實(shí)用新型的目的在于提供一種數(shù)據(jù)采集裝置,用于解決現(xiàn)有技術(shù)的數(shù)據(jù)采集卡 中,需要使用專門的DA轉(zhuǎn)換芯片以提供模擬比較器的比較源信號(hào),從而造成的生產(chǎn)成本高,以及用于解決現(xiàn)有技術(shù)的數(shù)據(jù)采集卡中,AD轉(zhuǎn)換器需在控制器的觸發(fā)信號(hào)下才進(jìn)行轉(zhuǎn) 換工作,從而導(dǎo)致的信號(hào)轉(zhuǎn)換與發(fā)送的過程中有延時(shí),反應(yīng)速度慢的問題,實(shí)現(xiàn)一種成本降 低、速度更快的數(shù)據(jù)采集設(shè)備。 為實(shí)現(xiàn)上述目的,本實(shí)用新型提供一種數(shù)據(jù)采集裝置,包括模數(shù)轉(zhuǎn)換器、控制器 及總線接口; 所述模數(shù)轉(zhuǎn)換器的輸入端連接采集到的模擬信號(hào); 所述控制器的輸入端連接所述模數(shù)轉(zhuǎn)換器根據(jù)所述模擬信號(hào)輸出的數(shù)字信號(hào),所 述控制器的控制端連接預(yù)設(shè)電平信號(hào); 用于輸出所述數(shù)字信號(hào)的所述總線接口的輸入端連接所述控制器根據(jù)所述數(shù)字 信號(hào)和所述預(yù)設(shè)電平信號(hào)的比較結(jié)果而輸出的所述數(shù)字信號(hào)。 本實(shí)用新型提供一種數(shù)據(jù)采集裝置,通過將經(jīng)過AD轉(zhuǎn)換后的數(shù)字信號(hào)直接與預(yù) 設(shè)的觸發(fā)電平進(jìn)行比較,并且根據(jù)該比較結(jié)果直接進(jìn)行AD轉(zhuǎn)換后的數(shù)字信號(hào)的輸出,因此 無需使用專門的DA轉(zhuǎn)換芯片以提供模擬比較器的比較電平,也無需用戶通過ATR通道為模 擬比較器輸入比較源信號(hào),從而有效地降低了數(shù)據(jù)采集裝置的生產(chǎn)成本,且對(duì)于用戶而言, 使用更加方便;進(jìn)一步地,AD轉(zhuǎn)換器無需在控制器的觸發(fā)控制下才進(jìn)行轉(zhuǎn)換工作,當(dāng)控制 器一判斷出觸發(fā)事件發(fā)生后,便直接將轉(zhuǎn)換后的數(shù)字信號(hào)發(fā)送給計(jì)算機(jī),從而提高了反應(yīng) 速度,降低了延時(shí)時(shí)間。
圖1為現(xiàn)有技術(shù)中數(shù)據(jù)采集卡的硬件電路圖; 圖2為本實(shí)用新型數(shù)據(jù)采集裝置實(shí)施例的結(jié)構(gòu)示意圖; 圖3為本實(shí)用新型數(shù)據(jù)采集裝置實(shí)施例的硬件電路圖。
具體實(shí)施方式下面通過附圖和實(shí)施例,對(duì)本實(shí)用新型的技術(shù)方案做進(jìn)一步的詳細(xì)描述。 圖2為本實(shí)用新型數(shù)據(jù)采集裝置實(shí)施例的結(jié)構(gòu)示意圖。如圖2所示,本實(shí)施例的 數(shù)據(jù)采集裝置包括模數(shù)轉(zhuǎn)換器l,控制器2及總線接口 3。其中控制器2分別與模數(shù)轉(zhuǎn)換 器l和總線接口 3連接,模數(shù)轉(zhuǎn)換器1的輸入端連接采集到的模擬信號(hào),并將接收到的模 擬信號(hào)轉(zhuǎn)換為數(shù)字信號(hào);控制器2的輸入端連接模數(shù)轉(zhuǎn)換器1根據(jù)模擬信號(hào)輸出的數(shù)字信 號(hào),控制器2的控制端連接一預(yù)設(shè)電平信號(hào),將接收到的數(shù)字信號(hào)與預(yù)設(shè)電平信號(hào)進(jìn)行比 較后,根據(jù)比較的結(jié)果決定是否將該數(shù)字信號(hào)發(fā)送至總線接口 3 ;總線接口 3用于將接收到 的數(shù)字信號(hào)輸出給連接的計(jì)算機(jī),其輸入端連接控制器2的輸出端。 具體地,在本實(shí)施例中,模數(shù)轉(zhuǎn)換器1在一接收到模擬信號(hào)后,并不需要等待控制 器2發(fā)送的觸發(fā)指令,而是直接將接收的模擬信號(hào)轉(zhuǎn)換為數(shù)字信號(hào),并發(fā)送給控制器2,而 控制器2在接收到該數(shù)字信號(hào)后,對(duì)該數(shù)字信號(hào)的大小進(jìn)行一判斷,判斷該數(shù)字信號(hào)是否 滿足發(fā)送至總線接口 3的要求,只有當(dāng)該數(shù)字信號(hào)滿足其設(shè)定的發(fā)送要求時(shí),控制器2才將 接收到的數(shù)字信號(hào)通過總線接口 3發(fā)送給連接的計(jì)算機(jī),以用于計(jì)算機(jī)進(jìn)行分析及處理。 控制器2的具體判斷過程為在控制器2中,包括一信號(hào)比較電路21和信號(hào)發(fā)送電路22, 該信號(hào)比較電路21具體為一數(shù)字信號(hào)比較電路,其具有兩個(gè)輸入端,分別連接模數(shù)轉(zhuǎn)換器1輸出的數(shù)字信號(hào)和一預(yù)設(shè)電平信號(hào),并將這兩個(gè)信號(hào)進(jìn)行比較,輸出一比較結(jié)果信號(hào);信 號(hào)發(fā)送電路22的輸入端連接模數(shù)轉(zhuǎn)換器1發(fā)送的數(shù)字信號(hào),其控制端連接信號(hào)比較電路21 輸出的比較結(jié)果信號(hào),并根據(jù)控制端接收到的該比較結(jié)果信號(hào)決定是否將模數(shù)轉(zhuǎn)換轉(zhuǎn)換器 1轉(zhuǎn)換后的數(shù)字信號(hào)通過總線接口 3發(fā)送給與之連接的計(jì)算機(jī)。 具體地,信號(hào)比較電路21的比較結(jié)果包括兩種情況數(shù)字信號(hào)大于預(yù)設(shè)電平信號(hào) 或者數(shù)字信號(hào)小于預(yù)設(shè)電平信號(hào),因此信號(hào)發(fā)送電路22的具體發(fā)送結(jié)果也包括兩種情況, 在當(dāng)數(shù)字信號(hào)大于預(yù)設(shè)電平信號(hào)時(shí)才將數(shù)字信號(hào)發(fā)送給總線接口 ,或者當(dāng)數(shù)字信號(hào)小于預(yù) 設(shè)電平信號(hào)時(shí)才將數(shù)字信號(hào)發(fā)送給總線接口,而具體在哪種情況下信號(hào)發(fā)送電路22才將 數(shù)字信號(hào)發(fā)送給計(jì)算機(jī),需要根據(jù)對(duì)控制器2的具體設(shè)置來決定。根據(jù)這兩種不同的設(shè)置, 相應(yīng)地,在本實(shí)施例中,也可以將信號(hào)發(fā)送電路22分為第一信號(hào)發(fā)送電路和第二信號(hào)發(fā)送 電路兩種。當(dāng)控制器2被設(shè)置為當(dāng)數(shù)字信號(hào)大于預(yù)設(shè)電平信號(hào),才將接收到的數(shù)字信號(hào)輸 出,即控制器2設(shè)定的數(shù)字信號(hào)應(yīng)滿足的發(fā)送條件為該數(shù)字信號(hào)大于預(yù)設(shè)電平信號(hào)時(shí),信 號(hào)發(fā)送電路22具體為第一信號(hào)發(fā)送電路,第一信號(hào)發(fā)送電路將在信號(hào)比較電路21輸出的 比較結(jié)果信號(hào)代表數(shù)字信號(hào)大于預(yù)設(shè)電平信號(hào)時(shí),直接將該數(shù)字信號(hào)通過總線接口 3發(fā)送 給計(jì)算機(jī);相反,若信號(hào)比較電路21輸出的比較結(jié)果信號(hào)代表的是數(shù)字信號(hào)小于預(yù)設(shè)電平 信號(hào)時(shí),第一信號(hào)發(fā)送電路則不發(fā)送數(shù)字信號(hào)給總線接口 ,即在數(shù)字信號(hào)不滿足發(fā)送條件 的情況下,該數(shù)字信號(hào)不會(huì)被發(fā)送。 而當(dāng)控制器2的具體設(shè)置為當(dāng)數(shù)字信號(hào)小于預(yù)設(shè)的電平信號(hào),將接收到的數(shù)字信
號(hào)輸出,即控制器2設(shè)定的數(shù)字信號(hào)應(yīng)滿足的發(fā)送條件為該數(shù)字信號(hào)小于預(yù)設(shè)電平信號(hào)
時(shí),信號(hào)發(fā)送電路22具體為第二信號(hào)發(fā)送電路,此時(shí)第二信號(hào)發(fā)送電路將在信號(hào)比較電路
21輸出的比較結(jié)果信號(hào)代表數(shù)字信號(hào)小于預(yù)設(shè)電平信號(hào)時(shí),直接將數(shù)字信號(hào)通過總線接口
3發(fā)送給計(jì)算機(jī);相反,若信號(hào)比較電路21輸出的比較結(jié)果信號(hào)代表的是數(shù)字信號(hào)大于預(yù)
設(shè)電平信號(hào)時(shí),第二信號(hào)發(fā)送電路也不會(huì)發(fā)送數(shù)字信號(hào)給總線接口 ,即在數(shù)字信號(hào)不滿足
第二信號(hào)發(fā)送電路設(shè)定的發(fā)送條件的情況下,該數(shù)字信號(hào)也不會(huì)被發(fā)送。 這樣一來,控制器一判斷出接收的數(shù)字信號(hào)滿足發(fā)送條件時(shí),便直接將其通過總
線接口發(fā)送計(jì)算機(jī),而無需通過模擬觸發(fā)電路判斷是否滿足觸發(fā)條件,并將觸發(fā)指令發(fā)送
給模數(shù)轉(zhuǎn)換器后,模數(shù)轉(zhuǎn)換器才進(jìn)行模數(shù)轉(zhuǎn)換的操作,從而導(dǎo)致的數(shù)據(jù)發(fā)送的延時(shí);進(jìn)一步
地,在本實(shí)施例中,控制器直接將接收到的數(shù)字信號(hào)作為比較源信號(hào),與其預(yù)設(shè)的電平信號(hào)
進(jìn)行比較,且該比較具體為一數(shù)字比較的過程,從而省去了DA芯片,簡化了電路結(jié)構(gòu),降低
了電路板的功耗,縮小了整個(gè)采集裝置的尺寸,更降低了生產(chǎn)的成本,而且對(duì)于用戶而言,
使用更加方便。 本實(shí)用新型提供一種數(shù)據(jù)采集裝置,通過將經(jīng)過AD轉(zhuǎn)換后的數(shù)字信號(hào)直接與預(yù) 設(shè)的觸發(fā)電平進(jìn)行比較,并且根據(jù)該比較結(jié)果直接進(jìn)行AD轉(zhuǎn)換后的數(shù)字信號(hào)的輸出,因此 無需使用專門的DA轉(zhuǎn)換芯片以提供模擬比較器的比較電平,也無需用戶通過ATR通道為模 擬比較器輸入比較源信號(hào),從而有效地降低了數(shù)據(jù)采集裝置的生產(chǎn)成本,且對(duì)于用戶而言, 使用更加方便;進(jìn)一步地,AD轉(zhuǎn)換器無需在控制器的觸發(fā)控制下才進(jìn)行轉(zhuǎn)換工作,當(dāng)控制 器一判斷出觸發(fā)事件發(fā)生后,便直接將轉(zhuǎn)換后的數(shù)字信號(hào)發(fā)送給計(jì)算機(jī),從而提高了反應(yīng) 速度,降低了延時(shí)時(shí)間。[0023] 在上述技術(shù)方案的基礎(chǔ)上,進(jìn)一步地,本實(shí)施例的數(shù)據(jù)采集裝置還包括一多路選 擇器4和信號(hào)放大電路5,其中多路選擇器4的輸入端連接多路模擬信號(hào),用于從接收到的 多路模擬信號(hào)中選擇一路作為采集的信號(hào),而信號(hào)放大電路5的輸入端連接多路選擇器4 輸出的一路模擬信號(hào),用于將多路選擇器4選擇的模擬信號(hào)進(jìn)行信號(hào)放大處理,以便于模 數(shù)轉(zhuǎn)換器的信號(hào)轉(zhuǎn)換。 圖3為本實(shí)用新型數(shù)據(jù)采集裝置實(shí)施例的硬件電路圖,如圖3所示,本實(shí)施例中, 多路選擇器1'從多路模擬量信號(hào)中選擇出一路模擬信號(hào)后,將其傳輸至放大器2'中,該模 擬信號(hào)經(jīng)放大器2'的放大作用后,傳送給AD轉(zhuǎn)換器3' , AD轉(zhuǎn)換器3'將接收到的模擬信號(hào) 轉(zhuǎn)換為數(shù)字信號(hào)并輸入到控制器4'中,控制器4'通過將該數(shù)字信號(hào)與預(yù)設(shè)的數(shù)字電平信 號(hào)進(jìn)行比較,判斷是否將其發(fā)送給連接的計(jì)算機(jī),即當(dāng)判斷的結(jié)果為數(shù)字信號(hào)滿足發(fā)送的 條件時(shí),控制器4'將滿足發(fā)送條件的數(shù)字信號(hào)暫存入數(shù)據(jù)緩存器41'中,該數(shù)據(jù)緩沖器具 體可以為一FIFO緩存器,最后與數(shù)據(jù)采集裝置連接的計(jì)算機(jī)將其通過外設(shè)組件互聯(lián)標(biāo)準(zhǔn) (Peripheral Component Interconnect,簡稱PCI)總線接口從數(shù)據(jù)緩存器41'讀出,并對(duì) 其進(jìn)行運(yùn)算及數(shù)據(jù)分析的操作。 具體地,在本實(shí)施例中,控制器4'可以為一中央處理單元(CentralProcessing Unit,簡稱CPU)、微處理器(Micro Controller Unit,簡稱MCU)、數(shù)字信號(hào)處理器(Digital Signal Processing,簡稱DSP)或者高級(jí)精簡指令集計(jì)算器(Advanced RISCI Machines,簡 稱ARM),且可以與數(shù)據(jù)緩存器FIFO—起集成在現(xiàn)場可編程邏輯陣列(Field Programmable Logic Array,簡稱FPGA)中,而且在本實(shí)施例中,PCI總線接口不僅限于PCI接口 一種形 式,其同時(shí)還可以為其他形式的與計(jì)算機(jī)進(jìn)行連接的總線接口,例如通用串行接口總線 (Universal Serial Bus,簡稱USB)接口 、 RS232總線接口 、面向儀器系統(tǒng)的PCI擴(kuò)展(PCI extensions for Instrumentation,簡稱PXI)總線接口 、緊湊型PCI (Compact Peripheral Component Interconnect,簡稱CPCI)總線接口或者PC104總線接口等,本實(shí)施例只是針對(duì) PC總線接口的數(shù)據(jù)采集裝置進(jìn)行了舉例說明,且應(yīng)用于其他形式的總線接口的數(shù)據(jù)采集裝 置也屬于本實(shí)用新型的保護(hù)范圍之內(nèi)。 本實(shí)施例的數(shù)據(jù)采集裝置,通過將經(jīng)過AD轉(zhuǎn)換后的數(shù)字信號(hào)直接與預(yù)設(shè)的觸發(fā) 電平進(jìn)行比較,并且根據(jù)該比較結(jié)果直接進(jìn)行AD轉(zhuǎn)換后的數(shù)字信號(hào)的輸出,因此無需使用 專門的DA轉(zhuǎn)換芯片以提供模擬比較器的比較電平,也無需用戶通過ATR通道為模擬比較器 輸入比較源信號(hào),從而有效地降低了數(shù)據(jù)采集裝置的生產(chǎn)成本,且對(duì)于用戶而言,使用更加 方便;進(jìn)一步地,AD轉(zhuǎn)換器無需在控制器的觸發(fā)控制下才進(jìn)行轉(zhuǎn)換工作,當(dāng)控制器一判斷 出觸發(fā)事件發(fā)生后,便直接將轉(zhuǎn)換后的數(shù)字信號(hào)發(fā)送給計(jì)算機(jī),從而提高了反應(yīng)速度,降低 了延時(shí)時(shí)間。 最后應(yīng)說明的是以上實(shí)施例僅用以說明本實(shí)用新型的技術(shù)方案,而非對(duì)其限制; 盡管參照前述實(shí)施例對(duì)本發(fā)明進(jìn)行了詳細(xì)的說明,本領(lǐng)域的普通技術(shù)人員應(yīng)當(dāng)理解其依 然可以對(duì)前述各實(shí)施例所記載的技術(shù)方案進(jìn)行修改,或者對(duì)其中部分技術(shù)特征進(jìn)行等同替 換;而這些修改或者替換,并不使相應(yīng)技術(shù)方案的本質(zhì)脫離本實(shí)用新型各實(shí)施例技術(shù)方案 的精神和范圍。
權(quán)利要求一種數(shù)據(jù)采集裝置,其特征在于,包括模數(shù)轉(zhuǎn)換器、控制器及總線接口;所述模數(shù)轉(zhuǎn)換器的輸入端連接采集到的模擬信號(hào);所述控制器的輸入端連接所述模數(shù)轉(zhuǎn)換器根據(jù)所述模擬信號(hào)輸出的數(shù)字信號(hào),所述控制器的控制端連接預(yù)設(shè)電平信號(hào);用于輸出所述數(shù)字信號(hào)的所述總線接口的輸入端連接所述控制器根據(jù)所述數(shù)字信號(hào)和所述預(yù)設(shè)電平信號(hào)的比較結(jié)果而輸出的所述數(shù)字信號(hào)。
2. 根據(jù)權(quán)利要求1所述的數(shù)據(jù)采集裝置,其特征在于,所述控制器包括信號(hào)比較電路 和信號(hào)發(fā)送電路;所述信號(hào)比較電路的兩個(gè)輸入端分別連接所述模數(shù)轉(zhuǎn)換器輸出的數(shù)字信號(hào)和所述預(yù) 設(shè)電平信號(hào);所述信號(hào)發(fā)送電路的輸入端連接所述數(shù)字信號(hào),所述信號(hào)發(fā)送電路的控制端連接所述 信號(hào)比較電路根據(jù)對(duì)所述數(shù)字信號(hào)和所述預(yù)設(shè)電平信號(hào)的比較,輸出的比較結(jié)果信號(hào),所 述信號(hào)發(fā)送電路的輸出端連接所述總線接口 ,根據(jù)所述比較結(jié)果信號(hào)輸出所述數(shù)字信號(hào), 所述信號(hào)發(fā)送電路根據(jù)控制端接收到的所述比較結(jié)果信號(hào)決定是否將所述模數(shù)轉(zhuǎn)換器轉(zhuǎn) 換后的數(shù)字信號(hào)通過所述總線接口發(fā)送給連接的計(jì)算機(jī)。
3. 根據(jù)權(quán)利要求2所述的數(shù)據(jù)采集裝置,其特征在于,所述信號(hào)發(fā)送電路具體為第一信號(hào)發(fā)送電路,當(dāng)所述比較結(jié)果信號(hào)代表所述數(shù)字信號(hào) 大于所述預(yù)設(shè)電平信號(hào)時(shí),所述第一信號(hào)發(fā)送電路將所述數(shù)字信號(hào)輸出至所述總線接口 ; 當(dāng)所述比較結(jié)果信號(hào)代表所述數(shù)字信號(hào)小于所述預(yù)設(shè)電平信號(hào)時(shí),所述第一信號(hào)發(fā)送電路 不發(fā)送所述數(shù)字信號(hào)。
4. 根據(jù)權(quán)利要求2所述的數(shù)據(jù)采集裝置,其特征在于,所述信號(hào)發(fā)送電路具體為第二信號(hào)發(fā)送電路,當(dāng)所述比較結(jié)果信號(hào)代表所述數(shù)字信號(hào) 小于所述預(yù)設(shè)電平信號(hào)時(shí),所述第二信號(hào)發(fā)送電路將所述數(shù)字信號(hào)輸出至所述總線接口 ; 當(dāng)所述比較結(jié)果信號(hào)代表所述數(shù)字信號(hào)大于所述預(yù)設(shè)電平信號(hào)時(shí),所述第一信號(hào)發(fā)送電路 不發(fā)送所述數(shù)字信號(hào)。
5. 根據(jù)權(quán)利要求1或3或4所述的數(shù)據(jù)采集裝置,其特征在于,還包括多路選擇器和 信號(hào)放大電路;所述多路選擇器的輸入端連接多路模擬信號(hào);所述信號(hào)放大電路的輸入端連接所述多路選擇器從所述多路模擬信號(hào)中選擇出的一 路模擬信號(hào),所述信號(hào)放大電路的輸出端連接所述模數(shù)轉(zhuǎn)換器的輸入端,所述信號(hào)放大電 路將所述多路選擇器選擇的模擬信號(hào)進(jìn)行信號(hào)放大處理,以便于所述模數(shù)轉(zhuǎn)換器的信號(hào)轉(zhuǎn) 換。
6. 根據(jù)權(quán)利要求1所述的數(shù)據(jù)采集裝置,其特征在于,所述總線接口具體為PCI總線接 口 、 USB總線接口 、 PXI總線接口 、 CPCI總線接口 、 PCI04總線接口 。
7. 根據(jù)權(quán)利要求1所述的數(shù)據(jù)采集裝置,其特征在于,所述控制器具體為中央處理單 元、微處理器、數(shù)字信號(hào)處理器或者高級(jí)精簡指令集計(jì)算器。
8. 根據(jù)權(quán)利要求2所述的數(shù)據(jù)采集裝置,其特征在于,所述信號(hào)比較電路具體為一數(shù) 字信號(hào)比較電路。
專利摘要本實(shí)用新型提供一種數(shù)據(jù)采集裝置,包括模數(shù)轉(zhuǎn)換器、控制器及總線接口;其中,模數(shù)轉(zhuǎn)換器的輸入端連接采集到的模擬信號(hào);控制器的輸入端連接模數(shù)轉(zhuǎn)換器根據(jù)模擬信號(hào)輸出的數(shù)字信號(hào),控制器的控制端連接預(yù)設(shè)電平信號(hào);用于輸出數(shù)字信號(hào)的總線接口的輸入端連接控制器根據(jù)數(shù)字信號(hào)和預(yù)設(shè)電平信號(hào)的比較結(jié)果而輸出的數(shù)字信號(hào)。本實(shí)用新型的數(shù)據(jù)采集裝置,通過對(duì)AD轉(zhuǎn)換后的數(shù)字信號(hào)直接進(jìn)行大小判斷后,將滿足發(fā)送條件的數(shù)字信號(hào)輸出,因此無需使用專門的DA芯片,也無需用戶輸入比較源信號(hào),就可以實(shí)現(xiàn)模擬量觸發(fā)的功能,降低了生產(chǎn)成本,且對(duì)于用戶而言,使用更加方便;進(jìn)一步地,提高了反應(yīng)速度,降低了延時(shí)時(shí)間。
文檔編號(hào)G05B19/048GK201540469SQ20092017314
公開日2010年8月4日 申請(qǐng)日期2009年8月24日 優(yōu)先權(quán)日2009年8月24日
發(fā)明者劉國旺, 王勇 申請(qǐng)人:北京阿爾泰科技發(fā)展有限公司